Цифрочастотное вычислительное устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1196863
Автор: Натанзон
Текст
донательных сдвигов операндов И и И в регистре 4 ив преобразователе 3 соответственно, причем на выходе последнего последовательно оказываются значения всех разрядов операнда Иу , начиная со старшего,В пределах одного цикла преобразования ДУ 1 каждое значение ко 10 да И,образованное в результате последовательных сдвигов операнда И,умножается на частотную компонентусинхронизирующего сигнала Р с обра зуя на выходе ДУ 1 сумму У Рс,1 кгде Рс, = Ру, Ик; = Ик/2, ь. = 1;2.,На выход элемента И 2 проходятчастотные компоненты с номерами 1.,для которых на управляющем входеэлемента И 2 оказываются разрешающие значения сигналов, соответствующие "1" - значению-х разрядовоперанда И,Таким образом, в устройстве осущед ствляется выработка частотных компонент с весами пропорциональными значениям кодов И;и их суммирование всоответствии со значениями разрядовоперанда И, т.е. обеспечиваетсяматиматическая операция произведения операндов, результат которой выдается в виде значения частоты Римпульсной последовательности с выхода элемента И 2: Р= Р.И Иу/РДля предотвращения выхода операнда Я при его сдвиге за пределы разрядной сетки регистра 4 необходимоиметь регистр 4 двойной разрядности(2 о 1, в противном случае операция 40произведения кодов будет выполненас погрешностью д", обусловленнойпренебрежением младшими разрядамикода И и оцениваемой выражениемд"= (р "1) /21196863Изобретение относится к цифрочастотной вычислительной технике, в которой реализуются математические операции над .двумя аргументами-р-разрядными операндами путем цифрочастотногомодулирования импульсного потока вдвоичном умножителе.Цель изобретения - упрощениеустройства,На фиг.1 представлена структурная схема цифрочастотного вычислительного устройства: на фиг.2 - временная диаграмма входных сигналов.Устройство содержит двоичный умножитель (ДУ) 1, элемент И 2, преобразователь 3 параллельного кода (операнда М,) в последовательный, регистр 4(операнда Их), разрядные выходы которого соединены с управляющими входами ДУ 1, выход которого соединен содним из входов элемента И 2, второйвход которого соединен с выходомпреобразователя 3, вход сдвига которого соединен с входом сдвига регистра 4 и входом синхронизации С ДУ 1,подключенного к входу синхронизацииустройства Р , второй вход которогоР соединен с информационным входомДУ и с входом приема кода в регистр 4,информационные входы которого соединены с входами операнда И, а информационные входы преобразователя 3соединены с входами операнда И.Цифрочастотное вычислительноеустройство (фиг.1) работает следующим образом.Тактовые импульсы частоты Р вводят в регистр 4 операунда Ии одновременно переключают внутреннийсчетчик входных приращений ДУ 1. Между соседними тактовыми импульсамиразмещены и синхронизирующих импульсов (фиг.2), осуществляющих ь после1 196863 дактор И.Дер каз 7564/47 писно иал ППП Патент, г.ужгород, ул.Проектн ВНИИ по 3035, Составитель Е.ГутманТехредЛ.Мартяшова Корректор М.Максимишине Тираж 709И Государственного комитета СССРелам изобретений и открытийосква, Ж, Раушская наб., д.4/
СмотретьЗаявка
3689550, 04.01.1984
НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ ГИГИЕНЫ МОРСКОГО ТРАНСПОРТА
НАТАНЗОН ДМИТРИЙ ДАВЫДОВИЧ
МПК / Метки
МПК: G06F 7/68
Метки: вычислительное, цифрочастотное
Опубликовано: 07.12.1985
Код ссылки
<a href="https://patents.su/3-1196863-cifrochastotnoe-vychislitelnoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Цифрочастотное вычислительное устройство</a>
Предыдущий патент: Генератор случайных и псевдослучайных чисел
Следующий патент: Устройство для определения знака числа в системе остаточных классов
Случайный патент: Способ получения 20-метил-13, 14-дидегидро-pgi -производных или их солей