Устройство задержки
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1187254
Автор: Сустриков
Текст
(5)4 Н 03 К 5/13 1 3 ОПИСАНИЕ ИЗОБРЕТЕНИЯ ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(71) Всесоюзный ордена Трудового Красного Знамени научно-исследовательский, проектно-конструкторский и технологический институт реле- строения(56) Авторское свидетельство СССР У 813738, кл. Н 03 К 5/13, 12.04.,79.,Авторское свидетельство СССР В 716143, кл. Н 03 К 5/13, 1977 (54) (57) 1. УСТРОЙСТВО ЗАДЕРЖКИ, содержащее входной инвертор, выходной триггер, цепь из последователь но соединенных конденсатора, резис тора и диода, подключенную параллельно выходу входного инвертора при этом один из выводов конденсат ра подключен к общей шине, а другой - к входу выходного триггера, о т л и ч а ю щ е е с я тем, что, целью расширения Функциональных во можностей и повышения помехоустойчивости, в него введен элемент И-Н выход которого подключен к другому входу выходного триггера, а входы подключены соответственно кф выходу входного инвертора и второму вывод конденсатора.2. Устройство по п.1, о.т л и - ч а ю щ е е с я тем, что к положительной клемме источника питания подключен дополнительный резистор, второй вывод которого подключен к точке соединения резистора и диода цепи.3. Устройство по пп. 1 и 2, о тл и ч а ю щ е е с я тем, что парал 1187254лельно резистору цепи подключен второй диод, при этом его катод подключен к конденсатору.4. Устройство по п.1, о т л и -ч а ю щ е е с я тем, что к выходувыходного триггера подключен входэлемента И, второй вход которогоподключен к входу входного инвертора.Изобретение относится к, электронике и может быть использовано в системах автоматического управления аппаратурой, использующей бесконтактные логические элементы и предназначенной для управления технологическими процессами.Целью изобретения является расширение функциональных возможностей за счет формирования сигналов на дополнительных выходах устройства и повышение его помехоустойчивости.1На фиг. 1 представлена принципиальная электрическая схема устройства задержки; на фиг. 2 - временные диаграммы изменения напряжений (Ц) на входе и выходах в зависимости от времени (С).Устройство задержки содержит входной инвертор 1, выходом подключенный к катоду диода 2, анод которого через резистор З.подключен к конденсатору 4, к входу логического элемента И - НЕ 5 и входу КБ-триггера 6, собранного на двух элементах И-НЕ 7 и 8, дополнительный резистор 9, подключенный одним выводом к положительной клемме источника питания, а вторым выводом - к точке соединения катода диода 2 с резистором 3, второй диод 10, подключенный параллельно резистору 3, при этом второй диод 10 анодом подключен к аноду диода 2, а катодом - к конденсатору 4, элемент И 11, подключенный одним входом к входу 12 входного инвертора 1, являющемуся входом устройства, а другим - к выходу КБ-триггера 6, который является первым выходом 13 устройства. Второй вывод конденсатора 4 подключен к общей шине питания. Второйвход элемента И-НЕ 5 подключен квыходу входного инвертора 1. Выходэлемента И-НЕ 5 является вторым выходом 14 устройства задержки и подключен к второму входу КБ-триггера6, выход элемента И 11 является третьим выходом 15 устройства задержки.О Устройство работает следующим образом,Если при включении задержки сигнал на выходе инвертора 1 соответствует нулю, то тогда через входы15 элементов И-НЕ 5 и 7 и через диод 2и резистор 3 конденсатор 4 заряжается до величины выходного напряженияинвертора 1, соответствующего логической единице. Время заряда конденр 0 сатора 4 определяется входными сопротивлениями элементов И-НЕ 5 и 7,током утечки диода 2 и величиной емкости конденсатора 4. По истечениивремени заряда конденсатора 4 на25 выходе КБ-триггера и элемента И-НЕ 5формируются сигналы логического нуля. Цри появлении сигнала логическойединицы на входе инвертора 1, наего выходе формируется сигнал логиЗ 0 ческого нуля. Конденсатор 4 разряжается через резистор 3, диод 2 и выход инвертора 1, а также через входыэлементов И-НЕ 5 и 7, С появлениемсигнала логического нуля на выходеинвертора 1 на выходе элемента35И-НЕ 5 практически без задержки формируется сигнал логической единицы.На выходе КБ-триггера 6 сигнал логической единицы формируется с задержкой, определяемой временем разряда40конденсатора 4 с уровня выходного1187254 1 О Вход аиду Оыход( Вихор(75 ыход 5 аз 6561/Э 9 тираж 871, Подписи НИИПИ шиал ППП "Патент", г,Ужгород, ул.Проектная,напряжения (практически равного напряжению питания) инвертора 1, соответствующего уровню логической единицы, до уровня напряжения, соответствующего уровню логического ну ля элемента И-НЕ 7.Таким образом, устройство формирует на выходе 13 сигнал с задержкой на появление и исчезновение входного сигнала, а на втором выходе 14 только с задержкой на исчезновение сигнала логической единицы. При этом конденсатор 4 в устройстве разряжается до напряжения, равного падению напряжения на входном тран зисторе логического элемента И-НЕ 5, т.еконденсатор в данном случае заряжается практически от нуля до напряжения питания, что не обеспечивается в известном устройстве при 20 тех жЕ временных задержках, поскольку в нем одновременно с разрядов конденсатора идет его подзаряд через вход инвертора. На третьем выходе 15 устройствоформирует сигнал с задержкой наПоявление сигнала логической едини-цы. Это обеспечивается тем, что сиг нал логического нуля, поступающий на вход устройства зацержки и на вход элемента И 11, устанавливает на выходе 15 устройства состояние логического нуля практически без задержки, а сигнал логической един цы, поступающий на вход устройства задержки и на вход элемента И 11, не приводит к переключению элемента И 11, пока на его второй вход с КБ-триггера не поступит сигнал логической единицы. Инвертор 1 подключается в устройство для того, чтобы не изменять логические уровни входного тока устройства. Подключение резистора 9 позволяет ускорить процесс заряда конденсатора 4, в случае необходимости дополнительной регулировки, С целью ускоренного заряда конденсатора 4, параллельно резистору 3 включен второй диод 10. При этом в отличие от известного устройства зарядный ток конденсатора 4 не протекает через вход входного инвертора 1, что исключает его влияние на процесс формирования задержки, и не перегружает его импульсным током.
СмотретьЗаявка
3683756, 02.01.1984
ВСЕСОЮЗНЫЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ НАУЧНО ИССЛЕДОВАТЕЛЬСКИЙ, ПРОЕКТНО-КОНСТРУКТОРСКИЙ И ТЕХНОЛОГИЧЕСКИЙ ИНСТИТУТ РЕЛЕСТРОЕНИЯ
СУСТРИКОВ ВАСИЛИЙ ДАНИЛОВИЧ
МПК / Метки
МПК: H03K 5/13
Метки: задержки
Опубликовано: 23.10.1985
Код ссылки
<a href="https://patents.su/3-1187254-ustrojjstvo-zaderzhki.html" target="_blank" rel="follow" title="База патентов СССР">Устройство задержки</a>
Предыдущий патент: Устройство для формирования синхронизирующего сигнала
Следующий патент: Формирователь импульсов, синхронизированных тактовой частотой
Случайный патент: Контейнер для транспортировки сыпучих грузов