Номер патента: 1187251

Авторы: Лещинский, Лялецкий

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНРЕСПУБЛИК 51)4 НОЗК 5 ПИС ИЗОБРЕТЕНИЯ ЕЛЬСТВУ ОР СКОМУ К е; ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(56) Авторское свидетельство СССРВ 951701, кл. Н 03 К 17/18, 1981.(54)(57) УСТРОЙСТВО ЗАДЕРЖКИ поавт. св. 9 951701, о т л и ч а ющ е е с я тем, что, с целью расширния функциональнык возможностей,в него введены первый и второй транзисторы, первый и второй диоды, первый, второй, третий и четвертый резисторы, конденсатор, первый и второистабилитроны, коллектор первого транзистора подключен к первому диоду,базе второго транзистора и первому резистору, другои вывод которого пключен к конденсатору, второму резтору и второму диоду, который другвыводом подключен к первому стабилтрону, другой вывод которого подкчен к базе первого транзистора и ттьему резистору, который другим выводом подключен к эмиттеру первоготранзистора, второму стабилитронуи четвертому резистору, другой вывкоторого подключен к положительнойшине источника питания, при этомдругие выводы конденсатора, первогдиода, второго стабилитрона и эмит рвторого транзистора подключены к орицательной шине источника питанияа коллектор второго транзистора поключен к коллектору ключевого тран стора.Изобретение относится к импульснойтехнике и автоматике, предназначенопреимущественно для использованияв качестве электронного устройствазащиты систем акустики и являетсяусовершенствованием устройства поавт. св, В 951701Целью изобретения является расширение фун :ональных возможностейза счет обеспечения защиты систем 10акустики путем отключения устройствапри появлении на его входе постоянного напряжения.На чертеже представлена принципиальная электрическая схема устройства задержки.Устройство содержит ключевойтранзистор 1, коллектор которогоподключен к резистору 2 и базе выходного транзистора 3, коллектор кото 20рого и другой вывод резистора 2 подключены к шине питания. Эмиттер транзистора 3 подключен к обмотке 4исполнительного реле, диоду 5 и черезконденсатор 6 к ограничительномурезистору 7 и базе транзистора 1,При этом другие выводы резисторов 7и 8, диода 5 и обмотки 4 подключенык общей шине. Кроме того, устройствосодержит транзистор 9, коллекторкоторого подключен к диоду 10, базеЗОтранзистора 11 и резистору 12, другойвывод которого подключен к конденсатору 13, резистору 14 и диоду 15,который другим выводом подключенк стабилитрону 16, другой вывод кото- З 5рого подключен к базе транзистора 9и резистору 17, который другим выводом подключен к эмиттеру транзистора 9, стабилитрону 18 и резистору 19,другой вывод которого подключен к ши не питания, При этом другие выводыконденсатора 13, диода 10, стабилитрона 18 и эмиттер транзистора 11подключены к общей шине, а коллектортранзистора 11 подключен к коллекто- ф 5ру транзистора 1,Устройство задержки работает следующим образом.При включении напряжения питанияи отсутствии постоянного напряжения 0на входе устройства транзисторы 9и 11 закрыты и в работе схемы неучаствуют. Стабилитроны 16 и 18 подобраны таким образом, что напряжениестабилизации стабилитрона 16 несколько вьппе, чем стабилитрона 18, Этоусловие обеспечивает отсутствие токав цепи: резистор 17, стабилитрсн 16,диод 15 и резистор 14, а значит закрытое состояние транзистора 9, а следовательно, и транзистора 11, Через транзистор 3 начинает протекать ток. Конденсатор 6 начинает заряжаться через транзистор 3 и переход база - эмиттер транзистора 1.Появление базового тока транзистора 1 вызывает рост коллекторного тока транзистора 1, что, в свою очередь, вызывает падение потенциала на базе транзистора 3 и замедление роста тока через транзистор 3 и обмотку 4, С течением времени ток заряда конденсатора 6 уменьшается, что вызывает уменьшение тока транзистора 1 и увеличение потенциала на базе транзистора 3. Соответственно, ток транзистора 3 увеличивается, и в опре. деленный момент времени достигает значения, необходимого для срабатывания обмотки 4 реле.В установившемся режиме ток заряда конденсатора 6 равен нулю, транзистор 1 находится в закрытом состоянии, которое обеспечивается резистором 8 в цепи эмиттера транзистора 1. Через транзистор 3 и обмотку 4 реле протекает ток, необходимый для поддержания реле в рабочем состоянии. Диод 5, включенный параллельно обмотке 4 реле, служит для подавления противо-ЭДС, возникающей на обмотке 4 реле.При отключении напряжения питанияконденсатор 6 быстро разряжаетсячерез резистор 7 и обмотку 4 релеи устройство возвращается в исходноесостояние. При повторном включениипроцесс повторяется сначала.Если на входе устройства появляется положительное постоянное напряжение, то открывается транзистор 11, рост его коллекторного тока вызывает падение потенциала базы транзистора 3, последний закрывается и обесточивает обмотку 4 реле, которое отключает акустическую систему и сохраняет свое состояние в течение всего времени, пока на входе устройства присутствует постоянное напряжение.Если на входе устройства появляется отрицательное постоянное напряжение, достигающее величиныН(-)015 +Нсщъ Нсю 18 ЦБэ эгде Н д - падение напряжения на диоде 15;Составитель Г.КрапиваРедактор О.Юрковецкая ТехредЛ.Мартяшова Корректор Е.Сирохман Заказ 6560/58 Тираж 871 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5Филиал ППП "Патент", г.ужгород, ул.Проектная, 4 напряжение стабилизациистабилитрона 16;Не 8 напряжение стабилизациистабилитрона 18;Б - напряжение база - эмиттер,достаточное для открываниятранзистора 9,то транзистор 9 открывается, ростего коллекторного тока вызывает ростколлекторного тока транзистора 11,что вызывает падение потенциала набазе транзистора 3. Последний закрывается и обеспечивает обмотку 4 реле.Резистор 19 обеспечивает режимстабилитрона 18. Диод 15 предотвра 87251 4щает отпирание стабилитрона 16 при положительном постоянном напряжении на входе устройства. Диод 10 защища ет транзистор 11 при отрицательном постоянном напряжении на входе устройства. Конденсатор 13 предотвращает срабатывание схемы от переменного напр 10 жения. Резисторы 14 и 12 ограничиваток базы транзисторов 9 и 11. Резис тор 17 обеспечивает закрытое состоя ние транзистора 9 при отсутствии ,.постоянного напряжения на входе уст 5 ройства.а

Смотреть

Заявка

3593888, 07.04.1983

ПРЕДПРИЯТИЕ ПЯ В-8025

ЛЕЩИНСКИЙ ЯРОСЛАВ МИХАЙЛОВИЧ, ЛЯЛЕЦКИЙ ВИКТОР АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: H03K 5/13

Метки: задержки

Опубликовано: 23.10.1985

Код ссылки

<a href="https://patents.su/3-1187251-ustrojjstvo-zaderzhki.html" target="_blank" rel="follow" title="База патентов СССР">Устройство задержки</a>

Похожие патенты