ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 5 П 4 Н 03 К 4/08 ОПИСАНИЕ ИЭОБРЕТК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 97 иг ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(56) Справочник по радиоэлектронике. Под ред. Куликовского. Т. 1, М., 1967, с. 606, рис. 11-180.Брагин А, А. и др. Аналоговые преобразователи импульсных потоков. М.: Атомиздат, 1969, с. 111.(54) (57) 1. ИНТЕГРАТОР, содержащий диодно-емкостной накопитель, выполненный, например, на первом конденсаторе с подключенными параллельно ему первым резистояр 1173530 ром, параллельно которому подключены два последовательно соединенных диода, второй конденсатор, включенный между точкой соединения диодов и входом емкостного накопителя, и ключевой транзистор, эмиттер которого соединен с общей шиной устройства коллектор - через второй резистор с шиной питания, база - через третий резистор с шиной сигналов управления, отличающийся тем, что, с целью расширения пределов интегрирования, в него введено и коммутирующих каскадов, вход питания каждого из которых соединен с шиной питания, выход - с входом последующего, выход последнего коммутирующего каскада соединен с входом емкостного накопителя, а выход первого - с коллектором ключевого транзистора.1173530 2, Интегратор по п. 1, отличающийся тем, что коммутирующий каскад содержит коммутирующий транзистор, коллектор которого соединен с выходом коммутирующего каскада и через четвертый резистор - с 1Изобретение относится к импульсной технике и может быть использовано в схемах аналоговой обработки импульсных сигналов.Целью изобретения является расширение пределов интегрирования.На фиг. 1 приведена принципиальная электрическая схема устройства; на фиг, 2 - однокаскадная схема устройства.Устройство содержит диодно-емкостный накопитель 1, выполненный, например, на первом конденсаторе 2, с параллельно подключенным первым резистором 3, параллельно которому подключены два последовательно соединенных диода 4, 5, а второй конденсатор 6 включен между общей точкой соединения диодов 4, 5 и входом емкостного накопителя 1, ключевой транзистор 7, эмиттер которого соединен с обшей шиной устройства, коллектор, через который резистор 8 соединен с шиной питания, база через третий резистор 9 - с шиной управления, п коммутирующих каскадов, вход питания каждого из которых соединен с шиной питания, выход каждого из которых соединен с входом последующего, а выход последнего - с входом емкостного накопителя 1, а вход первого - с коллектором ключевого транзистора 7, Коммутирующий каскад 10 содержит коммутирующий транзистор 11, коллектор которого соединен с выходом его, а через четвертый резистор 12 - с входом питания, база через пятый резистор 13 - с общей шиной, соединенной через третий диод 14 с эмиттером коммутирующего транзистора 11, который через третий конденсатор 15 соединен с входом коммутирующего каскада,Устройство работает следующим образом при включении одного коммутирующего каскада 10 (фиг, 2). В исходном состоянии транзисторы 7 и 11 закрыты, Конденсаторы 6, 15 заряжены до напряжения источника питания. Конденсавходом питания, база - через пятый резистор с общей шиной, соединенной через третий диод с эмиттером коммутирующего транзистора, который через третий конденсатор соединен с входом коммутирующего каскада. 2тор 2 разряжен. При поступлении на вход импульсов положительной полярности транзистор 7 открывается. Потенциал его коллектора становится близким к нулю, а потенциал эмиттера транзистора 11 - отрицательным относительно общей шины. Это вызывает протекание базового тока через транзистор 11, приводящий к его насыщению т. е. появлению отрицательного потенциала на верхней обкладке конденсатора 6, а сле довательно, двойного напряжения питанияна нижней обкладке этого конденсатора относительно общей точки. Данное напряжение через диод 4 передается на накопительный конденсатор 2.Поскольку в этой схеме в отличие отсхемы прототипа возможно накопление напряжения, по величине сравнимого с напряжением питания, то линейное изменение накапливаемого напряжения у предлагаемого интегратора значительно больше. Это позволяет повысить точность срабатывания схемы при использовании ее, например, совместно с пороговым устройством.В общем случае для заданной точностиинтегрирования количество коммутирующих каскадов может быть Ж. В практических 25 схемах, как правило, М(10 (электрическаясхема устройства для данного исполнения приведена на фиг. 1 и работа ее аналогична работе однокаскадной схемы).Отличительные особенности устройствасводятся к повышению точности и расши- ЗО рению пределов интегрирования, что достигается за счет умножения напряжения на накопительном конденсаторе.При одинаковых накопленных напряжениях устройство более точно отрабатывает команду исполнения, а при сохранении точности позволяет накопить большее количество импульсов, т. е. имеет более широкие по сравнению с прототипом пределы интегрирования..гес баче дактор Н. Швыдкак аз 5077/54 ВНИИПпо113035,лиал ПП Составитель Техред И. В Тираж 872 И Государственн делам изобретен осква, Ж - 35,Патент, г. УКорректор Е. РПодписноемитета СССРоткрытииая наб., д. 4/5ул, Проектная, 4 го ко нй и аушск жгород ко

Смотреть

Заявка

3684977, 04.01.1984

ПРЕДПРИЯТИЕ ПЯ Г-4598

СМОРОДИНОВ СЕРГЕЙ БОРИСОВИЧ, САЙЧЕВ ВАЛЕНТИН ПАВЛОВИЧ, БАРАНОВА ТАТЬЯНА ВИКТОРОВНА, ЧЕПУРЕНКО ОЛЕГ ФЕДОРОВИЧ

МПК / Метки

МПК: H03K 4/08

Метки: интегратор

Опубликовано: 15.08.1985

Код ссылки

<a href="https://patents.su/3-1173530-integrator.html" target="_blank" rel="follow" title="База патентов СССР">Интегратор</a>

Похожие патенты