Устройство синхронизации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1053314
Автор: Барков
Текст
Изобретение относится к технике связи и может быть использовано для синхронизации генераторов через симплексный канал цифровой связи, а также в системах радиосвязи с временным уплотнением, , 5Известно устройство синхронизации содержащее последовательно соединенные блок приемо-передачи, блок фаэо" вой автоподстройки частоты ( фЬПЧ 1, фазовый дискриминатор, Фильтр-экс траполятор и перестраиваемый генератор, а также генератор цифровых сигналов, при этом другой выход блока приемо-передачи подключен к друго у входу фазового дискриминатора, выход перестраиваемого генератора через последовательно соединенные смеситель и полосовой фильтр подключен к входу генератора цифровых сигналов причем выход блока ФАПЧ подключей к другому входу смесителя 13. 2Недостаток известного устройства- низкая точность синхронизации.Наиболее близким техническим ре шением к изобретению является устройство синхронизации, содержащее последовательно соединенные блок выделения . тактовой частоты и Фазовый дискриминатор, последовательно соединенные управляющий элемент и управляемый генератор, а также делитель частоты, ЗО включенный между выходом управляющего элемента и Фазовым дискриминатором, последовательно соединенные до полнительный делитель частоты и элемент ИЛИ, другой вход которого соеди.нен с выходом блока выделения тактЬ-" вой частоты, а выход элемента ИЛИ подключен к управляющему входу управляющего элемента 23.Недостатком известного устрбйства 4 О является низкая точная синхронизация.Цель изобретения - повышение точности синхронизации.Цель достигается тем, что в устройство синхронизации, содержащее 45 последовательно соединенные блок вы" деления тактовой частоты и фазовый дискриминатор, последовательно соединенйые управляющйй элемент и управляемый генератор, а также делитель 5 О частоты, введены блок эластичной памяти, блок фиксации заполнения элас" тичной памяти, блок сравнения, блок управления считыванием и блок памяти, причем сигнальный ВХОД блОка элас тичной памяти объединен с входом блока выделения тактовой частоты, выход. которого подключен к тактовому входу блока эластичной памяти,. к управляющим входам которого подключены соответственно выход Фазового дискриминаО тора .через блок управления считыванием и выход управляемого генератора, который объединен с другим входом фазового дискриминатора и с входом делителя частоты, выход которого 65 подключен к входу "Разрешение считы"вания" блока фиксации заполненияэластичной памяти, первый выход которого подключен к первому входу блока сравнения, к второму входу которого подключен второй выход блокаФиксации заполнения эластичной памяти через блок памяти, а выход блокасравнения подключен к входу управляющего. элемента,На чертеже представлена структурная электрическая схема предложенного устройства.Устройство синхронизации содержитблок 1 выделения тактовой частоты,Фазовый дискриминатор 2, блок 3 управления считыванием, блок 4 эластичной памяти, блок 5 фиксации заполне.ния эластичной памяти, блок б памяти,блок 7 сравнения, управляющий элемент8, управляемый генератор 9 и делительчастоты 10,Устройство работает следующим об"разом.Информационный сигнал поступает на вход блока.4 эластичной памяти и на блок выделения тактовой частоты, который выделяет тактовую частоту из информационНОГО сюгнала. Выделенная тактовая частота поступает на второй вход блока 4 эластичной памяти и на первый вход фазового дис" криминатора 2, на другой вход кото-. рого поступает тактовая частота уп-, равляемого генератора 9. В результате сравнения фаз тактовой частотывходного сигнала и управляемого генератора 9 Формируется сигнал рассогласования Фаз. Этот сигнал постуПает, на вход блока 3 управления считыванием, который дает команду на считывание с соответствующей ячейки блока 4 эластичной памяти при расхождении Фаз между тактовой частотой входного сигнала н управляемого генератора 9 больше определенной величины (в сторону увеличения задержки при увеличении расхожденияи уменьшения задержки при уменьшениирасхождения 1, управляя считываниемможно изменить величину задержкисигнала . в блоке 4 эластичной памяти. Таким образом, компенсация изменения задержки сигнала в линии ,1 происходит при помощи переключения : ячеек блока 4 эластичной памяти, причем при увеличении задержки сигйала в линии задержки сигнала в блоке 4 эластичной памяти уменьшается, и наоборот. Поэтому величина задержки сигнала на выходе блока 4 эластичной памяти одинакова и не зависит от.изменения задержки сигнала в линии. Считанная информацияс первого выхода блока 4 эластичнойпамяти поступает на выход устройства,а с второго выхода - на вход блока 5 Фиксации заполнения эластии-.,1053314 Составитель В. ЕвдокимоваРедактор С. Патрушева Техред В.Далекорей Корректор, А Ильин Заказ 8902/57 Тираж 677ВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д. 4/5 Подписное Филиал ППП "Патент", г. ужгород, ул. Проектная, 4 ной памяти, управляемый с выхода управляемого генератора 9 черездели" тель 10 частоты, который формирует период подстройки. Сформированнцй сигнал на выходе делителя 10 частоты состоит из пачки мпульсов, частота 5 которых равна частоте подстройки управляемого генератора 9, а количество импульсов в пачке соответствует количеству ячеек в блоке 4 эластичной памяти. С помощью этого 30 сигнала поступает разрешение на считывание информации, заключенной в блоке 5 Фиксации заполнения эластичной памяти, который фиксирует последовательно те ячейки эластичной .па мяти,с которых считывалась информация эа период подстройки управляемого генератора 9. Количество разных .ячеек блока 4 эластичной памяти, с которых считывалась информация за рассматриваемый период, определяет длительность импульса, который формируется в блоке 5 Фиксации заполнения эластичной памяти, с выхо-, да которого информация поступает .на вход блока 7 сравнения и.на вход блока.б памяти. Поступающая на эти блоки информация представляет собой последовательность импульсов, причем чем больше количество импульсов,тем больше изменение задержки сигкала в блоке 4 эластичной памяти имело место за рассматриваемый период. После считывания информации о задержке произвсднтся сброс. На другой вход блока 7 сравнения посту" пает сигнал с выхода блока 6 памяти, который обеспечивает запоминание информации.от блока 5 фиксации заполнения эластичной памяти наодин период работы устройства,синхронизации, причем он запоминает то количество тактовых импульсов, которое поступает от блока 5 фиксации заполнения эластичной памяти.Блок 7 сравнения по разности между сравниваелими сигналамй вырабатывает сигнал подстройки частоты, который поступает на управлякщий элемент 8, в котором формируется сигнал для подстройки частоты управляемого генератора 9. Предлагаемое устройство синхронизации позволяет синхронизировать генераторы на приеме независимо от изменения задержки в линии, .кроме того, данное устройство позволяет принимать сигналы точного времени через, например, спутниковые каналы с высокой точностью
СмотретьЗаявка
3296339, 26.05.1981
ПРЕДПРИЯТИЕ ПЯ Р-6609
БАРКОВ ВЛАДИМИР МИХАЙЛОВИЧ
МПК / Метки
МПК: H04L 7/04
Метки: синхронизации
Опубликовано: 07.11.1983
Код ссылки
<a href="https://patents.su/3-1053314-ustrojjstvo-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство синхронизации</a>