Устройство для подавления импульсных помех

Номер патента: 653754

Автор: Солонин

ZIP архив

Текст

Союз Советских Социалистицесюа РеспубликОП ИСАНИЕ ИЗОБРЕТЕНИЯ пц 653754 К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(51) М К Н 04 В 15 Государетвеивый комитет елам взооретенви открытий 53) УДК 621.396публиковано 25.03.79. Бюллетеньата опубликования описания 30.03.79. 72) Автор изобрете Солон 1) з аявител НИЯ(54) УСТРОИСТВО ДЛЯ ПОДА ИМПУЛЬСНЫХ ПОМЕ между выходом первого согласующего каскада и управляющим входом ключа включены последовательно дополнительный диод и дифференцирующая цепь, а исток транзистора второго согласующего каскада и вход дифференцирующей цепи подключены к эмиттеру транзистора фазоинверсного каскада через соответствующие дополнительнье резисторыНа чертеже дана принципиальная электрическая схема устройства.Устройство для подавления импульсных помех содержит первый согласующий каскад 1, выходной фазоинверсный каскад 2 на транзисторе 3, диод 4, резистор 5, параллельную КС-цепь 6, транзистор 7 второго согласующего каскада, диодно-резисторную цепь 8, запоминающий конденсатор 9, ключ 10, дополнительный диод 11, дифференцирующую цепь 12, дополнительные резисторы 13 и 14,Устройство м,Полезный сигнал с помехой через первый гласующий каскад 1 поступает на диоды и 11 и диодно-резисторную цепь 8. Если о- аИзобретение относится к радиотехнике и может использоваться в импульсных устройствах, работающих с сигналами с большим уровнем помех.Известно устройство для подавления импульсных помех, содержащее первый согласующий каскад, выходной фазоинверсный каскад, база транзистора которого соединена через диод с выходом первого согласующего каскада и через резистор - с общей шиной, а эмиттер через параллельную КС-цепь - с обшей шиной, и второй согласующий каскад, затвор транзистора которого через последовательную диодно-резисторную цепь соединен с выходом первого согласующего каскада и через запоминающий конденсатор - с обшей шиной 11.Однако в известном устройстве велико влияние частоты и взаимного расположения импульсов помехи и полезного сигнала.Цель изобретения - уменьшение влияния частоты и взаимного расположения импульсов помехи и полезного сигнала.Для этого в известное устройство для п давления импульсных помех параллельно з поминающему конденсатору включен ключ,работает следующим обра653754 25 Формула изобретенияСоставителТехред О, ЛТираж 774 Редактор Т. КлюкЗаказ 1310/43 СССР ийд. 4 П роектн ного комитета ний и открытРаушская набУжгород, ул. 4 3сигнал больше порогового напряжения, то вырабатывается короткий импульс, которым ключ 10 на время, равное его длительности, приоткрывается, и запоминающий конденсатор 9, заряженный предыдущим импульсом полезного сигнала, частично разряжается. Короткий импульс по длительности меньше длительности полезного сигнала, поэтому за оставшееся время запоминающий конденсатор 9 заряжается до напряжения, равного амплитуде нового сигнала, Разностью между амплитудой полезного сигнала и пороговым напряжением приоткрывается транзистор 3 и на его выходе вырабатывается сигнал без помехи. Таким образом, после прохождения полезного сигнала до прихода следующего напряжение на запоминающем конденсаторе 9 практически остается неизменным. Это вызывает неизменность порогового напряжения, и все помехи, появившиеся в отсутствии полезного сигнала, через устройство не проходят. Очередной сигнал, если он отличается от предыдущего, кор ректирует пороговое напряжение, и следующий сигнал ограничивается новым пороговым напряжением. Устройство для подавления импульсных помех, содержащее первый согласующий касЦ Н И И П И Государствен по делам изобрете 113035, Москва, Ж - 35,филиал П П П Патент, г.4кад, выходной фазоинверсный каскад, база транзистора которого соедийена через диод с выходом первого согласующего каскада и через резистор - с общей шиной, а эмиттер через параллельную КС-цепь - с общей шиной, и второй согласующий каскад, затвор транзистора которого через последовательную диодно-резисторную цепь соединен с выходом первого согласующего каскада и через запоминающий конденсатор - с общей шиной, отличающееся тем, что, с целью уменьшения влияния частоты и взаимного расположения импульсов помехи и полезного сигнала, параллельно запоминающему конденсатору включен ключ, между выходом первого согласующего каскада и управляющим входом ключа включены последовательно дополнительный диод и дифференцирующая цепь, а исток транзистора второго согласующего каскада и вход дифференцирующей цепи подключены к эмиттеру транзистора фазоинверсного каскада через соответствующие дополнительные резисторы.Источники информации, принятые во внимание при экспертизе1. Линия задержки магнитострикционная. Схема принципиальная электрическая 1 Ц 3.084.028.ЭЗ,ТУ 25-01 (1 Ц 3.084.028) - 74. Государственное союзное конструкторско- технологическое бюро по проектированию счетных машин, Л., 1973. Е. Любимова говая Корректор А. Гриценко Подписное

Смотреть

Заявка

2481440, 26.04.1977

В. Ю. Солонин, "••-•. ••. о. чТС —-»„_Г •-

СОЛОНИН ВЛАДИМИР ЮРЬЕВИЧ

МПК / Метки

МПК: H04B 15/00

Метки: импульсных, подавления, помех

Опубликовано: 25.03.1979

Код ссылки

<a href="https://patents.su/2-653754-ustrojjstvo-dlya-podavleniya-impulsnykh-pomekh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для подавления импульсных помех</a>

Похожие патенты