Цифровое устройство для вычисления функций
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 593215
Авторы: Толокновский, Штейнберг
Текст
О П И С А Н И Е н 11 5932 БИЗОБРЕТЕНИЯ Союз Советских Социалистических Республик(51) М. Кл,з 6 06 Г 1,5/34 362777 18-2 вкиГасударственный ком нте Совета Министров СССР па делам изобретений 78, Бюллетень6 3) УДК 681,325(088,8 рытни) Дата опубликования описания 18.02.7 72) Авторы изобрстени Э. Штейноерг и В. Р. Толокновский 1) Заявител 54) ЦИФРОВОЕ УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ ФУНКЦИЙ обр прн етения является вычислении функ1- , Это достигается упрощениецнй, в част Цельюустройст ем,что сти в Изобретение относится к области автоматики и вычислительной техники и может найти применение при разработке специализированных вычислителей для систем автоматического управления, для вычислительных преобразователей форм информации и т. д.Известен функциональный преобразователь, содержащий счетчик, элементы И и ИЛИ и управляюгцую матрицу 1.Известен также функциональный преобразователь, содержащий управляемый делитель частоты, дешифратор, счетчик и делитель частоты 2.Общим недостатком известных устройств является пониженная точность воспроизведения функций, определяемая ограниченным диапазоном изменения коэффициентов передачи на подпнтервалах аппроксимации.Ближайшим по технической сущности к предлагаемому изобретению является цифровое устройство для вычисления функций, содержащее делитель частоты, элемент задержки, счетчик и два управляемых делителя частоты, счетный вход первого из которых соединен с входом устройства 31.Недостатком прототипа является конструктивная сложность реализации, обусловленная необходимостью использования блоков памяти, осу;цествляющих хранение и выбор коэффициентов передачи на подинтервалах аппроксимации,предлагаемое устройство введен элемент запрета, входы которого соединены соответственно с выходами управляемых делителей частоты, а выход подключен к выходу устройства и входу делителя частоты, соединенного 10 выходом с входом элемента задержки н разрешающим входом второго управляемого делителя частоты, подключенного счетным входом к входу устройства, причем выход элемента задержки соединен с входом счетчика, подключенного разряднымн выходами к управляющим входам управляемых делителей частоты. Кроме этого, второй управляемый делитель частоты содержит регистр памяти и делитель частоты, счетный вход и выход ко торого подключены соответственно к счетному входу и выходу управляемого делителя частоты, а разрядные входы делителя частоты соединены с выходамп регистра памяти, подключенного разрядными входами и вхо дом разрешения переписи соответственно куправляющим входам и разрешающему входу управляемого делителя частоты.На чертеже показана блок-схема предлагаемого устройства.30 Устройство содержит управляемые делители частоты 1 и 2, элемент запрета 3, делитель593215 Типография, пр. Сапунова, 2 частоты 4, элемент задержки 5 и счетчик 6. Управляемый делитель 2 выполнен на делителе частоты 7 и регистре памяти 8. Счетные входы делителей 1 и 2 соединены с входом 9 устройства, выход 10 которого подключен к выходу элемента запрета 3 и входу делителя частоты 4.Устройство работает следующим образом.В исходном состоянии в счетчик 6 и регистр 8 записывается по единице,При поступлении на вход 9 импульсной последовательности, представляющей переменную х, на выход устройства пост, пает число импульсов в зависимости от состояния счетчика 6, которое определяется числом переполнений делителя 4.Воспроизводимая функция имеет постоянный шаг приращения Лу, определяемый коэффициентом деления делителя частоты 4, и переменный шаг приращения Лх, величина которого зависит от номера участка аппроксимации. Текущий номер и участка аппроксимации определяется на основе суммирования в счетчике 6 выходных импульсов делителя частоты 4, прошедших через элемент задержки 5. Выходной код счетчика 6 управляет коэффициентом передачи К,1 делителя 1 и коэффициентом передачи Кдг делителя 2. Благодаря наличию регистра и"мяти 8 и элемента задержки 5 для текущих коэффициентов передачи делителей 1 и 2 выполняется соотноше- ние Общий коэффициент передачи делителей 1и 2, включенных на элемент запрета 3, равен1(так как Кд(Кдг, то из большей частоты с выхода делителя 2 с помощью элемента запрета вычитается меньшая частота с выхода делителя 1) .Таким образом, устройство при заданной точности вычислений позволяет более просто по сравнению с известными функциональными преобразователями реализовать вычисление функций вида у=1/х. Формула изобретения1. Цифровое устройство для вычисленияфункций, содержащее делитель частоты, элемент задержки, счетчик и два управляемыхделителя частоты, счетный вход первого из10 которых соединен с входом устройства, о тл и ч а ю щ е е с я тем, что, с целью упрощенияустройства, в него введен элемент запрета,входы которого соединены соответственно свыходами управляемых делителей частоты, а15 выход подключен к выходу устройства и входу делителя частоты, соединенного выходом свходом элемента задержки и разрешающимвходом второго управляемого делителя частоты, подключенного счетным входом к входуустройства, причем выход элемента задержкисоединен с входом счетчика, подключенногоразрядными выходами к управляющим входамуправляемых делителей частоты.2. Устройство по п. 1, отличающессятем, что второй управляемый делитель частоты содержит регистр памяти и делитель частоты, счетный вход и выход которого подключены соответственно к счетному, входу ивыходу управляемого делителя частоты, аразрядные входы делителя частоты соединены с выходами регистра памяти, подключенного разрядными входами и входом разрешения переписи соответственно к управляющимвходам и разрешающему входу управляемого35 делителя частоты.Источники информации,принятые во внимание при экспертизе1. Браго Е, Н. Функционально-кодирующийпреобразователь фазомодулированных сигналов от дифференциально-трансформаторногодатчика, Известия ВУЗов Приборостроение1973,12, с. 9 - 14.2. Авторское свидетельство СССР376778,кл, 6 066 7/26, 1971.45 3. Авторское свидетельство СССР 469213,кл, Н ОЗК 13/20, 1973. Редактор И. Шубина Составитель С. Казинов Корректор Л, Денискина Заказ 3344/4 Изд.240 Тираж 818 Подписное НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д, 4/5
СмотретьЗаявка
2362777, 19.05.1976
ПРЕДПРИЯТИЕ ПЯ Р-6378
ШТЕЙНБЕРГ ВАЛЕРИЙ ЭМАНУИЛОВИЧ, ТОЛОКНОВСКИЙ ВЯЧЕСЛАВ РОДИОНОВИЧ
МПК / Метки
МПК: G06F 17/10
Метки: вычисления, функций, цифровое
Опубликовано: 15.02.1978
Код ссылки
<a href="https://patents.su/2-593215-cifrovoe-ustrojjstvo-dlya-vychisleniya-funkcijj.html" target="_blank" rel="follow" title="База патентов СССР">Цифровое устройство для вычисления функций</a>
Предыдущий патент: Вычислительное устройство
Следующий патент: Устройство задания временных циклов работы объектов
Случайный патент: Оправка прошивного стана