Устройство для контроля дешифратора

Номер патента: 544969

Авторы: Антонюк, Степанов

ZIP архив

Текст

;хГо с присоединением заявк арственный комитет(23) Приоритет вета Министров СССРо делам изобретений. М. Антонюк и А. Л. Степан зо ретен нградский ордена Ленина электротехнический инсти им. В. И. Ульянова (Ленина)Заявитель 54) УСТРОЙСТВО ДЛЯ КОНТР ШИфРАТО Зто достпга ж 1 гг блок ана. и второй поро устройства сое 5 гового сумм ир первый и втор чец и входам эчто устройство с ммцровацця, ементы, причем входами блока выход которого вые элементы п 1 Л 11. ется тем, 1 ОГОВОГО говые элдинены с ованпя,ой порого лемента оде 1 ервьп входь знало чере: дклю Блок-схема устройств теже.Устройство для коцт 1 держит блок 1 аналогов роговые элементы 2, 3,Работает устройство 1 редсгавлеца ца ч оля дешифрато го сммпровац элемент 11 Л 11 ледуюцп 1 м об 1 ра со Я, ЦО.азом. 30(61) Дополнительное и авт. Изобретение относится к области вычислительной техники и может быть использовано в многоканальных системах передачи информации, системах связи, ЦВМ.Известно устройство (11 для контроля дешифратора, содержащее логические элементыы И, ИЛИ, инверторы и кодовые сумматоры.Указанное устройство имеет такой недостаток, как сложность, а следовательно, и малая надежность, причем сложность увеличивается примерно пропорционально количеству выходных шин контролируемого дешифратора.Известно также устройство 2 для контроля дешифратора, наиболее близкое и изобретению по технической сущности и достигаемому результату, содержащее элемент ИЛИ, выход которого соединен с выходом устройства,Недостатками известного устройства являются значительная сложность и низкая надежность устройства, обусловленная необходимостью подбора величин резисторов и конденсаторов цепей заряда схем антисовпадения. При этом надежность устройства попив жается, а сложность растет почти пропорционально увеличению количества выходов децп 1- фратора.Цель изобретения - упрощение устройства ц повышение надежности,Для одного элемента 2 устацавлцвается порог срабатывания, равный нулю, т. е. порог, соответствующий цеиспраьцости дешпфратора. когда отсутствуют сигналы ца его выходах. для элемента 3 - порог, превыц 1 а 1 оц 1 п 11 цомпнальное значение выходного потенциала дешифратора, т. е. прц неисправности, соответствующей одновременному появле 1 цпо потенциалов ца двух и более выходах деш 1 фратора. При исправной работе дешпфратора выходе блока 1 аналогового суммирования ца пряженпе соотВстстВует номинальному зцае цию ц пороговые элементы 2. 3 це срабаты вают.Напряжениеа Выходе Олока 1, ссли 0 пСоставитель Ф. Багнахметов Техред А. Камышникова Коррсктор Т, Добровольская Редактор В, Зенкевич Заказ 129/17 Изд. М 36 Тираж 899 Подписное ЦНИИПИ Государственного комитета Совета Министров ГССР по делам изооретенпй и о 1 крытий 113035, Москва, )К, Раугпская иаб., д. 451 ипографпя, пр. Сапунова, 2 выполнен в виде пассивной суммирующей цепи, определяется выражениемлгде и - число входов блока 1 (число выходов дешифратора),При нормальной работе дешифратора навыходе блока 1 устанавливается постоянноенапряжение, равное7 вх-вх,коры и В случае неисправности, при которой напряжение появляется одновременно на двух и более выходах дешифратора,ит 7 вхвых -и где и - число шин дешифратора, на которыходновременно появилось напряжение. При неисправности, при которой пропадаетнапряжение на выходах дешифратора,живых - ОТаким образом, при появлении той или иной5 неисправности изменяется величина напряжения на выходе блока 1 и срабатывает один изпороговых элементов 2, 3. Сигнал с выходасработавшего порогового элемента через элемент ИЛИ 4 поступает на выход устройства.10 Устройство вырабатывает сигнал неисправности как в динамическом режиме, так и встатике. При увеличении числа выходов дешифраторов устройство усложняется незначительно.15 Таким образом, предлагаемое устройствозначительно проще и надежнее известного устройства,Формула изобретения20 Устройство для контроля дешифратора, содержащее элемент ИЛИ, выход которого соединен с выходом устройства, о т л и ч а ю щ е ес я тем, что, с целью упрощения устройства иповышения надежности, оно содержит блок25 аналогового суммирования, первый и второйпороговые элементы, причем входы устройствасоединены с входами блока аналогового суммирования, выход которого через первый ивторой пороговые элементы соединен с входа 30 ми элемента ИЛИ.Источники информации, принятые во внимание прп экспертизе:1. Селлерс Ф, Методы обнаружения ошибок в работе ЗЦВМ, М Мир, 1972, с. 227,35 рис. 12,3,2. Авт. св,329531, кл. Ст Об 1 15/46, 1969,

Смотреть

Заявка

2033843, 17.06.1974

ЛЕНИНГРАДСКИЙ ОРДЕНА ЛЕНИНА ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. И. УЛЬЯНОВА

АНТОНЮК ЕВГЕНИЙ МИХАЙЛОВИЧ, СТЕПАНОВ АНДРЕЙ ЛЕОНИДОВИЧ

МПК / Метки

МПК: G06F 11/00

Метки: дешифратора

Опубликовано: 30.01.1977

Код ссылки

<a href="https://patents.su/2-544969-ustrojjstvo-dlya-kontrolya-deshifratora.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля дешифратора</a>

Похожие патенты