Многоустойчивый динамический логический элемент

Номер патента: 529559

Авторы: Антонов, Моторов, Самоделов, Тузов

ZIP архив

Текст

ч Союз Советских Социалистических Республик(23) Приоритет 51) М, Кл, Н 03 К 19/00 сударстееннь 1 и иомите оветв Министров ССС но релам изобретенийи атирытий) Заявитель 54) МНОГОУСТОЙЧИВЫЙ ДИНАМИЧЕСКИЙ ЛОГИЧЕСКЭЛЕМЕНТ льные смесители и удвоит ведены допол стоты, приче к импульснои технике, вый элемент, содержа- скадов, соединенных с каскад связи содержит смесителя селективн сител вания частоты, выходы дополнительных соединены между собой и подключень второго блока преобразования частоты, а частоты включены между выходами соо орого изменяется входу ющем элементе имеется юченный к входам всех елей 1.стойчивом элементе наело устойчивых состоудвоителитветствую. тветствуюания часщих источников опорных частот и соощими вХодами второго блока преобразототы,да дянкй.Известен логический элемент, содержащий два блока преобразования частоты, каждый из которых состоит из смесителей и селективных усилителей, соединенных в кольцо, в котором выход каждого смесителя соединен со входом селективного усилителя, выход которого соединен с одним из входов следующего смесителя, а вторые входы смесителей соединены с источником опорной частоты 21.В этом устройстве наблюдается зависимость от начальной фазы управляющего сигнала.Целью изобретения является уменьшение влияния начальной фазы управляющего сигнала,Поставленная цель достигается тем, что в многоустойчивый динамический логический элемент зображена структурагаемого элемента.вый элемент содержистоты, состоящие из9-11, смесителей 12ных блоков 20,21, иополнительные смет 29 - 32,я элек На чертческая схема 15, Многоус преобразова усилителей 3 же и предл т блоки 1,2 селективных -15 и 16 - 19,22,23, сумсители 26 - 28 частотно се ; маторов 24 удвоители ча стоть, на котоксом 37 - ,Индексами 33 - 36 обозначены входь рые поданы сигналы опорных частот, ин5сигнальный вход элемента. Изобретение относится Известен многоустойчи щий Я запоминающихка каскадами связи, каждый элемент, сопротивление к возбуждении. В запомина основной усилитель, подкл остальных основных усилитОднако в этом многоу блю ется не остаточное м вход кажцого дополнительного динен с выходом соответствующего усилителя первого блока преобразо.529559 ИНИИПИ Закат 5 334/109 Поцписное Тираж 1029 фианал ППП "Патент", г. Ужгород, уи. Проектная, 4 Принцип работы описываемого многоустоичи. ,вого элемента заключается в следующем.Залуск элемента производится внешним радиочастотным сигналом с произвольной, по отношению к фазам опорных колебаний, начальной фазой и с частотой колебаний, соответствующей частоте, наст. ройки одного из селективных усилителей, например, 3 блока 1 преобразования частоты, поданным цв вход 37. В блоке 1 преобразования частоты про. исходит генерирование двух частотных составляю. щих,с начальной фазой, равной начальной фазе внешнего сигнала и противоположных по знаку, которые выделяются соответственно селективными усилителями 3 и 4, образующими пару симметрично расстроенных относительно соответствующей ком,бинационной частоты Ш. Каждая частотная составляющая, снимаемая с выхода усилителей 3,4 соответственно, подается на соответствующий вход дополнительного смесителя 26, где происходит компенсация начальной фазы сигнала. Колебания с выхода смесителя 26 уже с частотой 2 ш подают. ся на вход блока 2 преобразования частоты, где происходит синфазное возбуждение с частотой 2 Ш , являющейся. комбинационной частотой для блока 2 преобразования частоты при удвоенных, частотах опорных колебаний, которые подаются со входов 33-36 через удвоители частоты 29 - 32 на соответствующие входы смесителей блока 2 преоб.разования частоты. 4 Формула изобретенияМногоустойчивый динамический логическийУэлемент, содержащий два блока преобразования частоты, каждый из которых состоит из смесителей и селективных усилителей, соединенных в кольцо, в котором выход каждого смесителя соединен со входом селективного усилителя, выход которого соединен с одним входом следующего смесителя, а вторые входы смесителей соединены с источниками опорной частоты, отличающийся тем, что, с целью уменьшения влияния начальной фазы управ. ляющего сигнала, в него введены дополнительные . смесители и удвоители частоты, причем вход каждого дополнительного смесителя соединен с выхо дом соответствующего селективного усилители первого блока преобразования частоты, выходы дополнительных смесителей соединены между со. бой и подключены ко входу второго блока преобразования частоты, а удвоители частоты включены между выходами соответствующих источников опорных частот и соответствующими входами второго блока преобразования частоты.Источники информации, принятые во внимание при экспертизе;1. Патент США У 3860834, кл, 307 - 289,14.01.1975 г.2. Авторское свидетельство СССР У 102614, М,Кл. Н 03 К 19/00, 05.03.1956 г, (прототип),

Смотреть

Заявка

2114506, 18.03.1975

МОСКОВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ, ПРЕДПРИЯТИЕ ПЯ Г-4677

АНТОНОВ ВИТАЛИЙ ВАСИЛЬЕВИЧ, МОТОРОВ НИКОЛАЙ ГЕОРГИЕВИЧ, САМОДЕЛОВ ВАДИМ ПАВЛОВИЧ, ТУЗОВ ВИКТОР МИХАЙЛОВИЧ

МПК / Метки

МПК: H03K 19/00

Метки: динамический, логический, многоустойчивый, элемент

Опубликовано: 25.09.1976

Код ссылки

<a href="https://patents.su/2-529559-mnogoustojjchivyjj-dinamicheskijj-logicheskijj-ehlement.html" target="_blank" rel="follow" title="База патентов СССР">Многоустойчивый динамический логический элемент</a>

Похожие патенты