415679
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 415679
Текст
асесоюзналВйтеитно-техничесщя бнбли о л и схфе ИЗОБРЕТЕН ИЯ Союз Советских Социалистицесюа РеспубликК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ависимое о т, свидетельстваМ. Кл, 6 061 300 Заявлено 11,711,1972 (М 1813209/18-24) заявкиисоединени асударственный комитетСовета Министров СССРпа делам изобретенийи аткрытий ПриоритетОпубликованоДата опублико 74, Бюллетень6 УДК 681.34(088.8 ия описания 2,И 1.197 Авторыизобретени Л. Востряков, 3. М, Каюмова и Ф. А. Шаймардан явитель НТЕГРИРУЮЩИЙ ПРЕОБРАЗОВАТЕЛЬ АНАЛОГ - К 2 ем преобразодостатки устблок сравненены с выхоения, а выход ополнительно гие ее входы ыми источниез введенную чен ко второход которого с источником Изобретение относится к области измерительной,и вычислительной техники,Известны интегрирующие преобразователи аналог-код, содержащие интегратор, один вход которого через ключи соединеп со входом преобразователя и с источником опорного напряжения, а выход подключен к последовательно соединенным нуль-органу, логическому блоку, вентилю и счетчику, а ключи, логическая схема и вентиль связаны с блоком управления.Известные преобразователи обладают недостаточной точностью и стабильностью в широком диапазоне температур или требуют применения высококачественных элементов в целях коррекции. В предлагаемом интегрирующвателе аналог-код указанные нераняются тем, что он содержитния чисел, входы которого соедидом счетчика и с блоком управлподключен к одному входу двведенной ключевой схемы, друсоединены с двумя разнополярнками напряжения, а выход черинтегрирующую ЯС-цепь подклюму входу интегратора, первый вчерез переключатель соединенэталонного напряжения. Функциональная схема и 1 еобразователяпредставлена на чертеже.Предлагаемый преобразователь содержитключи 1 - 4, соединяющие преобразуемый, 5 опорный, эталонный источники и землю соответственно со входом интегратора 5, Вход нуль-орган 6 соединен с выходом интегратора 5, а выход - с логическим блоком 7, формирующим временной интервал Т,. Выход ло гического блока 7 соединен со входов вентиля 8, выход которого соединяется со счетчйком 9. Блок сравнения чисел 10 определяет знак ошибки. Ключевая схема 11 соединяет вход интегрирующей йС-пепи 12 с источника ми положительного +У и отрицательного- Е/ напряжений. Блок управления 13 формирует команды, необходимые для работы преобразователя.Преобразователь работает следующим об разом.Преобразуемое напряжение У., через ключ1, управляемый блоком управления 13, поступает на время Ть на вход ипегратора 5. По окончании времени Т, на вход интегратора по ступает опорное напряжение Ь 0 П полярности,противоположной преобразуемому. В этот момент начинает формироватьс. временной интервал Т который дает разрешение на прохождение импульсов тактовой частотыкгц Зо через вентиль 8 на вход счетчика 9. При до/4 Зака Изд,27 Тираж 62 Подписное ипография, пр. Сапунова, 2 стижении нулевого напряжения на интеграторе 5 нуль-орган меняет свое состояние, и формирование временного интервала Тзаканчивается.Код, полученный при этом в счетчике, будет пропорционален входному сигналу и со- сгавит где Лг, - код, соответствующий временному интервалу Т,. Выуажение для Л,. является идеальным, поскольку оно не учитывает погрешностей интегратора и других элементов преобразователя.Уходы преобразователя как темпералурные, так и временные компенсируются схемой корекции.Циклически после окончания определяемого блоком управления количества операций преобразования (цикла, работы преобразователя) на вход интегратора 5 через ключ 3 на время Т, поступает эталонное напряжение Кт полярности преобразуемого сигнала.Полученный при этом код У, сравниваетс в блоке сравнения чисел 10 с эталонным кодом Уат, соответствующим расчетному значению и хранимым в блоке управления 13. Выход устройства сравнения чисел 10 управляет ключевой схемой 11, которая коммутирует напряжение положительной или отрицательной полярности в зависимости от знака ошибки на вход интегрирующей йС-цепи 12. Напряжение с выхода интегрирующей ЯС цепи 12 постоянно поступает на вход интегратора 5 и стремится уменьшить ошибку. Постоянна времени ЙС-цепи выбрана так, чтобы код на выходе преобразователя менялся на величину,не боле днницы младшего разряда за цикл работы преобразователя.Таким образом, происходит отработка ошибки с постоянной скоростью, равной единице 5 младшего разряда. Ключ 4 замыкается наземл 1 о г, моменты, когда разомкнуты все раоочие ключи.Пр выполнении коррекции по знаку ошибки нет жестких требований к параметрам 10 эле.;еплов и и:; уходам, что очень важно приработе в широком диапазоне емператур. Зто приводит к повышению надежнссти преобразователя в целом. Предмет изобретения Интегрирующий преобразователь аналогкод, содержащий интегратор, один вход которого через ключи соединен со входом преоб 20 разователя и с источником опорного напряжения, а выход подключен к последовательносоединенным нуль-органу, логическому блоку,вентилю и счетчику, управляющие входы ключей, логический блок и вентиль соединены с25 блоком управления, отличающийся тем,что, с,целью повышения точности и стабильности преобразователя в широком диапазонетемператур, он содержит интегрирующую ЯСцепь, ключевую схему и блок сравнения чиЗО сел, входы которого соединены с выходомсчетчика и с блоком управления, а выход подключен к одному входу ключевой схемы, другие ее входы соединены двумя разнополярными источниками напряжения, а выход черезч 5 иптегрирующу 1 о ЙС цепь подключен ко второму входу интегратора, первый вход которогочерез переключатель соединен с источникомэталонного напряжения,
СмотретьЗаявка
1813209, 11.07.1972
МПК / Метки
МПК: G06J 3/00
Метки: 415679
Опубликовано: 15.02.1974
Код ссылки
<a href="https://patents.su/2-415679-415679.html" target="_blank" rel="follow" title="База патентов СССР">415679</a>
Предыдущий патент: 415678
Следующий патент: 415680
Случайный патент: Устройство для шагового перемещения изделий в камере с вредной средой