ZIP архив

Текст

ОП ИСАИЗОБРЕТЕНИЯ Союз СоветскииСоциалистицескииРеспублик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ от авт, свидетельстваависим Заявлено 02.1.1973 ( 1869563/18-24)с присоединением заявкиПриоритетОпубликовано 05.1.1974. Бюллетень5Дата опубликования описания 13.И.1974 хл. 6 08 с 19/1 б 08 с 15/О оударственныи комите оаета Министров СССР оо делам изооретенийи открытий УДК 621.398:654.9Авторыизобретени Б, Гомон и Л. В. Макси явител ТРОЙСТВО ДЛЯ СОКРАЩЕНИЯ ИЗБЪТОЧНОСТ ДИСКРЕТНОЙ ИНФОРМАЦИИПредложенное устройство относится к области телеметрии.Известны устройства для сокращения избыточности дискретной информации, содержащие блок памяти, первый выход которого соединен со входом вычислительного блока, второй выход - с информационным входом ключа, а управляющий вход подключен к одному из выходов вычислительного блока, анализатор отклонения сигнала, входы которого соединены с другими выходами вычислительного блока, цифровой преобразователь и блок сравнения.Однако в известных устройствах условие для определения существенности отсчетов передаваемых сигналов, т. е. заданное количество подряд следующих переходов сигналов через границы апертуры всегда остается постоянным. Это приводит к тому, что данное условие приходится выбирать из расчета на максимально возможный уровень помех в канале связи, В связи с этим известные устройства обладают невысоким быстродействием.Предложенное устройство отличается тем, что оно содержит анализатор отношения сигнал/шум, причем вход анализатора отношения сигнал/шум соединен с информационным входом блока памяти, а выход подключен ко входу цифрового преобразователя, первый вход блока сравнения соединен с выходом цифрового преобразователя, второй вход - с выходом анализатора отклонения сигнала, а выход подключен к управляющему входу ключа.Это позволяет выделять существеццые от счеты передаваемых сигналов с учетом текущей интенсивности помех в канале связи, Это положительно сказывается ца быстродействии устройства и, кроме того, повышает точность передачи информации.10 На чертеже представлена блок-схема устройства.Оно содержит блок 1 памяти, вычислительный блок 2, анализатор 3 отклонения сигнала, анализатор 4 отцошецця сигналшум, циф ровой преобразователь 5, блок б сравнения иключ 7.Работа предложенного устройства происходит следующим образом.Выходные сигналы поступают на входы бло ка 1 памяти и анализатора 4 отношения сигналшум. С помощью вычислительного блока 2 и анализатора 3 отклонения сигнала осуцествляется выделение и подсчет подряд идущих импульсов, свидетельствующих об откло ненни входных сигналов от границ апертуры.С помощью цифрового преобразователя 5 производится преобразовацие отношения сигнал/шум, характеризующего состояние канала связи, в числовой эквивалент. При совпадении 30 чисел, поступающих в параллельном коде на414617 Предмет изобретения Составитель Л. Морозов Техред Т. Ускова Корректор О. Тюрина Редактор Л. Утехина Заказ 1360/12 Изд. М 465 Тираж 624 Подписое ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий Москва, Ж-З 5, Раушская наб., д. 45Типография, пр. Сапунова, 2 входы блока 6 сравнения, выраба 1 ывается импульс считывания существенного отсчета и ключ 7 открывается для ода дан 1 ого отсчета па выход устройства. Таким образом, в предложенном устройстве осуществляется автоматическое управление допустимым количесвом подряд следующих переходов входпь 1 х сигналов через границы апертуры. При низком уровне помех данное количество устанавливается минимальным, а при высоком уровне помех увеличивается, поскольку увеличивается вероятность появления за счет помех нескольких подряд следующих случайных превышений одной из границ апертуры. Устройство для сокращения избыточностидискретной информации, содеряагцее блок памяти, первый выход которого соединен со входом вычислительного блока, второй выход - с информационным входом ключа, а управляющий вход подключен и одному из 5 выходов вычислительного блока, анализаторотклонения сип 1 ала, входы которого соединены с другими выходами вычислительного блока, цифровой преобразователь и блок сравнения, отличающееся 1 ем, что, с целью 10 повышения быстродействия устройства, оносодерхкит анализатор отношения сигнал/шум, причем вход анализатора отношения сигнал/ /шум соединен с информационным входом блока памяти, а выход подключен ко входу 15 цифрового преобразователя, первый вход блока сравнения соединен с выходом цифрового преобразователя, второй вход - с выходом анализатора отклонения сигнала, а выход подключен к управляющему входу ключа.

Смотреть

Заявка

1869563, 02.01.1973

МПК / Метки

МПК: G08C 15/06, G08C 19/16

Метки: 414617

Опубликовано: 05.02.1974

Код ссылки

<a href="https://patents.su/2-414617-414617.html" target="_blank" rel="follow" title="База патентов СССР">414617</a>

Похожие патенты