Логарифмический измеритель скорости счета

Номер патента: 408228

Авторы: Захаров, Полилова, Юданов

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕПЬСТВУ 408228 Союз СоветаеаСоциалистическихРеспублик. свидетельства-ависимое от явлено 23.111.1972 ( 1762007/18-10) Кл. б 01 г 2 заявкис присоединенПриоритет -ОпубликованоДата опублик асударстеенный камитетСавета Министрав СССРпа делам изабретенийи аткрытий 10,Х 11.1973. Бюллетень4вания описания 14.П 1.1974. А. Заха Заявител ЛОГАРИФМИЧЕСКИЙ ИЗМЕРИТЕЛЪ СКОРОСТИ СЧ частоты - норм аппроксимирую аппроксимирую (другими конца б 5, к которому пприбор 6, измер янного тока, пр стоты следован ализатора 3 под щий набор 4 ЯС щих набора 2 и ми) к импульсно одключен также яющий выходно опорциональный ия входных импу ключен второи -цепочек. Оба 4 подключены к накопителю змерительный сигнал посто- логарифму чальсов. Изобретение относится к электроизмерительной технике и может быть использовано при создании устройств для измерения частоты следования импульсов.Известные логарифмические измерители скорости счета, содержащие нормализатор импульсов, два аппроксимирующих набора ЯС- цепочек и импульсный накопитель, обладают недостаточной точностью в связи с тем, что аппроксимация производится по ограниченному числу фиксированных частот, определяющих границы интервалов аппроксимации.Цель изобретения - повышение точности измерения логарифма скорости счета, т. е. повышение точности преобразования частоты следования импульсов в сигнал постоянного тока, пропорциональный логарифму частоты.Это достигается тем, что в логарифмический измеритель скорости счета введен делитель частоты - нор мализатор, включенный между одним из выходов нормализатора импульсов и аппроксимирующим набором РС-цепочек.На чертеже представлена блок-схема предлагаемого логарифмического измерителя скорости счета.Измеритель состоит из нормализатора 1 импульсов с двумя выходами, к одному из выходов которого подключен аппроксимирующий набор 2 ЯС-цепочек, а к другому - делитель частоты - нормализатор 3. К выходу делителя 10 Устройство работает следующим образом.Входные импульсы переменной амплитуды инестандартной формы преобразуются нормали- затором 1 импульсов в прямоугольные нормированные импульсы типа меандр. С одного вы хода нормализатора 1 импульсов эти импульсыпоступают в аппроксимирующий набор 2 ЯС- цепочек, сигнал с которого подается в импульсный накопитель 5. С другого выхода нормали- затора 1 импульсов прямоугольные нормиро ванные импульсы поступают в делитель частоты - нормализатор 3 (в качестве которого могут быть использованы, например, последовательно соединенные триггеры). С выхода делителя частоты - нормализатора 3 импульсы по ступают в аппроксимирующий набор 4 РС-цепочек, сигнал с которого подается в импульсный накопитель 5. Благодаря указанному включению делителя частоты - нормализатора 3 идентичные логарифмические характеристи- ЗО ки аппроксимирующих наборов 2 и 4 РС-цепо408228 Предмет изобретения Рл исвауниха щаульЯ Составитель А, ИзюмоТехред Л. Богданова Корректор М. Лейзерма едактор А. Батыгин Заказ 43/П Изд,273ЦНИИПИ Государственного комитета Совета Минии открытий.Москва, Ж, Раушская н Тираж 75 стров СС Подписное по делам изобретений, 4/5 олиграфическое объединение Полиграфист Управления издательств, полиграфи и книжной торговли Мосгорисполкома. Москва, ул. Макаренко, 5/16.чек оказываются сдвинутыми относительно друг друга на определенное значение логарифма частоты, так что положительные отклонения от логарифмической зависимости в характеристике аппроксимирующего набора 2 ЯС- цепочек компенсируются в импульсном накопителе 5 отрицательными отклонениями от логарифмической зависимости в характеристике аппроксимирующего набора 4 ЯС-цепочек. В результате точность предлагаемого логарифмического измерителя скорости счета оказывается существенно выше, чем в известных измерителях такого типа (при одинаковых аппроксимирующих наборах ЯС-цепочек).Кратность деления частоты делителем частоты - нормализатором 3 примерно равна половине логарифма отношения предельных частот интервала аппроксимации. Логарифмический измеритель скорости сче та, содержащий нормализатор импульсов сдвумя выходами, два аппроксимирующих набора ЯС-цепочек, к выходам которых подключены входы импульсного накопителя, а к выходу последнего подсоединен измеритель, отличаю и 1 ийся тем, что, с целью повышения точностиизмерения логарифма скорости счета, он снабжен делителем частоты-нормализатором (например, последовательно соединенными триггерами), включенным между одним из выходов 15 нормализатора импульсов и входом одного изнаборов ЯС-цепочек, при этом вход другого набора РС-цепочек соединен с другим выходом нормализатора импульсов.

Смотреть

Заявка

1762007

Авторы изобретени витель

Б. А. Захаров, Т. С. Полилова, Б. В. Юданов

МПК / Метки

МПК: G01R 23/02

Метки: измеритель, логарифмический, скорости, счета

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/2-408228-logarifmicheskijj-izmeritel-skorosti-scheta.html" target="_blank" rel="follow" title="База патентов СССР">Логарифмический измеритель скорости счета</a>

Похожие патенты