Схема разрядной цепи запоминающего устройства
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
А ОЙИС ИЕ ИЗОБРЕТЕНИЯ Союз Советских Социалистических РеспубликК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Зависимое от авт. свидетельстваЗаявлено 07.Х 1.1970 ( 1498391/18-24) М, Кл, 6 11 с 5/12 с присоединением заявкиПриоритет комитет по делам изобретений и открытий при Совете Мииистрое СССРОпубликовано 17.1 Ч,1973, Бюллетень18Дата опубликования описания 1 З.Ч.1973 УДК 681.327.6 (088.8) Авторыизобретения Э, П. Твеленев и Э. Э. Тенк Заявитель СХЕМА РАЗРЯДНОЙ ЦЕПИ ЗАПОМИНАЮЩЕГО УСТРОЙСТВАга чертеже показана предлагаемая схемаразрядной цепи запоминающего устройства.В. каждую половину 1, 2 разрядной обмотки через токозадающие сопротивления 3, 4 5 включены формирователи 5, б разрядного тока. Усилитель 7 считывания подключен и точкам соединения половин разрядной обмотки и токозадающих сопротивлений, Такое включение разрядной обмотки, уменьшая вели чину рассеиваемой мощности на выходномтранзисторе ФРТ, сохраняет возможность компенсации помехи от тока записи на входе усилителя. 15 Схема разрядной цепи запоминающего устройства, содержащая разрядную шину, со стоящую из двух половин, включенных в двасмежных плеча мостовой схемы, усилитель считывания, включенный в даонал моста, токозадающие резисторы, включенные в два других плеча моста, отлачаюсцаяся тем, что, 25 с целью уменьшения величины коммутируемого тока записи, в каждое из плеч моста, образованных токозадающими резисторами, включен формирователь тока записи последовательно с токозадающим резистором, 30 Изобретение относится к выйислительйой технике.Известны схемы разрядной цепи запоминающего устройства (ЗУ), построенные по мостовой схеме, двумя плечами которой являются половины разрядной обмотки, а другими двумя плечами - токозадающие со. противления. В одну диагональ такой мостовой схемы включен усилитель считывания, а в другую - формирователь разрядного тока (ФРТ), что позволяет компенсировать помеху от тока записи на входе усилителя считывания, В такой схеме выходной транзистор ФРТ, ксммутирующий двойной разрядный ток, должен рассеивать большую мощность. Пока не существует бескорпусных транзисторов, способных рассеивать такие мощности и обладающих необходимым быстродействием. Это является препятствием для выполнения ФРТ в корпусе микросхем по гибридно-пленочной технологии, что ограничивает степень миниатюризации ЗУ,Целью изобретения является понижение мощности, рассеиваемой на выходном транзисторе, т. е. уменьшение величины коммутируемого тока записи, Это достигается тем, что в каждое из плеч моста, образованных токозадающими резисторами, включен формирователь тока записи последовательно с токозадающим резистором. Предмет изобретения377866 Составитель В, Вакар Техред 3. Тараненко Корректор Е. Миронова Редактор Т. Юрчикова Типография, пр. Сапунова, 2 Заказ 1703/7 Изд.1403 Тираж 576 ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР Москва, Ж, Раушская наб., д. 4/5
СмотретьЗаявка
1498391
Э. П. Твеленев, Э. Э. Тенк
МПК / Метки
МПК: G11C 5/12
Метки: запоминающего, разрядной, схема, устройства, цепи
Опубликовано: 01.01.1973
Код ссылки
<a href="https://patents.su/2-377866-skhema-razryadnojj-cepi-zapominayushhego-ustrojjstva.html" target="_blank" rel="follow" title="База патентов СССР">Схема разрядной цепи запоминающего устройства</a>
Предыдущий патент: Всесоюзная
Следующий патент: Всесоюзная i
Случайный патент: Устройство для отбора проб щебня