Компаратор двоичных чисел: 0; -: ооюзная i; iatllit”tl. i; i”li«a;
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 377768
Автор: Мкртч
Текст
ОП ИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советскнк Социалнстнческик РеспубликЗависимое от авт. свидетельства-М. Ь., б 06 7.0 Заявлено 301971 (1640197/18-2с присоединсцнем заявки-Комитет по делавфизобретений и откры Приоритет - публиковацо 17. при Совете Министров СССР.19;3. Бюлле Дата Опуолпковапия Описания Авторизобретения ТЧ 51 Н явит чф,"5 О Э 5-т А Я111 и 1 г: г 1, - 1.т к ТОР ДВОИЧНЫХ ЧИ ОМ редПредлагаемое устройство относится к области автоматики и вычислительной техники и может быть использовано при реализации технических средств цифровой автоматчики и дискретных вычислительных машин.Известен компаратор двоичных чисел, содержащий два 2 п-разрядных регистра и последовательно соединенные пороговые элементы. Однако известные устройства сложны и имеют время распространения сигнала, равное примерно ит, где т - задержка сигнала в одном разряде.Предлагаемь 1 й компаратор отличается от известных тем, что в нем применено и пороговых элементов с порогом (+4) и пятью входами, два из которых имеют веса (+2), а остальные - - (+1), прямые выходы каждого 1-го разряда первого регистра (1=1,32 1) и инверсные выходы каждого одноименного разряда второго регистра связаны с двумя из входов с весом (+1) -го порогового элемента (1=1, 2,и), соответственно, а прямые выходы каждого (1+1)-го разряда первого регистра и ипверснье выходы каждого одноименного разряда второго регистра соединены с двумя другими входами с весом (+2) того же 1-го порогового элемента соответственно: пятый вход первого порогового элемента связан с линой контрольного сигнала, .: пятые входы всех тослед ющих пороговых элементов связаны с выходами предыдущих: выход последнего порогового элемента связан с выходной шиной гстройства.5 Зто позволяет упоОстпть устройство пповысить его быстродействие.На чертеже приведена блок-схема плагаемого компаратораОп содержит ипороговых элементов о (115 ь 1) и два регистра 2 и 3, предназначенные для приема сравниваемых чисел.На каждые два разряда сравниваемых двоичных чисел используется один пороговый элемент (ПЭ), который имеет порог (+4) и 5 пять входов, два из которых имеют вес(+2), а остальные тр 1: имеют вес (+1).Один из входов с весом (+2) подключен к прямому выходу триггера данного разряда первого числа, второй вход с зесом (+2) под Ь ключец к инверсному выходу триггера данного разряда второго числа, один из входов с весом (+1) подключен и прямому выходу триггера предыдущего разряда первого числа, второй вход с весом (+1) подключен к 25 инверсному выходу триггера предыдущегоразряда второго числа, и третий вход с весом (+1) подключен и выходу предыдущего порогового элемента.Работу предлагаемого компаратора расзо смотрим ца примере. Обозначим первое чпс377768 Предмет из об роте ни я Составитель ф. Белкин Р;дакор В. Косылев Тсхрсд Г Дворина Корректор Л Цар иоваЗаказ 3941 ЦНИИ 11 И Комитет Изд.1477 Тираж 647 по делам изобретений и открытий при Москва. гК, Раушская наб., д. 4/5Подписиоинистров СССР вете орская типография ло через х, второе число через у контрольный сигнал через Т, а вьходной сигнал компаратора через Е,Пусть х = 5, а у = 4, Это означаетх 1 хз 11 х 2 +4 " ха О Дз 1 дР=у 2== у, =О. Допустим Т=О. В первом ПЭ возбуждены два вода с весами(+1) и один вход с весом (+2). Посколькусумма этих весов равна порогу, то элементвозбуждается, и на его выходе появляется 10синал. Во втором ПЭ возбуждены одинвход с весом (+ 1) и один вход с весом(+2). Поскольку сумма этих весов меньшепорога, то элемент не возбуждается до техпор, пока не приходит сигнал с выхода предыдущего ПЭ. С приходом этого сигналавторой ПЭ тоже возбуждается. В последующих ПЭ сумма весов возбужденных входовравна (+3), поэтому выходной сигнал второго ПЭ поочередно возбуждает последующне ПЭ, и на выходе появляется сигнал, Таким образом Т -= О и Р -- 1. Следовательно,х)д, т, е. подтверждается исходное положение: 4(5.В других случаях схема работает аналогнчным образом, Очевидно, что в предлагаемом компараторе время распространениясигнала с первого до последнего разрядаггравно - , т где т - задержка сигнала в одо 30ном ПЭ. При прочих равных условиях это время вдвое меньш;, чем врлтя прохождения сигнала в известных комнараторах,Компаратор двоичных чисел, содержащий два 2 п-разрядных регистра н последовательно соединенные пороговые элементы, отличающийся тем, что, с целью повьннения быстродействия устройства и его упрощения, устройство содержит л пороговых элементов с порогом (4-4) и пятью входами, два из которых имеют веса (+2), и остальные - (+1); прямые выходы каждого 1-го разряда первого регистра (:=1,3 21) и инверсные выходы каждого одноиленного разряда второго регистра связаны с двумя из входов с весом (+ 1) 7-го порогового элемента=1, 2а) соответственно, а прямые выходы каакдого (1+1)-го разряда первого регистра и инверсные выходы каждого одноименного разряда второго регистра соединены с двумя другими входами с весом (+2) того же -го порогового элемента соответственно; пятый зход первого порогового элемента связан с шиной котрол.ного сигнала, а нятыс входы всех носгедующих пороговых элементов связаны с вьходами предыдущх; выход последнего порогового элемента связан с выходной ииной устройства.
СмотретьЗаявка
1640197
С. О. Мкртч
МПК / Метки
МПК: G06F 7/04
Метки: i"li«a, iatllit"tl, двоичных, компаратор, ооюзная, чисел
Опубликовано: 01.01.1973
Код ссылки
<a href="https://patents.su/2-377768-komparator-dvoichnykh-chisel-0-ooyuznaya-i-iatllittl-i-ilia.html" target="_blank" rel="follow" title="База патентов СССР">Компаратор двоичных чисел: 0; -: ооюзная i; iatllit”tl. i; i”li«a;</a>
Предыдущий патент: Устройство для преобразования чисел
Следующий патент: Арифметическое устройство для операций с комплексными числами
Случайный патент: Устройство для стабилизации частоты лазера