Йсесоюзн-v г • • 1 • •• •

Номер патента: 373733

Авторы: Алексеев, Лвторь

ZIP архив

Текст

О П И С А Н И ЕЗУЗУЗЗ Сова Соеетскиа Социалистических РеспубликЗависимое от авт. свидетельства чо- - Заявлено 21.т.1971 (М 1659203/18-24) М.Кл. Ст 06 д 7/3 с прксоединением заявки .чав Комитет по деламиаобретений и открытипри Спеете МинистрпеСССР Приоритет -УДК 681.335.87 (088,8 12.11.1973. Бюллетень М 1 вання описания 13.Ъ 1,1973 публикован ата опубли Авторыизобретения П. М. Чеголии и Г. И. Алексеевк нститут технической кибернетики АН Белорусской СС явитель СТРОЙСТВО ДЛЯ ЭКСТРАПОЛЯЦИИ ФУНКЦИИ ЗАДАННЫХ ЦИФРОВЫМ КОДОМИзвестны устройства для экстраполяции функций, заданных цифровым кодом, содержащие последовательно соединенные первую и вторую ячейки памяти, между входами которых включена линия задержки, и масштабные резисторы.Недостатком известных устройств является низкая точность экстраполяции,Предложенное устройство отличается тем, что оно содержит третью ячейку памяти, входы которой непосредственно и через дополнительную линию задержки соединены со входами второй ячейки памяти, и цифро-аналоговый блок гычисления полиномов, один из входов которого соединен со входной клеммой, два других входа подключены через масштабные резисторы ко входам ячеек памяти, а выход присоединен к выходной клемме устройсти и через масштабный резистор подключен к выходу первой ячейки памяти.Это позволяет существенно повысить точность экстраполяции.На чертеже представлена блок-схема устройства.Устройство содержит ячейки памяти 1, 2 и 3, цифро-аналоговый блок 4 вычисления полиномов вида у=Ах+Вх+С, дополнительную 5 и основную 6 линию задержки, масштабные резисторы 7 - 11. Цифрами 12 - 15 соответственно обозначены входы: кода ординат экстраполируемой функции, кода упрежденного значения аргумента, импульса конца очередного интервала экстраполяции и выход экстраполированной функции. Цифрами 16 и 17 обозначены 5 входы коэффициентов Л и В блока 4.Ячейка памяти 1 предназначена для приемакода ординат экстраполируемой функции, поступающих на вход 12 устройства, выработки прямого и инверсного (противофазного) на пряженпй, пропорциональных этому коду, ипередачи в ячейку памяти 2 кода предыдущей ординаты экстраполируемой функции. Прямой выход ячейки памяти 1 связан с инверсным выходом ячейки памяти 2 и через масштабные 15 резисторы 7 и 8 - со входами 16 и 17 коэффицнентоЛ и В цифро-аналогового блока 4 вычисления полиномов. Второй прямой выход ячейки памяти 1 соединен через масштабный резистор 11 с выходом 15, а инверсный выход 20 подключен к прямому выходу ячейки памяти 8и через масштабные резисторы 9 и 10 - ко входам 16 и 17 блока 4. Цифровой выход ячейки памяти 1 связан со входом ячейки памяти 2, я вход установки в нулевое состояние подклю чен к выходу линии задержки 6. Ячейка памяти 2 предназначена для приема кода, поступаюц 1 его на ее вход с выхода ячейки 1, и выработки инверсного напряжения, пропорционального этому коду. Цифровым выЗ 7 З 7 ЗЗ Предмет изобретения Составитель Е. Митрошин Текред Л. ГрачеваКорректор А, Дзесова Редактор Б. Нинкина Заказ 2510 Изд.1291 Тираж 647 Под)асное ШИИПИ Комитета по додав ивоорстсй и открыг ирн Совете Ми)гас);)оа СССР Чосква, Я(-35, Раушскал на)., д. 4/5 Обл, тип. Костромского управления издательств, Оги)грй)и и к)кпо) торгов)и ходом эта ячейка связана со входом третьей ячейки памяти 3, а входом установки в нулевое состояние подключена ко входу линии задержки б и выходу дополнительной линии задержки 5,Третья ячейка памяти 3 предназначена для приема кода, поступающего на ее вход с выхода ячейки памяти 2, и выработки напряжения, пропорционального этому коду. Вход установки в нулевое состояние этой ячейки связан со входом 14 устройства и входом дополнительной линии задержки 5.Цифро-аналоговый блок 4 предназначен для приема кода упрежденного значения аргумента, поступающего на вход 13, и вычисления полиномов вида у=Ах+Вх+ С с учетом коэффициентов А, В и С, поступающих в виде напряжений на его входы 1 б и 17 и выход 15. Выход 15 блока 4 является выходом устройства, на котором получается экстраполированная функция в виде аналогового напряжения.Дополнительная линия задержки 5 предназначена для задержки импульса конца очередного интервала экстраполяции на время, определяемое переходными процессами в ячейке памяти 3, возникающими в моменты установки последней в нулевое состояние. Линия задержки 6 предназначена для задержки импульса, поступающего на ее вход с ьыхода дополнительной линии задержки 5, на время, определяемое переходными процессами .) в ячейке памяти 3, возникающими при установке этой ячейки в нулевое состояние,1 о Устройство для экстраполяции функций, заданных цифровым кодом, содержащее последовательно соединенные первую и вторую ячейки памяти, между входами которых включена линия задержки, и масштабные резисто ры, отличающееся тем, что, с целью повышения точности, оно содержит третью ячейку памяти, входы которой непосредственно и через дополнительную линию задержки соединены со входами второй ячейки памяти, и цифро аналоговый блок вычисления полнномов, одиниз входов которого соединен со входной клеммой, два других входа подключены через масштабные резисторы ко входам ячеек памяти, а выход присоединен к выходной клемме 25 устройства и через масштабный резистор подключен к выходу первой ячейки памяти.

Смотреть

Заявка

1659203

Институт технической кибернетики Белорусской ССР

Лвторь изобретени витель М. Чеголин, Г. И. Алексеев

МПК / Метки

МПК: G06G 7/30

Метки: йсесоюзн-v

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/2-373733-jjsesoyuzn-v-g-1.html" target="_blank" rel="follow" title="База патентов СССР">Йсесоюзн-v г • • 1 • •• •</a>

Похожие патенты