Устройство задержки
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
365027 ОПИСАНИЕ ИЗОБРЕТЕН ИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических РеспубликЗависимое от авт. свидетельстваМ. Кл. Н 031 с 5/13Н 031 17/28 Заявлено 15.11.1971 ( 1627678/26-9)с присоединением заявкиПриоритет Комитет ло делам иаобретений и открытий при Совете Министров СССРУДК 621.374.5(088,8) Опубликовано 28.Х 11.1972. Бюллетень5 за 1973 Дата опубликования описания 21,11,1973Авторы- изобретения А. И. Гинзбург, В. А. Егоров, Б. Н, Журавлев и С. А, Эраносян 3 аявитель УСТРОИСТВО ЗАДЕРЖКИ Изобретение относится к импульсной технике и может быть использовано, например, в устройствах управления тиристорными ин,вертор а м и.Известно устройство задержки сигналов, 5 выполненное на основе мостовой времязадающей схемы с эквивалентом двухбазового диода в одной диагонали и источником питания и коммутируемым тиристором в другой диагонали, содержащее также коммутирующий 10 тиристор, катод которого подсоединен к отрицательному полюсу источника питания, а управляющий электрод - к нагрузочному резистору мостовой времязадающей схемы.Недостаток известного устройства задерж ки состоит в нецикличности его работы при поступлении на вход импульсов с определенной частотой.В предложенном устройстве задержки этот недостаток устранен благодаря тому, что 20 анод коммутирующего тиристора подключен через диод к плюсовой обкладке конденсатора мостовой времязадающей схемы и через резистор - к управляющему электроду коммутируемого тиристора 25Принципиальная схема устройства задержки приведена на чертеже.Устройство содержит мостовую времязадающую схему 1 с времязадающим конденсатором 2 в одном плече - эквивалентом двух базового диода в одной диагонали, источником питания и коммутируемым тиристором 3 в другой диагонали, коммутирующий тири- стор 4, управляющий электрод которого подсоединен к нагрузочному резистору 5 мостовой врем язадаю щей схемы, включенному между эмиттером п-р-п-транзистора 6 и отрицательным полюсом источника питания, диод 7 и резистор 8. Катод тиристора 4 подсоединен к отрицательному полюсу источника питания, анод через диод 7 - к плюсовой обкладке конденсатора 2 времязадающей схемы 1 и через резистор 8 - к управляющему электроду коммутируемого тиристора.Устройство задержки сигналов работает следующим образом.После подачи импульса на управляющий электрод коммутируемого тир истора 3, служащий входом устройства, тиристор включается, и напряжение питания поступает на мостовую времязадающую схему 1. Через определенное время ток разряда конденсатора 2 обуславливает появление на нагрузочном резисторе 5 выходного импульса. Часть тока разряда конденсатора 2 поступает в цепь управляющего электрода коммутирующего тиристора 4, который открывается, обеспечивая запирание тиристора 3, величина тока выключения которого ограничена резистором 8. Одновременно через диод 7 и365027 Предмет изобретения Составитель Г. ЧелейТехред А; Камышнико ктор Т. Ор ск кторь НовожиловаГ. Запорожец Заказ 320/12 Изд.102 Тираж 780 ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССРМосква, Ж, Раушская наб., д. 4/5 Типография, пр, Сапунова,коммутирующий тиристор 4 происходит полный разряд конденсатора 2, после чего устройство готово к повторному запуску.Если входным сигналом является постоянное напряжение, между входом устройства и источником сигнала включается разделительный конденсатор,Устройство задержки сигналов, выполненное на основе мостовой времязадающей схемы с эквивалентом двухбазового диода в одной диагонали и источником питания и коммугтируемым тиристором в другой диагонали, содержащее коммутирующий тиристор, управляющий электрод которого подсоединен к нагрузочному резистору мостовой времяза дающей схемы, включенному между эмиттером и-р-и-транзистора и отрицательным полюсом источника питания, а катод - к отрицательному полюсу источника питания, отличающееся тем, что, с целью обеспечения 10 циклической работы, анод коммутирующеготиристора подключен через диод к плюсовой обкладке конденсатора мостовой времязадающей схемы и через резистор - к управляющему электроду коммутируемого тиристора.
СмотретьЗаявка
1627678
И. Гинзбург, В. А. Егоров, Б. Н. Журавлев, С. А. Эранос
МПК / Метки
МПК: H03K 17/28, H03K 5/13
Метки: задержки
Опубликовано: 01.01.1973
Код ссылки
<a href="https://patents.su/2-365027-ustrojjstvo-zaderzhki.html" target="_blank" rel="follow" title="База патентов СССР">Устройство задержки</a>
Предыдущий патент: Преобразователь интервалов времени между двумя
Следующий патент: Распределитель импульсов
Случайный патент: Траверса опоры линии электропередачи