Преобразователь кода во врел1енной интервал

Номер патента: 360718

Авторы: Боженов, Борисов, Гетманский, Шкварникова

ZIP архив

Текст

Союз Советски) 360718 ОПИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Социзлистически Республик+щ явцсим от авт. свидетельст Заявлено 21.Х 1.1970 ( 1609419126-9)с прцсоедцценцем заявки-Комитет по делзмзобретеиий и открытий П ,о и гриорите -при Совете МинистровСССР Опубликовано 28,Х 1,1972 Бюллетень3 Ч. Кл,Зк 13,2 К 621.325(088;лата опубликования описания 23,1,1 Авторыизооретен Л. Боженов, А, С. Борисов, В. Д. Гетманский и Н, М, Шкварникова Заявите. 1 РЕСБРАЗОВАТЕЛЬ КОДА ВО ВРЕМЕН 11 ОЙ ИНТЕРВА зобретецие относится к области автоматиИзвестен преобразователь кода во временной интервал, содержащий генератор импульсог: считывания, устройство записи преобразуемого кода, регистр памяти младших разрядов преобразуемого числа, селектор, триггер управления селектором, счетчик, формирователь импульса конца переменного интервала и линию задержки, дешифратор, триггер управления дешпфратором.Целью изобретения является повышение точности преобразователя и расширение его функциональных возможностей.Дся этого вход линш; задержки соединен с выходом селектора, управляющие входы ее подключены к выходам соответствующих разрядов регистра памяти младших разрядов преобразуемого числа, выход соединен со счетным входом счетчика импульсов, первый вход установки ед 1 шицы и цуля тригера управления дсшп 1 ратором соединен с соответствующими вьходамц устройства управления, второй вход установки нуля соединен с выходом формирователя цмп:льса конца временного интервала, д едп 1 ииы 1 выход соединец с управля 1 оц 1 ц этоо /1 ормирователя. Входы дешцфратора соедцпець; с единичць 1 м выходом триггера управления селектором, с выходами разрядов счетчика 1.;пульсов и пулевым выходом триггера упрявле 1 ця дсцифратором, На чертеже приведена схема предложенного преобразователя кода во времсцноц интервал. Входы устройства 1 записи кода соединеныс кодовыми шинами числа и выходом 2 устройства ) управления. Выходы младших разрядов устройства 1 записи соединены со вхой дами регистра 4 памяти младцпх разрядовпреобразуемого числа, а выходы старших разрядов - со входами разрядов счетчика 5 импульсов, Выход генератора 6 импульсов считывания соединен со входом селектора 7, уп равляющий вход которого соединен с едиц 1 г 1- ньв выходом триггера 8 управления селектором, входы установки единицы и нуля:) которого соединены соответственно с выходами 9 и 10 устройства ) управления, Выход сс лектора 7 соединен со входом коммутируемых,тиццй 11 задержки, упрдвляюц,це входи ко".орых соединены с выходами регистра 4 пямят 11.Выход линий 11 задержки соединен со счстц 1 ы входом счетчика 5 импульсов. Выход это- ;О го счетчика соединен с формирователем 12 импульса конца временного интервала, управляюциш вход которого соединен с сдццш ц 11:1 выходом пр 1 ггеря 18 управлсшя дсшцфрдтором.2) Выход формирователя 12 соедццс 11 со вхо.дом установки цуля триггера И. Входы установки единицы и пуля триггера 13 соединены с выходами 9 ц 10 устройства управления. Входы дешифраторя И соедц 1 Оць с Зо единичным выходом триггера Я упрявлс;1 цяселектором, с выходамц разрядов с етчцкя,7 ц с цулевым выходом триггера 1) управления дои цфдтороъ 1.160718 Предмет изооретения СоставителТех е роачев донов Редактор Е. Кравцова рд А Ев Корректоры Е. Талалаеваи Е. Сапунова Заказ3427ЦНИИПИ Коь Изд.1820 ета по делам изобретени Москва, Ж, РТираж 406 Подписоткрытий при Совете Министров СС шская нао, д 1/з 1 тигцинская типогра(ри Импульсом с выхода 10 устанавливаются з нулевое состояние регистр 4 памяти младших разрядов, счетчик 5 импульсов, триггер 3 управления селектором и триггер 13 управления дешифратором.Импульсом с выхода 2 производится запись в регистр 4 прямого кода в младших разрядах, а в счетчик б обратного кода в старших разрядах преобразуемого числа. В зависимос. ти от кода в регистре 4 включается соответствующая ему линия 11 задержки.Импульсом с выхода 9, сформированным из импульсов считывания устанавливаются в единичное состояние триггер 8 управления селектором и триггер 13 управления де 1 пиф. ратором. Открывается селектор 7 и импульсы считывания задержанные на время, соответствующее коду в регистре 4, поступают на счетчик Б импульсов, При переполнении последнего формирователем 12 вырабатывается импульс конца временного интервала, кото. рым устанавливается в нулевое состояние триггер 13, в результате чего закрывается формирователь 12 и открывается дешифратор 14. Задержка импульса конца временного интервала относительно импульса начала временного интервала составляет:1 =п Ы+ пТгде и 1 в чис в младших разрядах преобразуемого кода;и, в чис в старших разрядах преобразуемого кода;Т в пери импульсов считывания;7Ь = -- дискретность преобразования (к -2 кколичество разрядов в регистре памяти младших разрядов преобразуемого числа).Дешифратором формируются импульсные напряжения, временное положение которых относительно импульса конца временного интервала не зависит от кода в младших разрядах преобразуемого числа и определяется только законом дешифрования.5 Импульсом с выхода 10 схема устанавливается в исходное состояние, в цикл преобразования заканчивается,Преобразователь кода во временной интервал, содержащий генератор импульсов считывания, устройство управления, устройство записи преобразуемого кода, регистр памяти 15 младших разрядов преобразуемого числа, селектор, триггер управления селектором, счетчик, формирователь импульса конца переменного интервала и линию задержки, дешифратор, триггер управления дешифратором, отли) чающийся тем, что, с целью повышения еготочности и расширения функциональных возможностей, вход линии задержки соединен с выходом селектора, управляющие входы ее подключены к выходам соответствующих раз.25 рядов регистра памяти младших разрядовпреобразуемого числа, выход соединен со счетным входом счетчика импульсов, первый вход, установки единицы и нуля триггера управления дешифратором соединен с соответст вующими выходами устройства управления,второй вход установки нуля соединен с выходом формирователя импульса конца временного интервала, а единичный выход соединен с управляющим входом этого формирователя, входы дешифратора соединены с единичным выходом триггера управления селектором, с выходами разрядов счетчика импульсов и нулевым выходом триггера управления дешиф.ратором.

Смотреть

Заявка

1609419

Э. Л. Боженов, А. Борисов, В. Д. Гетманский, Н. М. Шкварникова

МПК / Метки

МПК: H03M 1/82

Метки: врел1енной, интервал, кода

Опубликовано: 01.01.1972

Код ссылки

<a href="https://patents.su/2-360718-preobrazovatel-koda-vo-vrel1ennojj-interval.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь кода во врел1енной интервал</a>

Похожие патенты