Устройство декодирования для систем связи

Номер патента: 350169

Автор: Миневич

ZIP архив

Текст

;1г ОП И С(НИЕ ИЗОБРЕТЕНИЯ 350369 Союз Советских Социалистических РеспубликК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ авт. свидетельстваависимое аявлено 17.1 Х.1970 ( 1476334/26-9 1. Кл. Н 031 с 13,3 рисоединеннем заявкиКомитет по делам изобретений и открытий при Совете МинистровПриорит Опублик УДК 621 Л 94,62(088 но 041 Х.1972, Бюллетень2 икования описания 19.1 Х.1972 Дата Авторизобретени М, Л, Миневич аявите УСТРОЙСТВО ДЕКОДИРОВАНИЯ ДЛЯ СИСТЕМ С Изобретение зи и предназн связью, адапт связи. Известно ус стем связи, со наружения ош чи и схему Ится к области радиосвя для систем с обратнои хся к состоянию канала отно чено рующ амяти, блок 3 стираний, повторений, 9 ИЛИ и троиство декодирования для си держащее блок памяти, блок об ибок, счетчик повторений, клю ЛИ,В целях повышения быстродеиствия и сокращения оборудования в предлагаемое устройство введены сумматор, декодер стираний,счетчик стираний и схема И. Причем междувходом и выходом блока памяти включенсумматор, выход которого подключен черездекодер стираний к одному из входов одногоиз ключей. Между другим входом этого ключа, одним из входов схемы И и выходомсумматора включен счетчик стираний, ко входу которого подключен выход счетчика повторений. К другому входу схемы И подключенсоответствующий выход блока обнаруженияошибок.На чертеже показана блок-схема предлагаемого устройства.Устройство содержит блок 1 и2 обнаружения ошибок, декодерсчетчик 4 стираний, счетчик 5ключи 6 и 7, сумматор 8, схемусхему 10 И,В устроистве решение принимается по каждой посылке и по специальной сумме некоторого числа последовательных посылок. Принимаемое сообщение (первая посылка), закодированное каким-либо групповым циклическим кодом (и, 1 с, д), искаженное или неискаженное, поступает на вход 11 устройства. Через интервал времени Т=т, где т - временной интервал, занимаемый одной позицией в коде, 10 а а - число разрядов блока памяти, перваяпосылка оказывается записанной в блок 1 памяти и через сумматор 8 в декодер 3, При обработке первой посылки со счетчика 5 снимают сигнал, оставляющий счетчик 4 в нулевом 15 положении и запрещающий прохождение информации на выход 12 устройства с декодера 3 через ключ 7. Если ошибки не обнаружены, то с блока 2 на ключ 6 поступает сигнал разрешения и информация с блока 1 через ключ 20 6 и схему 9 поступает на выход 12. Еслиошибка обнаружена, то на схему 10 с блока 2 поступает сигнал запроса, что совместно с сигналом со счетчика 4 приводит к запросу второй посылки. Сигнал запроса снимается с 25 выхода 13 устройства.Вторую посылку того же самого сообщения,закодированную тем же кодом, записывают в блок 1 и одновременно через сумматор 8 подают в декодер 3, К моменту времени Т в 30 блок 1 оказываетгя записанной вторая посылРедактор Т. Юрчикова Заказ 3024/18 Изд.1281 Тираж 406 Подписное ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР Москва, Ж, Раушская наб д. 4/5 Типография, пр. Сапунова, 2 ка, в декодер 3 - поразрядная сумма первой и второй посылок. Посылки суммируются поразрядно по правилу: 1+1=0, 0+0=0, 1+О=Х, О+1=Х, где Х - символ стирания. Число р стираний фиксируется в счетчике 4. Если ошибка во второй посылке отсутствует, то с блока 2 на ключ б поступает сигнал разрешения и информация с блока 1 считывается на выход 12. Одновременно этот сигнал разрешения запрещает прохождение информации на выход из декодера 3 через ключ 7.При 0(а - 1) сигнал со счетчика 4 разрешает прохождение информации из декодера 3 через ключ 7 на схему 9 и на выход 12.При Р=О и ) (д - 1) сигнал со счетчика 4 поступает на схему 10, что совместно с сигналом с блока 2 приводит к запросу третьей посылки.При приеме третьей посылки, закодированной тем же кодом, ее проверяют аналогично предыдущей и при наличии в ней ошибок суммируют вторую и третью посылки.Схема работает до тех пор, пока не будет принято решение о выдаче информации па выход 12, и тогда сигнал со схемы 9 обнуляет всю схему, либо пока не будет исчерпано возможное число повторений, и тогда сигнал со счетчика 5 в зависимости от принятого алгоритма либо разрешает выдачу информации с ошибкой, либо не разрешает выдачу информации, но в обоих случаях обнуляет схему.Одновременное выполнение операций запи си, обнаружения ошибок, суммирования и декодирования стираний позволяет избежать потери времени на обработку информации.Инерционность схемы определяется только инерционностью декодера.10Предмет изобретенияУстройство декодирования для систем связи, содержащее блок памяти, блок обнаружения ошибок, счетчик повторений, ключи и схе му ИЛИ, отличающееся тем, что, с цельюповышения быстродействия и сокращения оборудования, в устройство введены сумматор, декодер стираний, счетчик стираний и схема И, причем между входом и выходом 20 блока памяти включен сумматор, выход которого подключен через декодер стираний к одному из входов одного из упомянутых ключей, между другим входом которого, одним из входов схемы И и выходом сумматора 25 включен счетчик стираний, ко входу которогоподсоединен выход счетчика повторений, а к другому входу схемы И подключен соответствующий выход блока обнаружения ошибок.

Смотреть

Заявка

1476334

М. Л. Миневич

МПК / Метки

МПК: H03M 13/35

Метки: декодирования, связи, систем

Опубликовано: 01.01.1972

Код ссылки

<a href="https://patents.su/2-350169-ustrojjstvo-dekodirovaniya-dlya-sistem-svyazi.html" target="_blank" rel="follow" title="База патентов СССР">Устройство декодирования для систем связи</a>

Похожие патенты