Поразрядным уравновешиванием

Номер патента: 241530

Авторы: Гаврилюк, Котл, Соголовский, Цифровой

ZIP архив

Текст

О П И-М"НИ Е ИЗОБРЕТЕНИЯ 241530 Союз СоветскихСоциалистических Республик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ствависимое от авт. свидет Кл, 21 е, 29/02 Заявлено 26.1.1968 ( 1212946/18-10) присоединением заявки МПК С 01 ПриоритетОпубликовано 18.%,1969. Бюллетень14 Дата опубликования описания 19.1 Х,1969 Комитет по делам обретений и открытий ри Совете Министров СССРК 621,317,733. .011(088.8) Авторыизобретен М, А. Гаврилюк, В. Л, Котляров и Е. П. Соголовский Львовский ордена Ленина политехнический институт явител ПОРАЗРЯДНЫМВАНИЕМ ВОй МОС УРАВНОВ ходам 9 такеме 20 дикаобраггеры вливавьхо- нулеаждои псвывой по- чадшесхем циал. Известны цифровые мосты с поразряднымуравновешиванием, содержащие нуль-орган,преобразователь код - сопротивление, запом инающий регистр, генератор тактовых импульсов, схему управления и устройство цифровой 5индикации.Предложенный мост отличается от известных тем, что каждый разряд запоминающегорегистра снабжен двумя схемами ИЛИ,причем ко входам обеих схем ИЛИ ка кдого разряда подключен выход первой схемыИЛИ соседнего младшего разряда, а ковторым входам первой и второй схем ИЛИданного разряда - соответственно единичныйи нулевой выходы триггера этого разряда; 15выход первой схемы ИЛИ данного разрядаподсоединен ко входам обеих схем ИЛИсоседнего старшего разряда, а выход второйсхемы ИЛИ - к клапанам установки в Отриггера данного разряда и установки в 1 20триггера соседнего младшего разряда.Это позволяет упростить конструкцию цифрового моста,Блок-схема цифрового моста представленана чертеже. 25Мост содержит нуль-орган 1, преобразователь 2 код - сопротивление, запоминающий регистр 3, состоящий из триггеров 4 - 8, клапанов 9 - 13, подключенных ко входам установки в О триггеров запоминающего регистра, и 30 клапанов 14 - 18, подсоединенных ко в установки триггеров в 1, генератор 1 товых импульсов, подключенный к сх управления, устройство 21 цифровой и ции и схемы ИЛИ 22 - 29.Цифровой мост работает следуощим зом.Перед началом цикла измереил тр 4 8 запоминающего регистра 3 устана ются в нулевое состояние, При этом на дах первых схем ИЛИ 22 - 25 имеется вой потенциал, так как на один вход к из этих схем подается нулевой потенциа. хода триггера, а на второй вход - нуле тенциал с выхода аналогичной схемы м, го разряда. На входах всех вторых ИЛИ 2 б - 29 - отрицательный потен Клапаны 9 - 18 пропускают импульсы, приходящие с выходов 30 и 31 схемы 20 управления, если со схем ИЛИ на них подан нулевой потенциал. При наличии отрицательного потенциала клапаны закрыты для импульсов.В начале измерительного цикла схема управления дает импульс с выхода 31 и он устанавливает в 1 триггер 4 старшего разряда, так как только на клапан 14 с выхода схемы ИЛИ 22 поступает нулевой погенциал. После этого на выходе схемы ИЛИ 22 появляется отрицательный потенциал, а на выходе схе241530 В. А. СкоморохоИ. С. ГрузоваЛ, Я, ЛевинаЕ. ЛасточкинаАбрамова стввител Редактор Техред корректор и АЗаказ 2057/14 ТиражЦНИИПИ Комитетизобретений и открыМинистровМосква, Центр, пр. 480 Подписноеа по деламий при СоветеСССРСерова, д. 4 ипография, пр. Сапунова, 2 мы ИЛИ 2 б - нулевой, который, будучи подан на клапаны 9 и 15, готовит пх к работе.Если измеряемое сопротивление, подключенное ко входу 32 нуль-органа 1, больше набранного в регистре 3, то схема управления во время прихода тактового импульса с генератора 19 подает импульс на свой выход 31 и устанавливает через клапан 15 в 1 триггер 5. Когда измеряемое сопротивление меньше набранного в регистре, схема управления дает импульс на выходы 30 и 31 одновременно и переводит в 1 трипер 5 и в О триггер 4.После этого на выходе схемы ИЛИ 23 появляется отрицательный потенциал, который через схемы ИЛИ 22 и 2 б закоывает клапаны 14, 9 и 15, а на выходе схемы ИЛИ 27 - нулевой потенциал, который подготавливает к работе клапаны 10 и 1 б.В следующем такте работы триггер б устанавливается в 1, а триггер 5 в зависимости от результата сравнения измеряемого сопротивления с выходным сопротивлением преобразователя 2 - в О или остается в 1. После этого нулевой потенциал подается только на клапаны 11 и 17,Когда в 1 установлен триггер 8, с его выхода на вход схемы управления поступает сигнал об окончании процесса измерения. 5Предмет изобретенияЦифровой мост с поразрядным уравновешиванием, содержащий нуль-орган, преобразователь код - сопротивление, запоминающий регистр, генератор тактовых импульсов, схему 10 управления и устройство цифровой индикации,отличающийся тем, что, с целью упрощения конструкции, каждый разряд запоминающего регистра снабжен двумя схемами ИЛИ, причем ко входам обеих схем ИЛИ каждого 15 разряда подключен выход первой схемыИЛИ соседнего младшего разряда, а ко вторым входам пе)вой и второй схем ИЛИ данного разряда подключены соответственно единичный и нулевой выходы триггера этого раз ряда, выход первой схемы ИЛИ данногоразряда подключен ко входам обеих схем ИЛИ соседнего старшего разряда, а выход второй схемы ИЛИ подключен к клапанам установки в О триггера данного разряда и 25 установки в 1 соседнего младшего разряда.

Смотреть

Заявка

1212946

М. А. Гаврилюк, В. Л. Котл ров, Е. П. Соголовский Львовский ордена Ленина политехнический институт, ЦИФРОВОЙ мост

МПК / Метки

МПК: G01R 17/02

Метки: поразрядным, уравновешиванием

Опубликовано: 01.01.1969

Код ссылки

<a href="https://patents.su/2-241530-porazryadnym-uravnoveshivaniem.html" target="_blank" rel="follow" title="База патентов СССР">Поразрядным уравновешиванием</a>

Похожие патенты