Устройство синхронизации дискретной фазовой
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 175082
Автор: Жирное
Текст
О П И С А Н И Е ГУБО 82ИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистицеских РеспубликЗависимое от авт. свидетельстваЗаявлено 16.Х.1963 ( 861261/26-9) Кл. 21 аг, 13 ц,присоединением заявкиосударственныймитет по деламизобретенийоткрытий СССР ЧПК Н 0 ПриоритетОпубликовано 21,1 Х,1965. Бюллетень19Дата опубликования описания 19.Х 1.1965 ДК 621.394,662,2 (088.8 Авторизобретени, В, Жирн Заявит УСТРОЙСТВО СИНХРОНИЗАЦИИ ДИСКРЕТНОЙ ФАЗОВОЙАВТОПОДСТРО Й КИ одписная груггга И Вб Известные устройства выделения тактовой частоты из принимаемого сигнала с дискретным управлением имеют мертвую зону 50% до времени между высокочастотными корректирующими импульсами, что увеличивает вре мя вхождения в связь и снижает помехозащищенность тактовых импульсов.Предложенное устройство отличается от известных наличием дополнительного узла памяти для записи корректирующих импульсов, 10 считываемых в момент подачи одного из очередных импульсов, что позволяет существенно снизить возможность задержки во вхождение в связь за счет мертвых зоц и увеличить помехозащищенность. Для устройств фазовой 15 автоподстройки (ФАП) с высокой скоростью манипуляции (5000 - 7000 бод) и высокой точности синфазности (1 - 2% ) мертвая зона получается порядка (20 - 50% ) по высокочастотному сигналу; иными словами, из ста 20 импульсов коррекции, пришедших на логические элементы, производят коррекцию соответственно 80 - 50; это эквивалентно увеличению времени вхождения в связь и ухудшению помехоустойчивости связи. Сокращение времени 25 вхождения в связь становится существенным, когда сеанс связи соизмерим со временем вхождения в связь и сбой (20 - 5 С%) сигнала синхронизации приносиг резкое ухудшение тактико-технических параметров, 30 На чертеже изооражена электрическая схема устройства.Предлагаемое устройство резко снижает требования к формированию и стабильности параметров импульсов. Принцип его работы заключается в том, что перед подачей импульса коррекции ца логический элемент он сццхронизируется с тактовой частотой, после чего производится коррекция.Устройство работает следующцм образом.Высокочастотный сигнал от задающего генератора синусоидальной формы преобразуется в меандр путем подачи его на высокочастотный триггер 1. С коллекторов 2 и 3 этого триггера сигнал прямоугольной формы после прохождения через цепи 4, 5 и б, 7 ц транзисторы 8, 9, 10 ц 11 преобразуется в импульсы со скважностью порядка 5 - 6, сдвинутые относительно друг друга ца 180 (возможны и другие методы формирования подобных сигналов). Сигнал, выходящий с коллектора транзистора 9, будем условно считать основной последовательностью, а сигнал, выходящий с коллектора транзистора 11, - вспомогательной последовательностью .Сигналы основной и вспомогательной последовательности импульсов служат для цепей синхронизации импульса коррекции. Сигнал основной последовательности импульсов проходит через логические элементы НЕТ 12 цЗаказ 3367/4 Тираж 1100 Формат бум. 60 Х 90/8 Объем 0,21 изд. л, Цена 5 коп,ЦНИИПИ 1 осударственного комитета по делам изобретений и огкрытий СССР Москва, Центр, пр, Серова, д. 4Типография, пр. Сапунова, 2 ИЛИ 13 и далее на вход 14 делителя импульсов, Сигнал вспомогательной последовательности подходит к логическому элементу И 15. 1 х,огда нет импульса коррекции, положение триггеров 1 б и 17 определяется однозначно, так как на пх разделенные входы всегда поступают высокочастотные импульсы вспомогательной последовательности. При этом триоды 18 и 19 этих триггеров открыты, а триоды 20 н 21 - закрыты, На триггер 17 действует импульс коррекции, не связанный во времени с формируемой последовательностью. Под действием последнего генерируется импульс длительностью т -;, Т, где Т - период следования высокочастотных импульсов. Генерируемый импульс подается на вход триггера 1 б, так что этот триггер запускается от заднего фронта импульса триггера 17 и генерирует импульс длительностью Т. Генерируемый импульс триггера 16 с необходимой полярностью подается на логический элемент НЕТ 12, в котором происходит исключение только одного импульса. Аналогичным образом происходит работа ипри добавлении импульса. В этом случае в работе участвуют триггеры 22 и 23, При введении в управляющее устройство элементов син хронизации требования к скважности высокочастотных импульсов, к их относительной стабильности, а также к стабильности импульса коррекции яьляются более легкими по сравнению с управляющим устройством без уст ройств синхронизации,Предмет изобретенияУстройство синхронизации дискретной фазовой автоподстройки, отличающееся тем, что, с 15 целью уменьшения времени вхождения в связьпосле ее кратковременных перерывов и повышения помехоустойчивости, в цепь автоподстройки фазы последовательно присоединены две логические ячейки НЕТ и ИЛИ, управ ляемые импульсами исключения или добавления от двух соответствующих пар триггеров с помощью вспомогательной последовательности импульсов от местного задающего генератора импульсов
СмотретьЗаявка
861261
Р. В. Жирное
МПК / Метки
МПК: H04L 13/18, H04L 23/00, H04L 7/04
Метки: дискретной, синхронизации, фазовой
Опубликовано: 01.01.1965
Код ссылки
<a href="https://patents.su/2-175082-ustrojjstvo-sinkhronizacii-diskretnojj-fazovojj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство синхронизации дискретной фазовой</a>
Предыдущий патент: Способ исправления ошибок, возникающих
Следующий патент: Устройство для двухсторонней передачи однополярных импульсных сигналов стандартнойвеличины
Случайный патент: Центрифуга для разделения мясной шквары