Дифференцирующее устройство

Номер патента: 1656561

Авторы: Батраков, Ткаченко

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК б 5 б 1 А 1 15 6 0667 ОСУДАРСТВЕННЫЙ КОМИТЕТО ИЗОБРЕТЕНИЯМ И ОТКРЬПИРИ ГКНТ СССР ОПИСАНИЕ ИЗОБРЕТЕНИК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ЕЕ УСТРОЙСТВО(57) Изобретение ной технике. Це ние точности широком диапаз ется за счет ис выполненного на торах 15, 16. с по усилителя 5 фо ность чистых прямоугольных и(71) Специальное конструкторско-технологическое бюро с опытным производством Института проблем криобиологии и криомедицины АН УССР(56) Акцептованная заявка Великобритании М 1310572, кл. 6 06 6 7/52, опублик. 1973.Авторское свидетельство СССР М 903902, кл. 6 06 О 7/18, 1980. относится к вычислительль изобретения - повыше- дифференцирования в оне скоростей - достигапользования интегратора, переключаемых конденсамощью которого на выходе рмируется последовательбез паразитньв,выбросов, мпульсов. 1 ил.Изобретение относится к вычислительной технике,Цель изобретения - повышения точности дифференцирования в широком диапазоне скоростей,На чертеже представлена схема устройства.Устройство содержит ключи 1-4, дифференциальный усилитель 5, фазовый детектор 6, элементы И 7 и 8, элемент ИЛИ 9, триггер 10, формирователь 11 импульсов, входной зарядный резистор 12, запоминающие конденсаторы 13 - 16, элемент НЕ 17 и шину 18 тактовой частоты.Устройство работает следующим образом.Входной сигнал через резистор 12 и ключи 1 и 2, замыкающиеся поочередно с частотой 1 такт/2, поступает на конденсаторы 13 и 14, образующие с резистором 12 интегрирующую цепочку. Ее постоянная времени соизмерима с длительностью импульсов записи, открывающих ключи 1 и 2, что способствует подавлению входных импульсных помех,С конденсаторов 13 и 14 попеременно изменяющиеся ступенчатые напряжения поступают на вход дифференциального усилителя 5, на выходе которого образуется переменное напряжение прямоугольной формы, амплитуда которого пропорциональна скорости изменения входного напряжения. Это напряжение поступает на вход фазового детектора 6, на управляюший вход которого подается опорное напряжение прямоугольной формы с выхода триггера 10, На выходе фазового детектора б образуется постоянное напряжение, пропорциональное скорости изменения входного сигнала. Выходное напряжение устройства имеет выбросы напряжения противоположной полярности в моменты коммутации ключей 1 и 2.Для устранения напряжения дрейфа л синфазных помех(по постоянному току) служит цепь из запоминающих. конденсаторов 15 и 16 и ключей 3 и 4, образующая интегратор на переключаемых конденсаторах. Импульсы управления ключами 3 и 4 формируются при помощи элементов ИЛИ 9 и НЕ 17,Цепь, состоящая из ключей 3 и 4 и конденсатора 15, эквивалентна резистору (при условии, что емкость конденсатора 15 значительнобольше емкости конденсатора 16), Если напряжение на выходе дифференци ального усилителя 5 содержит только переменную составляющую. то результат интегрирования, представленный напряжением на обкладках конденсатора 16, также будет равен нулю. Если в выходном напряжении дифференциального усилителя 5 появляется постоянная составляющая, то она выделяется на конденсаторе 16 и благодаря наличию в диффеоенциальном усилителе 10 специального входа балансировки немедленно отслеживается. дифференцирующее устройство, содержащее первый и второй запоминающие конденсаторы, первые обкладки которых соединены с первой входной шиной. вторые обкладки запоминающих конденсаторов соединены с соответствующими входами дифФеоенциального усилителя и с выходами первого и второго ключей, информационные входы которых через зарядный резистор связаны с второй входной шиной, триггер, счетный вход которого соединен с первыми входами первого и второго элементов И и через формирователь импульсов подключен к шине тактовой частоты, прямой и инверсный выходы триггера подключены к вторым входам соответствующих элементов И, выходы которых подключены к управляющим входам первого и второго ключей и к входам элемента ИЛИ, фазовый детектор, управляющий вход которого подключен к инверсному выходу триггера, и третий ключ, управляющий вход которого соединен через элемент НЕ с выходом элемента ИЛИ, о т л и ч а ю щ е е с я тем, что, с целью повышения точности дифференцирования в широком диапазоне скоростей, в него введены третий и четвертый запоминающие конденсаторы и четвертый ключ, при этом выход дифференциального усилителя соединен с информационным входом фазового детектора и через третий ключ с первой обкладкой третьего запоминающего конденсатора, которая через четвертый ключ соединена с первой обкладкой четвертого запоминающего конденсатора и с входом балансировки дифференциального усилителя, управляющий вход четвертого ключа соединен с выходбм элемента ИЛИ, а вторые обкладки третьего и четвертого запоминающих конденсаторов соединены с шиной нулевого потенциала,20 25 30 35 40 45 50 55 Формула изобретения

Смотреть

Заявка

4727090, 08.06.1989

СПЕЦИАЛЬНОЕ КОНСТРУКТОРСКО-ТЕХНОЛОГИЧЕСКОЕ БЮРО С ОПЫТНЫМ ПРОИЗВОДСТВОМ ИНСТИТУТА ПРОБЛЕМ КРИОБИОЛОГИИ И КРИОМЕДИЦИНЫ АН УССР

БАТРАКОВ ВЛАДИМИР НИКОЛАЕВИЧ, ТКАЧЕНКО СЕРГЕЙ ИВАНОВИЧ

МПК / Метки

МПК: G06G 7/18

Метки: дифференцирующее

Опубликовано: 15.06.1991

Код ссылки

<a href="https://patents.su/2-1656561-differenciruyushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Дифференцирующее устройство</a>

Похожие патенты