Полупроводниковое запоминающее устройство

Номер патента: 1076947

Авторы: Вартанов, Круглова, Лашевский, Неустроев

ZIP архив

Текст

(19) (11) З 151) б 11 С 1 ИЯ Л, А. Крч ловНеустроев промышленность,77, т. 5 ИКОВОЕ ЗА ВО, содержа и, входы пер ще ОСУДАРСТВЕННЫЙ КОМИТЕТ СССПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИ ОПИСАНИЕ ИЗОБРЕ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(54) (57) ПОЛУПРОВОДНМИНА 1 ОЩЕЕ УСТРОИСпервый и второй накопите 1076947 А групп которых являются соответственно входамн первой и второй групп устройства, входы вторых групп первого и второго накопителей соединены соответственно с выходами первого и второго дешифраторов входы первого деиифратора являются входами третьей группы устройства, а входы первой группы второго дешифратора явля. ются входамн четвертой группы устройства, отличающееся тем, что, с целью упроп 1 ения устройства, выходы первого дещифратора соединены с входами второй группы второго дешифратора.1 Гг 76 гц 7 Состааи ель Г, Бородин Редактор А. Власенко Техрел И. Верее Коррект.р ге г,:;.а,Заказ 75848 Тираж 575 11 одиисное ВИИИИИ Государстаеиного комитета СССР по делам изобретениЙ и открытиЙ 1 13 ОЗЬ, Москва, Ж - 35, Раушскаи иабд, 4/5 Филиал ГИ 1 П аЛатент, г. Ужгород, ул, Проектная, 1Изобретение относится к вычислительной технике и может найти применение при конструировании интегральных полупроводггиковых запоминающих устройств микропроцессоров, микро-ЭВМ, микрокалькуляторов и др.Известно полупроводниковое запоминаю шее устройство, содержащее один накопитель, дешифраторы строк и столбцов, позволяющее хранить неизменяемую информацию 11, 1 О, Недостатком указанного устройства является невозможность изменения информации в устройстве.Наиболее близким к предлагаемому является полупроводниковое интегральное запоминающее устройство, содержащее ОЗУ емкостью 128 8-разрядных чисел и ПЗУ емкостью 2048 8-разрядных чисел. Каждое из этих ЗУ имеет накопитель информации, дешифраторы строк, дешифраторы столбцов, адресные шины. ОЗУ и ПЗУ входят в общее поле памяти микроЭВМ, и одновременное обр;згцение к ним невозможно. Входы дешифратора строк соединены с соответствующими адресными шинами, а выходы - с шинами строк накопителя ОЗУ и ПЗУ. Входы дешифраторов 25 столбцов накопителей ОЗУ и ПЗУ также соединены с соответствующими адресными шинами, их управляющие входы - с управляюгцей:пипой, выходы - с соответствукнцими шинами столбцов накопителей ОЗУ и ПЗУ соответственно 12.Однако известное техническое решение является избыточным и приводит к большим аппаратурным затратам из-за наличия двух полных дешифраторов строк.Цель изобретения - упрощение устройства. Поставленная цель достигается тем, что в полупроводниковом запоминаюгцем устройстве, содержащем первый и второй накопители, входы первых групп которых 4 О являются соответственно входами первой и второй групп устройства, входы вторых групп первого и второго накопителей соедичены соответственно с выходами первого и второго дешигрраторов, входы первого цешифратопа являготся входамп третьеи группы устройства, входы первой группы второго дешифратора иилякпся входами четвертой группы устройствавыходы первого лешифратора соединены с входами второй группы второго лешифратора.На чертеже представлена блок-схема полупроводникового запоминающего устройства.Полупроводниковое запоминающее уст. ройство содержит первый 1 и второй 2 накопители, вводы первых групп которых являются соответственно входами первой 3 и второй 4 группы устройства, Входы вторых групп первого 1 и второго 2 накопи. телей соединены соответствешго с выходами первого 5 и второго 6 дсшифраторов, входы первого 5 децгиф)гатора являются входами третьей 7 группы устройства, входы первойрупиы второго 6 лешифратора являются вхолами четверой 8 группы устройства выходы первого 5 дешифратора соединены с входами второй груггпьГ второго 6 дешифратора.Один из накопителей может быть оперативным накопителем, а другой - накопителем постоянного типаПри этом пако. иитель с большой информационной емкостью должен быть вторым, На входы 7 и 8 поступает двоичный код номера строки 1 столбца), на входы 3 и 4 поступает номер шкод) столбца 1 строки), а также управляющие сигналы для выборки соответствующего накопителя. Если накопители имеют Одинаковое кол ичество адресных ш ин, поступаюигих по входам 3 и 4, то оии могут быть объедиггены.Полупроводниковое запоминаюгцее устройство работает следующим образом.При необходимости обращения к одному нз накопителей 1 или 2 иа соответствующие входы 3 и 7 или 4, 7 и 8 подаются адресные и управляющие сигналы. При этом ири обрагцении к накопителю 2 с помогцью первого дешифратора 5 осуществля. ется первый этап дешифрации, а затем, учитывая, что накопитель 2 больше накопителя 1, выбор нужной троки 1 столбца) уже производится в дегиифраторе 6.Технико-экономическое преимугцес гво заключается в уменьшении аипаратуриых затрат на дешифрацию выборки информаци и из на коп ител я 2.,Лл я этих целей используется дешифратор

Смотреть

Заявка

3396564, 04.02.1982

ОРГАНИЗАЦИЯ ПЯ Х-5263

ВАРТАНОВ ОЛЕГ СЕРГЕЕВИЧ, КРУГЛОВА ЛЮДМИЛА АЛЕКСАНДРОВНА, ЛАШЕВСКИЙ РАФАИЛ АРОНОВИЧ, НЕУСТРОЕВ НИКОЛАЙ ВЛАДИМИРОВИЧ

МПК / Метки

МПК: G11C 11/10

Метки: запоминающее, полупроводниковое

Опубликовано: 28.02.1984

Код ссылки

<a href="https://patents.su/2-1076947-poluprovodnikovoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Полупроводниковое запоминающее устройство</a>

Похожие патенты