Устройство для выдачи сообщений

Номер патента: 1709367

Авторы: Каримов, Ларченко, Миронов, Молин, Пряхина, Юсупова, Ярцев

Есть еще 8 страниц.

Смотреть все страницы или скачать ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК ГОСУДАРСТВЕННЫЙ КОПО ИЗОБРЕТЕНИЯМ ИПРИ ГКНТ СССР ЫТИЯМ ОПИСАНИЕ ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 4 Сезопасности их функционир дежности и бвания.Целью иние функциоства за счорганизации зобретенинальных воет введеуточняющ является расширезможностей устройния в.о,зможносФи их директив с посл.е(21) 4783385/24(71) Уфимский авиационный институт им, Серго Орджоникидзе и Научно-производственное обьединение "Молния"(56) Авторское свидетельство СССР по заявке ЬЬ 4161279, кл. 6 08 6 5/00, 27,11,87Авторское свидетельство СССР по заявке ЬЬ 4621917, кл. 6 06 Р 15/40, 6 08 6 5/00, 21,06,89.(54) УСТРОЙСТВО ДЛЯ ВЫДАЧИ СООБЩЕНИЙ(57) Изобретение относится к средствам контроля, управления и сигнализации сложных технических систем, в частности летательных аппаратов, и может быть использовано для повышения качества, надежности и безопасности их функционирования. Целью изобретения является расширение функциональных возможностей устройства за счет организации уточняющих директив с последующей выдачей на устройство для отображения информации по директивам оператора, Поставленная цель достигается тем, что устройство для Изобретение относится к средствам контроля, управления и сигнализации сложных технических систем, в частности летательных аппаратов (ЛА), и может быть использовано для повышения качества, наи 9).Брио 1709367 А 1 5)5 6 08 6 5/00, 0 06 Р 15/40 выдачи сообщений содержит первый татор, второй коммутатор, первый р р, устройство для отображения информации, первый триггер, второй триггер, первый, второй, третий элемент ИЛИ, тактовый генератор, первую логическую матрицу, первый счетчик, вторую логическую матрицу, четвертый элементы ИЛИ, второй регистр, третий коммутатор, третий регистр, первый, второй компараторы, четвертый регистр, четвертый, пятый, шестой коммутаторы, третий, четвертый компараторы, пятый.элемент ИЛИ, первый блок оперативной памяти, пятый регистр, второй блок оперативной памяти, шестой регистр, первый блок постоянной памяти, седьмой, восьмой регистры, пятый компаратор, шестой, седьмой элементы ИЛИ, первый, второй элементы И, девятый регистр, седьмой коммутатор, десятый регистр, восьмой элемент ИЛИ, шес-. той компаратор, первый, второй, третий клавишные элементы, первый, второй, третий одновибраторы, третий триггер, четвертый триггер, пятый триггер, второй, третий, четвертый блоки постоянной памяти, третий, одиннадцатый, двенадцатый, тринадцатый, четырнадцатый регистры, восьмой коммутатор, четвертый, пятый, шестой клавишные элементы, четвертый, пятый, шестой одновибраторы, шестой, седьмой, восьмой триггеры. девятый элемент ИЛИ. 1 п.ф., 4 ил."Сброс" устройства, тактовый генератор, вход которого соединен с выходом первого элемента ИЛИ; а второй синхровыход - с синхровходом первого регистра, первую логическую матрицу, первый и второй входы первой группы входов которой соединены с соответствующими выходами первого и второго триггеров, первый счетчик, входы данных которого соединены с первым - шестым выходами первой логической матрицы, прибавляющий вход - с седьмым выходом первой логической матрицы, установочный вход подключен к восьмому выходу первой логической матрицы, синхровход соединен с первым синхровыходом тактового генератора, обнуляющий вход - с входом "Сброс" устройства, а выходы - с входами второй группы. первой логической матрицы, вторую логическую матрицу, входы которой соединены с выходами первого счетчика, четвертый выход - с входом записи первого регистра, а пятый, первый, семнадцатый, двадцать третий, восемнадцатый, пятнадцатый, четвертый, двадцать шестой, тридцать первый, тридцать второй выходы подключены соответственно к первым, вторым, третьим и четвертым адресным входам первого коммутатора, первому и второму адресным входам второго. коммутатора, входу записи первого регистра, управляющему входу устройства для отображения информации, вторым входам второго и третьего элементов ИЛИ, четвертый элемент ИЛИ, первый вход которого соединен с входом "Сброс" устройства, второй вход - с двадцать седьмым выходом второй логической матрицы, а выход - со сбрасывающим входом первого триггера, второй регистр, входы данных которого являются информационными входами устройства, вход записи соединен с управляющим входом устройства, обнуляющий вход подключен к входу "Сброс" устройства, а выходы соединены с информационными входами второй группы первого коммутатора и с информационными входами первой группы второго коммутатора, третий коммутатор, информационные входы первой группы которого подключены к выходам второго .регистра, а первый и второй адресные входы: соединены соответственно с двенадцатым и четырнадцатым выходами второй логической матрицы; третий регистр, синхровход которого соединен с вторым синхровыходом тактового генератора, вход записи подключен к двадцать второму выходу второй логической матрицы, а обнуляющий вход - к выходу третьего элемента ИЛИ, первый компаратор, входы первой группы которого соединены с выходами первого регистра, входы вгорой группы - с выходами третьего регистра, а выход подключен к шестому входу первой группы входов первой логической матрицы, второй компаратор, входы первой группы которого соединены с .5 выходами второго регистра, входы второйгруппы - с выходами третьего регистра, а выход подключен к пятому входу первой группы входов первой логической матрицы, четвертый регистр, синхровход которого со единен с вторым синхровыходом тактовогогенератора, вход записи подключен к двадцатому выходу второй логической матрицы, а обнуляющий вход - к выходу второго элемента ИЛИ, четвертый коммутатор, инфор .мационные входы первой группы которогосоединены с выходами четвертого регистра, первый и второй адресные входы соединены соответственно с третьим и девятым выходами второй логической матрицы, а 20 выходы - с информационными входами первого регистра, пятый коммутатор, информационные входы первой группы которого соединен с выходами второго регистра, первый и второй адресные входы соединены 25 соответственно с девятнадцатым и двадцать восьмым выходами второй логической матрицы, а выходы - с информационными входами четвертого регистра, шестой коммутатор, информационные входы первой 30 группы каурого соединены с выходами второго регистра, первый и второй адресные входы - соответственно с двадцать первым и двадцать девятым выходами второй логической матрицы, а выходы - с информацион ными входами третьего регистра, третийкомпаратор, входы первой группы которого соединены с выходами первого регистра, входы второй группы - с выходами четвертого регистра, а выход подключен к девято му входу первой группы входов первойлогической матрицы, четвертый компаратор, входы первой группы которогосоединены с выходами второго регистра, входы второй группы - с выходами четвертого ре гистра, а выход подключен к четвертому входу первой группы входов первой логической матрицы, пятый элемент ИЛИ, входы которого соединены с выходами четвертого регистра, а выход подключен к третьему входу 50,первой группы входов первой, логическойматриць 1, первь 1 й блок оперативной памяти, адресные входы которого соединены с выходами первого коммутатЬра; входы даннь 1 хподключены к выходам второго коммутато ра, синхровход соединен с вторым синхровыходом тактового генератора, а входы чтения и записи - соответственно с седьмым и шестнадцатым выходами второй логической матрицы; пятый регистр, входы данных которого соединены с выходамипервого блока оперативной памяти, синхровход - вторым синхровыходом тактового генератора, обнулящий вход подключен к входу "Сброс" устройства, вход записи соединен с восьмым выходом второй логической матрицы, . а выходы - с информационными входами вторых групп второго, четвертого и пятого коммутаторов, второй блок оперативной памяти, адресные входы которого соединены с выходами первого коммутатора, входы данных подключены к выходам третьего коммутатора, синхровход соединен с вторым синхровыходом тактового генератора, а входы чтения и записи - соответственно с десятым и тринадцатым выходами второй логической матрицы, шестой регистр, входы данных которого соединены с выходами второго блока оперативной памяти, синхровход - с вторым синхровыходом тактового генератора, обнулящий вход подключен к входу "Сброс" устройства, вход записи соединен с одиннадцатым выходом второй логической матрицы, а выходы подключены к информационным входам вторых групп третьего и шестого коммутаторов и к информационным входам третьей группы первого коммутатора; первое постоянное запоминающее устройство (ПЗУ), информационные входы которого соединены с выходами первого коммутатора, седьмой регистр, входы данных которого соединены с выходами первого ПЗУ, синхровход - с вторым синхровыходом тактового генератора, обнулящий вход подключен к входу "Сброс" устройства, вход записи соединен с вторым выходом второй логической матрицы, восьмой регистр, входы данных которого соединены с выходами первого ПЗУ, синхровход - с вторым синхровыходом тактового генератора, обнулящий вход подключен к входу "Сброс" устройства, а вход записи соединен с шестым выходом второй логической матрицы, пятый компаратор, входы первой и второй групп которого соединены с выходами седьмого и восьмого регистров соответ-. ственно, шестой и седьмой элементы ИЛИ, входы которых соединены с выходами седьмого и восьмого регистров соответственно, первый элемент И, первый вход которого соединен с выходом шестого элемента ИЛИ, второй вход - с выходом пятого компаратора, третий вход - с вь 1 ходом седьмого элемента ИЛИ, а выход подключен к восьмому входу первой группы входов первой логической матрицы, второй элемент И, первый вход которого соединен с управляющим входом устройства, а второй вход - с отдельным информационным входом устройства, девятый регистр, входы данных которого являются информационными входами устройства, вход записи соединен с выходом второго элемента И. а обнулящий вход подключен к входу "Сброс" устройства, 5 седьмой коммутатор, информационные входы первой - четвертой групп которого соединены с выходами первого, второо, шестого и девятого регистров соответственно, а первый - четвертый адресные входы 1 О подключены соответственно к тридцатому,двадцать четвертому, тридцать пятому и тридцать седьмому выходам второй логической матрицы, десятый регистр, входы данных которого соединены с выходами 15 седьмого коммутатора, синхровход - с вторым синхровыходом тактового генератора, вход записи - с двадцать пятым выходом второй логической матрицы, а выходы - с информационными входами четвертой груп О пы первого коммутатора, восьмой элементИЛИ, первый вход которого соединен с входом "Сброс" устройства, второй вход подключен к тридцать третьему выходу второй логической матрицы, а выход 25 соединен с обнуляющим входом десятого регистра, шестой компаратор, входы первой и второй групп которого соединены с выходами второго и десятого регистров соответственно, а выход ЗО подключен к седьмому входу первой группывходов первой логической матрицы, первый, второй и третий клавишные элементы, первый, второй и третий одновибраторы, третий триггер, установочный вход которого З 5 через первый одновибратор соединен с выходом первого клавишного элемента, сбрасывающий вход подключен к тридцать четвертому выходу второй логической матрицы, а выход соединен с десятым входом 4 О первой группы входол первой логическойматрицы, четвеотый триггер, установочный вход которого через второй одновибратор соединен с выходом второго клавишного элемента, сбрасывающий вход подключен к 45 тридцать шестому выходу второй логической матрицы, а выход соединен с одиннадцатым входом первой группы входов первой логической матрицы, пятый триггер, установочный вход которого через третий одно О вибратор соединен с выходом третьегоклавишного элемента, сбрасывающий вход подключен к тридцать восьмому выходу второй логической матрицы, а выход соединен с двенадцатым входом первой группы вхо дов первой логической матрицы, о т л и ч аю щ е е с я тем, что, с целью расширения функциональных возможностей за счет введения возможности организации уточняющих директив с последующей выдачей на устройство для отображения информациипо директивам оператора, дополнительно введены пятьдесят первый вход второй логической матрицы, соединенный с пятым управляющим входом первого коммутатора, второе - четвертое ПЗУ, информационные 5 входы которых соединены с выходами первого коммутатора, одиннадцатый регистр, вход записи которого соединен с сорок ше-. стым выходом второй логической матрицы, синхровход .подключен к второму выходу 10 тактового генератора, а выход соединен с устройством для отображения информации и с первым коммутатором, двенадцатый - четырнадцатый регистры, синхровходы которых соединены.с вторым выходом такто ваго генератора, обнуляющие входы - с входом "Сброс" устройства, информационные входы подключены соответственно к выходам второго, третьего и четвертого ПЗУ, а входы записи соединены с тридцать 20 девятым - сорок первым выходами второй логической матрицы соответственно, восьмой коммутатор, информационные входы, первой- четвертой групп которого соедине-ны соответственно с выходами седьмого 25 коммутатора, двенадцатого, тринадцатого и четырнадцатого регистров, первый - четвертый адресные входы подключены к сорок второму - сорок пятому выходам второй логической матрицы соответственно, а выход 30 соединен с информационным входом одиннадцатого регистра, четвертый - шестой клавишные элементы, четвертый - шестой одновибраторы, шестой триггер, установочный вход которого через четвертый одно- вибратор соединен с выходом четвертого клавишного элемента, обнулящий вход подключен к сорок восьмому выходу второй логической матрицы, а выход - к тринадцатому входу первой группы входов первой логической матрицы, седьмой триггер, установочный вход которого через пятый одновибратор соединен с выходом пятого клавишного элемента, сбрасывающий вход подключен к сорок девятому выходу второй логической матрицы, а выход соединен с четырнадцатым входом первой группы входов первой логической матрицы, восьмой триггер, установочный вход которого через шестой одновибратор соединен с выходом шестого клавишного элемента, сбрасывающий вход подключен к пятнадцатому выходу второй логической матрицы, а выход соединен с пчтнадцатым вхсдом первой группы входов первой логической матрицы, девятый элемент ИЛИ, первый вход которого соединен с сорок седьмым выходом второй логической матрицы, второй вход - с входом "Сброс" устройства, авыход подключен к обнуляющему входу одиннадцатого регистра,1709367 Ух ХЙ 6 Рост Составитель В. Юкинактор Л. Веселовская Техред М.Моргентал Корректор чак аэ 423 Тираж ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101дующей выдас ей на устройство для отображения информации по директивм оператора,На фиг.1 и 2 представлена блок-схемапредложенного устройства; на фиг.З - графсостояний предложенного устройства; нафиг.4 - блок-схема устройства для отображения информации.Устройство для выдачи сообщения содержит: первый 1 и второй 2 коммутаторы,первый регистр 3, устройство 4 для отображения информации, первый 5 и второй 6триггеры, первый 7, второй 8, третий 9 эле-,менты ИЛИ, тактовый генератор 10, первуюлогическую матрицу 11, первый счетчик 12,вторую логическую матрицу 13, четвертыйэлемента ИЛИ 14, второй регистр 15, третийкоммутатор 16, третий регистр 17, первый18 и второй 19 компараторы; четвертый регистр 20, четвертый 21, пятый 22 и шестой23 коммутаторы, третий 24 и четвертый 25компараторц, пятый элемент ИЛИ 26, первый блок 27 оперативной памяти, пятый регистр 28, второй блок 29 оперативнойпамяти, шестойрегистр 30, первый блок 31постоянной памяти, седьмой 32 и восьмой33 регистры, пятый компаратор 34., шестой35 и седьмой 36 элементы ИЛИ, первый 37и второй 38 элементы И, девятый регистр 39,седьмой коммутатор 40, десятый регистр 41,восьмой элемент ИЛИ 42, шестой компаратор 43, первый 44, второй 45 и третий 46клавишные элементы, первый 47, второй 48и третий 49 одновибраторы, третий триггер50, четверть 1 й триггер 51, пятьй триггер 52,второй 53, третий 54 и четвертый 55 блокипостоянной памяти, одиннадцатый - четырнадцатый регистры 56-59, восьмой коммутатор 60, четвертый 61, пятый 62 и шестой63 клавишные элементы, четвертый 64, пл"тый 65 и шестой 66 одновибраторы, шестой67, седьмой 68 и восьмой 69 триггерь 1, девятый элемент ИЛИ 70.Первый регистр 3 предназначен дляхранения кода текущей директивы при переборе директив очереди.Устройство 5 для отображения информации обеспечивает извлечение текста сообщения., соответствующего поступившейна его входы директиве, и выдачу его наэкран дисплея оператора.Первый триггер 5 устанавливается вединицу при поступлении на его установоч, ный вход сигнала "Поступление" с управляющего входа устройства, фиксируя темсамым факт поступления новой директивы.Второй триггер 6 устанавливается припоступлении на его информационный входсигнала "Вид директивы" с отдельного информационного входа устройства по сигна 45 50 55+ Р 25+ Р 26+ Р 27+ РР 1+ РЗ 4+ Р 36+ Р 39+Р 42+ Р 45,а вторая логическая матрица реализуетсистему логических функций:Д 1 = Р 1 + Р 6+ Р 16+ Р 17; Д 2 = Р 1; ДЗ =Р 1 + РЗ; Д 4 = Р 1+ РЗ+ Р 13 + Р 18+Р 29; Д 5"с 5=Р 10+ Р 23+ РЗО+ РЗЗ+ Р 35; Д 26:- Р 11М Р 31 + Р 34 + Р 34 + Р 39 + Р 42Р 45; лу "Поступление" на вход записи, фиксируятем самым вид принятой директивы, еслитриггер 6 при этом устанавливается в единицу, то принята директива типа "Поставить 5 в очередь", если же содержимое триггера 6обнуляется, то принята директива "Удалитьиз очереди".Тактовый генератор 10 формирует с заданным периодом непересекающиеся во 10 времени синхроимпульсы Ф 1 и Ф 2.Логические матрицы 11 и 13 программируются по стандартным методикам в соответствии со своими системами логическихфункций.15 Первая логическая матрица 11 реализует следующую систему логических функций;У 1 РОХ 1 ХЗХ 10 (Х 11+ Х 12+ Х 13+ Х 14Д 27 = Р 11 + Р 15+ Р 24+ Р 27; Д 28 = Р 21; Д 29 = Р 26; ДЗО = Р 23+ РЗО; ДЗ 1 = Р 25; Д 32 = Р 25; ДЗЗ = Р 25; 034 =- Р 31; Д 35 = РЗЗ; ДЗ 6 = Р 34; ДЗ 7= Р 35; ОЗ 8=- РЗ 6; ДЗ 9=ДЗ 7:, Д 40 = Р 40; Д 41 = Р 43; Д 42 = Р 10 + Р 23 + РЗО + РЗЗ + 5 Р 35; Д 43 = Р 38; Д 44 = Р 41; Д 45 = Р 44; Д 46 = : Р 10+ Р 23 + РЗО+ РЗЗ+ Р 35+ Р 38+ Р 41+ Р 44; Д 47 = Р 25; Д 48 = Р 39; Д 49 = Р 42; Д 50 = Р 45; Д 51 = Р 37+ Р 37+ Р 40+ Р 43,где Х 1Х 12 - логические сигналы на 10 выходах первой группы первой логической матрицы 11;т 1У 6- логические сигналы на выходах первой логической матрицы 11;Д 1Д 51 - логические сигналы на пер вом, , пятьдесят первом выходах второй логической матрицы 13;1, если К = ВА 1,.,А 6); РК = РКА 1А 6) =О, в противном случае; 20 а 1,. А 6 - логические сигналы на выходах первого счетчика 12; К=О, 145 - десятичный индекс; В(А 1А 6) - десятичная форма двоичного числа А 6 А 5 А 4 АЗА 2 А 1;"+", ",", "-" - символы операций логического сложения, умножения и отрицания соответственно.При программировании матриц необхо димо учитывать, что сигналь 1 РО, Р 1,.,Р 45 . являются результатом дешифрации кода А 6 А 5 А 4 АЗА 2 А 1, т.е, задаются следующим об азом.РО = А 6 А 5 А 4 АЗА 2 А 1; Р 1 = 35 А 6 А 5 А 4 АЗА 2 А 1; Р 2 = А 6 А 5 А 4 АЗА 2 А 1; РЗ = А 6 А 5 А 4 АЗА 2 А 1; Р 4 = А 6 А 5 А 4 АЗА 2 А 1; Р 5 = А 6 А 5 А 4 АЗА 2 А 1 Р 6 = А 6 А 5 А 4 АЗА 2 А 1; Р 7 = А 6 АБА 4 АЗА 2 А 1; Р 8 = А 6 А 5 А 4 АЗА 2 А 1; Р 9 = А 6 АБА 4 АЗА 2 А 1; Р 10=А 6 А 5 А 4 АЗА 2 А 1; Р 11 = 40 А 6 А 5 А 4 АЗА 2 А 1;Р 12=А 6 А 5 А 4 АЗА 2 А 1;Р 13= А 6 А 5 А 4 АЗА 2 А 1; Р 14=А 6 А 5 А 4 АЗА 2 А 1;Р 15= А 6 А 5 А 4 АЗА 2 А 1; Р 16=А 6 А 5 А 4 АЗА 2 А 1; Р 17= А 6 А 5 А 4 АЗА 2 А 1; Р 18=А 6 АБА 4 АЗА 2 А 1, Р 19= А 6 А 5 А 4 АЗА 2 А 1; Р 20=А 6 А 5 А 4 АЗА 2 А 1; Р 21 = 45 А 6 АБА 4 АЗА 2 А 1;Р 22=А 6 А 5 А 4 АЗА 2 А 1;Р 23= А 6 АБА 4 АЗА 2 А 1; Р 24=А 6 А 5 А 4 АЗА 2 А 1; Р 25= А 6 ЖА 4 АЗА 2 А 1; Р 26=А 6 А 5 А 4 АЗА 2 А 1;Р 27= А 6 А 5 А 4 АЗА 2 А 1;Р 28=А 6 А 5 А 4 АЗА 2 А 1;Р 29= А 6 А 5 А 4 АЗА 2 А 1; РЗО=А 6 А 5 А 4 АЗА 2 А 1; Р 31 = 50 А 6 А 5 А 4 АЗА 2 А 1; Р 32=А 6 А 5 А 4 АЗА 2 А 1; РЗЗ= А 6 А 5 А 4 АЗА 2 А 1; Р 34=А 6 А 5 А 4 йА 2 М; РЗ 5= А 6 А 5 А 4 АЗА 2 А 1; Р 36=А 6 А 5 А 4 АЗА 2 А 1; Р 37= А 6 А 5 А 4 АЗА 2 А 1; Р 38=А 6 А 5 А 4 АЗА 2 А 1;РЗ 9= А 6 ЯА 4 АЗА 2 А 1; Р 40=А 6 АБА 4 АЗА 2 Л 1; Р 41 = 55 А 6 А 5 А 4 АЗА 2 А 1; Р 42=А 6 А 5 А 4 АЗА 2 А 1; Р 43= А 6 А 5 А 4 АЗА 2 А 1; Р 44=Л 6 А 5 А 4 АЗА 2 А 1; Р 45= А 6 А 5 А 4 АЗА 2 А 1,Второй регистр 15 хранит код новой ди-рективы, поступающий с информационныхвходов устройства,Третий регистр 17 хранит код конца, ачетвертый регистр 20 - код начала очереди.Первый компаратор 18 формирует единичный сигнал при совпадении содержимого первого 3 и третьего 17 регистров.Второй компаратор 19 формирует единичный сигнал при совпадении содержимого второго 15 и третьего 17 регистров.Третий компаратор 24 формирует единичный сигнал при совпадении содержимого первого 3 и четвертого 20 регистров,Четвертый компаратор 25 формируетединичный сигнал при совпадении содержимого второго 15 и четвертого 20 регистров.Первый блок 27 оперативной памятидля.каждой из директив очереди хранит кодследующей директивы, а второй блок 29оперативной памяти - код предыдущей директивььПятый 28 и шестой ЗО регистры предназначены для хранения кодов следующейи предыдущей директив соответственно.ПЗУ 31 хранит коды приоритетов всехвозможных директив,Седьмой регистр 32 предназначен дляхранения кода приоритета вновь поступившей директивы, а восьмой регистр 33 - дляхранения кода приоритета текущей директивы на очередном шаге перебора директивочереди,Пятый компаратор 34 формирует единичный сигнал в том случае, если содержимое седьмого регистра 32 превышает илиравно содержимому восьмого регистра 33.Девятый регистр 39 предназначен дляхранения кода новой поступившей директивы типа "Поставить в очередь", а десятыйрегистр 41 - для хранения кода директивы,передаваемого устройству 4 для отображения информации.Шестой компаратор 43 формирует единичный сигнал при совпадении содержимого второго 15 и десятого 41 регистров,Клавишные элементы 44, 45 и 46 предназначены для ввода директив оператора.Одновибраторы 47. 48 и 49 обеспечивают формирование кратковременных импульсов по переднему фронту сигналовклавишных элементов 44, 45 и 46.Триггеры 50, 51 и 52 фиксируют срабатывание соответствующих клавишных элементов 44, 45 и 46,ПЗК 53 хранит коды заголовков всехвозможных директив, 17093675 10 15 20 25 30 3540 55 ПЗУ 54 для каждой из возможных директив хранит код последующей директивы, а ПЗУ 55 - код предшествующей директивы.Одиннацатый регистр 56 предназначен для хранения кода директивы, передаваемого устройству 4 для отображения информации,Двенадцатый регистр 57 служит для хранения кода заголовка отображаемой директивы.Тринадцатый 58 и четырнадцатый 59 регистры предназначены для хранения кодов последующей и предшествующей директив соответственно.Устройство для выдачи сообщений работает следующим. образом,Действие управляющей части (логические матрицы 11 и 13, счетчик) основано на потактовом формировании текущего состояния устройства. Код состояния храНится в первом счетчике 12 и определяет сигналы управления блоками оперативкой памяти, регистрами, триггерами и т.д. (с помощью логической матрицы 13); коды следующих состояний, в которые происходит переход из данного состояния (с помощью логической матрицы 11).При поступлении внешнего сигнала "Сброс" на сбрасывающие входы первого счетчика 12, первого триггера 5 (через четвертый.элемент ИЛИ 14), первого регистра 3, второго регистра 15, третьего регистра 17(через третий элемент ИЛИ 9), четвертого регистра 20 (через второй элемент ИЛИ 8), пятого 28 - , шестого - девятого регистров, десятого регистра 41 (через восьмой элемент ИЛИ 42), одиннадцатого регистра 56 (через девятый элемент ИЛИ 70), двенадцатого - четырнадцатого регистров 57-59 содержимое обнуляется. Сброс содержимого первого счетчика 12 обеспечивает началоработы устройства с нулевого состояния.В ходе работы код состояния А =(А 1,;.Аб) подается на выходы логической матрицы 13, которая в соответствии с системой своих логических функций (2) преобразует А в управляющий сигнал Х =-(Х 1,Х 15). Логическая матрица 11 в соответствии с системой своих логических функций (1) преобразует (А,Х) в код следующего состояния 50 У 1 У 6 и выдает сигнал установки У 6 иливыдает сигнал У 7 перехода в смежное состояние, или выдает нулевые У 7 и У 8, блокируя изменение текущего состояния. При наличии сигнала У 8 по переднему фронту Ф 1 в счетчик 12 записывается код следующего состояния У 1У 6, при наличии сигнала У 7 содержимое счетчика 12 увеличивается на единицу, а при отсутствии сигналов У 7 и У 8 остается прежнее текущее состояние.Сигналы Х 1Х 15, участвующие в формировании текущего состояния с помощью логической матрицы 11, имеют следующий смысл:Х 1 - наличие новой необработанной директивы;Х 2 - принята директива типа "Поставить в очередь", если Х 2 = О, то принята директива типа "Удалить из очереди";ХЗ - очередь непуста;Х 4 - необходимость коррекции начала при удалении;Х 5 - необходимость коррекции конца при удалении;Х 6 - признак обработки конца очереди;37 - признак совпадения заголовков удаляемой и отображаемой директивы;38 - найдено место для постановки в очередь (при включении в очередь новой директивы);Х 9 - постановка в конец и начало очереди;Х 10- наличие необработанной директивы оператора, листание очереди вперед;Х 11 - наличие необработанной директивы оператора, листание очереди назад;Х 12 - наличие необработанной директивы оператора, отображение новой директивы;Х 13- наличие необработанной директивы оператора, просмотр заголовка;Х 14- наличие необработанной директивы оператора, листание страниц вперед;Х 15 - наличие необработанной директивы оператора, листание страниц назад.Системы логических функций (1) и (2) обусловливают функционирование усторойства в соответствии с графом состояний, приведенном на фиг.З.Каждая вершина графа состояний (см,фиг,З) соответствует одному из конкретных сорока шести состояний. Внутри каждой вершины записан в десятичной форме код соответствующего состояния А, Для каждой вершины также указаны управляющие сигналы Д= Д 1Д 51, имеющие единичное значение в данном состоянии.Каждая душа указывает на вершину-состояние, в которое происходит переход из исходной вершины-состояния, Каждой дуге приписана логическая функция на множестве сигналов Х, истинность которой задает переход из исходной вершины-состояния в смежную; на фиг,З предполагается, что если дуге не приписана логическая функция, то она всегда истинна.Состояний О, Ожидание поступления новой директивы или запроса оператора,На выходах логической матрицы 13 отсутствуют единичные сигналь 1, поэтому в работе устройства никаких изменений не происходит.На выходах ЛМ 11 присутствуют;сигналы У 7 = 1, У 8 = О, если Х 1 = Х 2 = ХЗ =-1, и тогда.по сигналу ф 1 происходит переход в состояние 1;сигналы У 7 = О, У 8=1 и сигналы У 1 Уб со значениями, соответствующими коду состояния 16, если Х 1 = Х 2 = 1, ХЗ =- О, и тогда по сигналу Ф 1 происходит переход в состояние 16;сигналы У 7 = О, У 8= 1 и сигналы У 1У 6 со значениями, соответствующими коду состояния 25, если Х 1 = ХЗ = Х 4 = Х 5 = 1, Х 2 =- О, и тогда по сигналу Ф 1 происходит переход в состояние 25,сигналы У 7 =- О, У 8= 1 и сигналы У 1.Уб со значениями, соответствующими коду состояния 17, если Х 1= ХЗ = 1: Х 2 = Х 4 = 0 или Х 1 = ХЗ = 1, Х 2 = Х 5.= О, и тогда по сигналу Ф 1 происходит переход в состояние 17;сигналы У 7= 0, У 8= 1 и сигналы У 1.Уб со значениями, соответствующимл коду состояния 28, если ХЗ.= Х 10 = 1: Х 1 = О, и тогда по сигналу Ф 1 происходит переход в состояние 28;сигналы У 7=- О, У 8.= 1 и сигналы У 1Уб со значениями, соответствуюшими коду состояния 32, если ХЗ =. Х 11 = 1, Х 1 = Х 10 = О, и тогда по сигналу Ф 1 происходит переход в состояние 32;сигналы У 7 = О, У 8= 1 и сигналы У 1 б со значениями, соответствующими коду состояния 35, если ХЗ = Х 12 = Х 1, Х 1 = Х 10 = Х 11 = О, и тогда по сигналу Ф 1 происходит переход в состояние 35;сигналы У 7 = О, У 8 = О, если Х 1 = 1, Х 2 = ХЗ = 0 или Х 1 = Х 10 = Х 11 = Х 12 = Х 13 = Х 14 = Х 15 = О, или Х 1 = ХЗ = О, ХЗ = 1, и тогда состояние на данном такте не меняется.Состояние 1, Включение в очередь. Чтение приоритета пришедшей директивы, Установка начала для перебора очереди,На выходах ЛМ 13 присутствуют единичные сигналы Д 1,Д 2, ДЗ, Д 4. Это обеспечивает запись по переднему фронту сигнал Ф 2 содержимого ячейки ПЗУ 31, адресом которой является код пришедшей директивы, хранимый во втором регистре 15, в седьмой регистр 32, а также запись содержимого четвертого регистра 20 в первый регистр 3,На выходах ЛМ 11 присутствуют сигна лы У 7 = 1, У 8 =- О, поэтому по сигналу Ф 1 происходит переход в состояние 2.Состояние 2. Включение в очередь, Чтение приоритета директивы, обрабатываемой на очередном шаге перебора очереди. На выходах ЛМ 13 присутствуют единичные сигналы ДБ и Дб, Это обеспечиваетзапись по переднему фронту Ф 2 содержимого ячейки ПЗУ 31, адресом которой явля 5 ется код директивы, хранимый в первомрегистре 3, в восьмой регистр 33.На выходах ЛМ 11 присутствуют:сигналы У 7 = О, У 8 = О, если Х 6 = 1, Х 8 =О, и тогда по сигналу Ф 1 происходит пере 10 ход в состояние 3;сигналы У 7=0, У 8=1 и сигналы У 1,У 6со значениями, соответствующими коду состояния 4, если Х 8= 1, и тогда по сигналу Ф 1происходит переход в состояние 4;15 сигналы У 7 = О, У 8 = 1 и сигналы У 1У 6со значениями, соответствующими коду состояния 12, если Хб = Х 8 = О, и тогда посигналу Ф 1 происходит переход в состояние 12.20 Состояние 3: Включение в очередь. Установка начала для включения в конец очереди.На выходах ЛМ 13 присутствуют единичные сигналь 1 ДЗ и Д 4. Это обеспечивает25 запись.по переднему фронту Ф 2 содержимого четвертого регистра 20 в первый регистр 3,На выходах ЛМ 11 присутствуют сигналы У 7 = 1, У 8 = О, поэтому по сигналу Ф 130 происходит переход в состояние 4.Состояние 4. Включение в очередь. Чтение предыдущей директивы,На выходах ЛМ 13 присутствуют единичные сигналы Д 5,ДЯ, Д 11 . Это обеспе 35 чнвает запись по переднему фронту Ф 2содержимого ячейки блока 29 оперативнойпамяти, адресом которой является код директивы, хранимый в первом регистре 3, вшестой регистр ЗО.40 На выходах ЛМ 11 присутствуют сигналы У 7 = 1, У 8 = О, поэтому по сигналу Ф 1происходит переход в состояние 5.Состояние 5: Включение в очередь. Коррекция указателя "Предыдущий".45 На выходах ЛМ 13 присутствуют единичные сигналы Д 5,Д 12 и Д 13,. Это обеспечивает запись по переднему фронту Ф 2содержимого ячейки, адресом которой является код директивы, хранимый в первом ре 50 гистре 3.На выходах ЛМ 11 присутствуют сигналы У 7 = 1, У 8 = О, поэтому по сигналу Ф 1происходит переход в состояние б.Состояние б. Включение в очередь. Кор 55 рекция.указателя "Следующий и предыдущий".На выходах ЛМ 13 присутствуют единичные сигналы Д 1,Д "3 - Д 16. Это обеспечивает запись по переднему фронту Ф 2содержимого пятого регистра 28 в ячейкублока оперативной памяти 29, адресом которой является код директивы, хранимый во втором регистре 15, и запись содержимого шестого регистра 30 в ячейку блока 29 оперативной памяти с тем же адресом. 5На выходах ЛМ 11 присутствуют сигналы У 7 = 1, поэтому по сигналу Ф 1 происходит переход в состояние 7.Состояние 7. Включение в очередь. Коррекция указателя "Следующий", 10На выходах ЛМ 13 присутствуют единичные сигналы Д 17, Д 18 и Д 16. Это обеспечивает запись по переднему фронту Ф 2 содержимого второго регистра 15 в ячейку блока 27 оперативной памяти, адресом ко торой является код директивы, хранимый в шестом регистре 30.На выходах ЛМ 11 присутствуют:сигналы У 7 = 1, У 8=. О, если Х 8 = Х 9 = 1, и тогда по сигналу Ф 1 происходит переход 20 в состояние 8;сигналы У 7=0, У 8=1 и сигналы У 1 У 6 со значениями, соответствующими коду состояния 9, если Х 8 = 1, Х 9 = О, и тогда по сигналу ф 1 происходит переход в состояние 9;сигналы У 7=0, У 8=1 и сигналы У 1У 6 со значениями, соответствующими коду состояния 14, если Х 8 = О, и тогда по сигналу Ф 1 происходит переход в состояние 14. 30Состояние 8. Включение в очередь. Коррекция начала.На выходах ЛМ 13 присутствуют единичные сигналы Д 19 и Д 20, Это обеспечивает запись по переднему фронту Ф 2 35 содержимого второго регистра 15 в четвертый регистр 20.На выходах ЛМ 11 присутствуют сигна.- лы У 7 = 1, У 8 = О, поэтому по сигналу Ф 1 происходит переход в состояние 9. 40Состояние 9. Включение в очередь. Чтейие приоритета отображаемой директивы.На выходах ЛМ 13 присутствуют единичные сигналы Д 23 и Дб, Это обеспечивает запись по переднему фронту Ф 2 в восьмой 45регистр 33 содержимго ячейки ПУЗ 31, адресом которой является код директивы, хранимый в десятом регистре 41.На выходах ЛМ 11 присутствуют;сигналы У 7 = 1, У 8 = О, если Х 8 = 1, и 50 тогда по сигналу Ф 1 происходит переход в состояние 10;сигналы У 7=0, У 8=1 и сигналы У 1 УБ со значениями, соответствующими коду состояния 15, если Х 8 = О, и тогда по сигналу 55 Ф 1 происходит переход в состояние 15.Состояние 10. Включение в очередь, Коррекция отображаемой директивы.На выходах ЛМ 13 присутствуют еди-. ничные сигналы Д 24, Д 42, Д 25 и Д 46. Это обеспечивает запись по переднему фронту Ф 2 в десятый регистр 41 и одиннадцатый регистр 56 содержимого второго регистра 15.На выходах ЛМ 11 присутствуют сигналы У 7 - 1, У 8 = О, поэтому по сигналу Ф 1 происходит переход в состояние 11.Состояние 11. Включение в очередь. Выдача на отображение. Конец включения.На выходах ЛМ 13 присутствуют единичные сигналы Д 26 и Д 27, Это обеспечивает запись во внутренний регистр устройства 4 для отображения информации содержимого одиннадцатого регистра 56, а также сброс содержимого первого триггера 5,На выходах ЛМ 11 присутствуют сигналы У 7=0, У 8=1, и нулевые сигналы У 1У 6, поэтому по сигналу Ф 1 происходит переходв состояние О.Состояние 12, Включение в очередь. Чтение следующей директивы.На выходах ЛМ 13 присутствуют единичные сигналы Д 5, Д 7 и Д 8, Этообеспечивает запись по переднему фронту Ф 2 в пятый регистр 28 содержимого ячейки блока 27 оперативной памяти, адресом которой является код директивы, хранимый в первом регистре 3,На выходах ЛМ 11 присутствуют сигналы У 7 = 1, У 8 = О, поэтому по сигналу Ф 1 происходит переход в состояние 13.Состояние 13. Включение в очередь. Установка следующего для перебора очереди.На выходах ЛМ 13 присутствуют единичные сигналы Д 9 и Д 4. Это обеспечивает запись по переднему фронту Ф 2 в первый.регистр 3 содержимого пятого регистра 28.На выходах ЛМ 11 присутствуют сигналы У 7 = 0; У 8 = 1 и сигналы У 1У 6 созначениями, соответствующими коду состояния 2, и тогда по сигналу Ф 1 происходитпереход в состояние 2,Состояние 14. Включение в очередь.Коррекция конца.На выходах ЛМ 13 присутствуют единичные сигналы Д 21 и Д 22, Это обеспечивает запись по переднему фронту Ф 2 в третийрегистр 17 содержимого второго регистра 15. На выходах ЛМ 11 присутствуют сигналы У 7 О, У 8 = 1 и сигналы У 1У 6 со значениями, соответствующими коду состояния 9, и тогда по сигналу Ф 1 происходит переход в состояние 9.Состояние 15. Включение в очередь, Конец включения.На выходах ЛМ 13 присутствует единичный сигнал Д 27. Это обеспечивает сброс содержимого первого триггера 5,На выходах ЛМ 11 присутствуют сигналы У 7-0, У 8 1 и нулевые сигналы У 1;.,У 6и тогда по сигналу Ф 1 происходит переходв состояние О.Состояние 16. Образование очереди,На выходах ЛМ 13 присутствуют единичные сигналы Д 1, Д 18, Д 12, Д 16, Д 13,Д 19, Д 21, Д 20, Д 22, Это обеспечивает запись по переднему фронту Ф 2 содержимоговторого регистра 15 в ячейки блоков 27 и 29,оперативной памяти, адресом которы является код директивы, хранимый во второмрегистре 15, одновременно содержимоевторого регистров 15 записывается в третий17 и в четвертый 20 регистры.На выходах ЛМ 11 присутствуют сигналы У 7 - О, У 8 = 1 и сигналы У 1 У 6 созначениями, соответствующими коду состояния 10, и тогда по сигналу Ф 1 происходитпереход в состояние 10.Состояние 17. Удаление из очереди.Чтение следующей и предыдущей директив.На выходах ЛМ 13 присутствуют единичные сигналы Д 1, Д 8, Д 7, Д 10 и Д 11. Этообеспечивает запись по переднему фронтуФ 2 в пятый регистр 28 содержимого ячейкиБОП 27, адресом которой является код директивы, хранимый во втором регистре 15,а также запись в шестой регистр 30 содержимого ячейки БОП 29 с тем же адресом.На выходах ЛМ 11 присутствуют сигналы У 7 - 1, У 8 = О, поэтому по сигналу Ф 1происходит переход в состояние 18.Состояние 18. Удаление из очереди. Установка следующей директивы,На выходах ЛМ 13 присутствуют единичные сигналы Д 9 и Д 14, Это обеспечиваетзапись по переднему фронту Ф 2 содержимого пятого регистра 28 в первый регистр 3.На выходах ЛМ 11 присутствуют сигналы У 7 = 1, У 8 = О, поэтому по сигналу Ф 1происходит переход в состояние 19.Состояние 19. Удаление из очереди.Коррекция указателя "Предыдущий".На выходах ЛМ 13 присутствуют единичные сигналы Д 5, Д 14 и Д 13, Это обеспечивает запись по переднему фронту Ф 2содержимого шестого регистра 30 в ячейкуБОП 29, адресом которой является код директивы, хранимый в первом регистре 3,На выходах ЛМ 11 присутствуют сигналы У 7 = 1, У 8 = О, поэтому по сигналу Ф 1происходит переход в состояние 20,Состояние 20. Удаление из очереди.Коррекция указателя "Следующий".На выходах ЛМ 13 присутствуют единичные сигналы Д 17, Д 15 и Д 16. Это обеспечивает запись по переднему фронту Ф 2содержимого пятого регистра в ячейку БОП 27, адресом которой является код директивы, хранимый в шестом регистре ЗО,На выходах ЛМ 11 присутствуют:сигналы У 7-1, У 8-О, если Х 4-1, Х 55 О, и тогда по сигналу Ф 1 происходит переход в состояние 21;сигналы У 7=0, У 8=1 и сигналы У 1У 6со значениями, соответствующими коду состояния 22, если Х 4-О, Х 5-О, и тогда по10 сигналу Ф 1 происходит переход в состояние 22;сигналы У 7=0, У 8= 1 и сигналы У 1У 6со значениями, соответствующими коду состояния 26, если Х 4 " О, Х 5 - 1, и тогда по15 сигналу Ф 1 происходит переход в состояние 26,Состояние 21. Удаление из очереди.Коррекция начала.На выходах ЛМ 13 присутствуют еди 20 ничные сигналы Д 28 и Д 20. Это обеспечивает запись.по переднему фронту Ф 2содержимого пятого регистра 28 в четвертый регистра 20.На выходах ЛМ 11 присутствуют сигна 25 лы У 7.= 1, У 8 = О, поэтому по сигналу Ф 1происходит переход в состояние 22.Состояние 22, Удаление из очереди.Проверка отображения удаляемой директивы.30 На выходах ЛМ 13 отсутствуют единичные сигналы, поэтому в работе устройстваникаких изменений не происходит, на выходах ЛМ 11 присутствуют:сигналы У 7 = 1, У 8 - О, если Х 7 = 1, и35 тогда по сигналу Ф 1 происходит переход всостояние 23;сигналы У 7 = О, У 8 = 1 и сигналы У 1.У 6со значениями, соответствующими коду состояния 27, если Х 7 = О, и тогда по сигналу40 Ф 1 происходит переход в состояние 27.Состояние 23, Удаление иэ очереди,Коррекция отображаемой директивы.На выходах ЛМ 13 присутствуют единичные сигналы ДЗО, Д 25, Д 42 и Д 46. Это45 обеспечивает запись по переднему фронтуФ 2 содержимого первого регистра 3 в деся тый регистр 41 и в одиннадцатый регистр 56,На выходах ЛМ 11 присутствуют сигналы У 7 = 1, поэтому при поступлении сигнала50 Ф 1 происходит переход в состояние 24,Состояние 24. Удаление из очереди. Выдача на отображение. Конец удаления.На выходах ЛМ 13 присутствукт единичные сигналы Д 26 и Д 27. Это обеспечива-,55 етзапись во внутренний региструстройства4 для отображения информации содержи;мого одиннадцатого регистра 56, а такжесброс содержимого первого триггера 5.На выходах ЛМ 11 присутствуют Сигналы У 7 О, У 8 1 и нулевые сигналы У 1 У 6, 1709367ничные сигналы Д 9 и,Д 4. Это обеспечивает 50запись по пеоеднему фронту Ф 2 содержимого пятого регистра 28 в первый регистр 3,На выходах ЛМ 11 присутствуют сигналы У 7 = 1, У 8 = О, поэтому по сигналу Ф 1происходит переход в состояние 30.Состояние 30. Листание очереди вперед. Коррекция отображения директивы,На выходах ЛМ 13 присутствуют еди ничные сигналы ДЗО, Д 42, Д 25 и Д 46. Это обеспечивает запись по переднему фронту поэтому по сигналу Ф 1 происходит переходв состояние О.Состояние 25. Уничтожение очереди.На выходах ЛМ 13 присутствуют единичные сигналы Д 13, ДЗ 2, ДЗЗ и Д 47. Это обеспечивает обнуление содержимого третьего регистра 17, четвертого регистра20, десятого регистра 41 и одиннадцатого регистра 56.На выходах ЛМ 11 присутствуют сигналы У 7 = О, У 8 = 1 и сигналы У 1 У 6 со значениями, соответствующими коду состояния 24, поэтому по сигналу Ф 1 происходит переход в состояние 24.Состояние 26. Удаление из очереди, коррекция конца,На выходах ЛМ 13 присутствуют единичные сигналы Д 29 и Д 22, Это обеспечивает запись по переднему фронту Ф 2содержимого шестого регистра 30 в третий регистр 17.На выходах ЛМ 11 присутствуют сигналы У 7 = О, У 8 = 1 и сигналы У 1У 6 со значениями, соответствующими коду состояния 22, если Х 8 = О, и тогда по сигналу Ф 1 происходит переход в состояние 22.Состояние 27. Удаление из очереди. Конец удаления,На выходах ЛМ 13 присутствует единичный сигнал Д 27, Это обеспечивает сброс содержимого первого триггера 5.На выходах ЛМ 11 присутствуют сигналы У 7 = О, У 8 = 1 и нулевые сигналы У 1У 6,поэтому по сигналу Ф 1 происходит переход в состояние О,Состояние 28. Листание очереди вперед, Чтение следующей директивы,На выходах ЛМ 13 присутствуют единичные сигналы Д 23, Д 7 и Д 8. Это обеспечивает запись по переднему фронту Ф 2 в пятый регистр 28 содержимого ячейки БОП 27, адресом которой является код директивы, хранимый в десятом регистре 41,На выходах ЛМ 11 присутствуют сигналы У 7 = 1, У 8 = 1, поэтому по сигналу Ф 1 происходит переход в состояние 29.Состояние 29. Листание очереди вперед. Установка следующей директивы.На выходах ЛМ 13 присутствуют еди 1520 25 ЗО40 45 Ф 2 содержимого первого регистра 3 в десятый 41 и в одиннадцатый 56 регистры,На выходах ЛМ 11 присутствуют сигналы У 7 = 1, У 8 = О, поэтому по сигналу Ф 1происходит переход в состояние 31.Состояние 31, Листание очереди вперед. Выдача на отображение. Конец листа:ния.На выходах ЛМ 13 присутствуют единичные сигналы Д 26 и Д 34. Это обеспечивает запись во внутренний регистр устройства4 для отображения информации содержимого одиннадцатого регистра 56, а такжесброс содержимого третьего триггера 50.На выходах ЛМ 11 присутствуют сигиалы У 7=0, УЗ=1 и нулевые сигналы У 1У 6,поэтому по сигналу Ф 1 происходит переходв состояние О.Состояние 32. Листание очереди назад.Чтение предыдущей директивы,На выходах ЛМ 13 присутствуют единичные сигналы Д 23, Д 10 и 411. Это обеспечивает запись по переднему фронту Ф 2 вшестой регистр 30 содержимого ячейки БОП29, адресом которой является код директивы, хранимый в десятом регистре 41,На выходах ЛМ 11 присутствуют сигналы У 7 = 1, У 8 = О, поэтому по сигналу Ф 1происходи переход в состояние 33.Состояние 33. Листание очереди назад,коррекция отображаемой директивы.На выходах ЛУ 13 присутствуют единичные сигналы 035, 042, 025 и 046. Этообеспечивает запись по переднему фронтуФ 2 содержимого шестого регистра ЗО в де-.сятый 41 и в одиннадцатый 56 регистры.На выходах ЛМ 11 присутствуют сигналы У 7 = 1; У 8 = О, поэтому по сигналу Ф 1происходит переход в состояние 34.Состояние 34. Листание очереди назад.Выдача на отображение, Конец листания.Работа устройства в данном сОстояниианалогична работе в состоянии 31 с той разницей, что сбрасывается содержимое нетретьего, а четвертого триггера 51.По сигналу Ф 1 происходит переход всостояние О.Состояние 35. Отображение новой директивы. Коррекция отображаемой директивы,На выходах ЛМ 13 присутствуют единичные сигналы Д 37, Д 42, Д 25 и Д 46. Этообеспечивает запись по переднему фронтуФ 2 содержимого девятого регистра 39 в десятый 41 и в одиннадцатый 56 регистры,На выходах ЛМ 11 присутствуют сигналы У 7 = 1, У 8 = О, поэтому по сигналу Ф 1происходит переход в состояние 36.Состояние 36. Отображение новой директивы. Выдача на отображения. Завершение,Работа устройства в данном состояниианалогична работе в состояниях 31 и 34 стой разницей, что сбрасывается содержимое пятого триггера 52.По сигналу Ф 1 происходит переход всостояние О.Состояние 37, Отображение заголовка,Чтение заголовка отображаемой директивы.На выходах ЛМ 13 присутствуют единичные сигналы.Д 51 и Д 39. Это обеспечивае 1 запись по переднему фронту Ф 2 вдвенадцатый регистр 57 содержимого ячейки ПЗУ 53, адресом которой является коддирективы, хранимый в одиннадцатом регистре 56,На выходах ЛМ 11 присутствуют сигна-лы У 7 = 1, У 8 = О, поэтому по сигналу Ф 1происходит переход в состояние 38.Состояние 38. Отображение заголовка.Коррекция отображаемой директивы,На выходах ЛМ 13 присутствуют единичные сигналы Д 43 и Д 46. Это обеспечивает запись по переднему фронту Ф 2 водиннадцатый регистр 56 содержимого двенадцатого регистра 57.На выходах ЛМ 11 присутствуют сигна-.лы У 7 = 1, У 8 = О, поэтому по сигналу Ф 1происходит переход в состояние 39,Состояние 39, Отображение заголовка.Выдача на отображение. Завершение.Работа устройства в данном состояниианалогична работе в состоянии 36 с той раз.ницей, что сбрасывается содержимое шес=того триггера 67.По сигналу Ф 1 происходит переход всостояние О,Состояние 40, Листание страниц вперед, Чтение последующей директивы,На выходах ЛМ 13 присутствуют единичные сигналы Д 51 и Д 40. Это обеспечивает запись по переднему фронту Ф 2 втринадцатый регистр 58 содержимого ячейки ПЗУ 54, адресом которой является коддирективы, хранимый в одиннадцатом регистре 56.На выходах ЛМ 11 присутствуют сигналы У 7 = 1, У 9 = 1, поэтому по сигналу Ф 1происходит переход в состояние 41,Состояние 41. Листание страниц вперед. Коррекция отображаемой директивы.Работа устройства в данном состояниианалогична работе в состоянии 38 стой разницей, что в одиннадцатый регистр 56 записывается содержимое тринадцатогорегистра 58.На выходах ЛМ 11 присутствуют сигналы У 7 = 1, У 8 - О, поэтому по сигналу Ф 1 происходит переход в состояние 42.Состояние 42. Листание страниц вперед. Конец листания,Работа устройства в данном состоянии аналогична работе в состоянии 39 с той разницей, что сбрасывается содержимое седьмого триггера 68.По сигналу Ф 1 происходит переход в состояние О.Состояние 43. Листание страниц назад. Чтение предшествующей директивы. 10 НЪ выходах ЛМ 13 присутствуют. единичные сигналы Д 51 и Д 41. Это обеспечива 15 ет запись по переднему фронту Ф 2 в четырнадцатый регистр 57 содержимого ячейки ПЗУ 53, адресом которой является код директивы, хранимый в одиннадцатом регистре 56,На выходах ЛМ 11 присутствуют сигналы У 7 = 1, У 8 = О, поэтому по сигналу Ф 1 20 происходит переход в состояние 44,Состояние 44, Листание страниц назад, Коррекция отображаемой директивы.Работа устройства в данном состоянии аналогична работе в состоянии 41 с той 25 разницей, что в одиннадцатый регистр 56 записывается содержимое четырнадцатого регистра 59.На выходах ЛМ 11 присутствуют сигналы У 7 = 1, У 8 = О, поэтому по сигналу Ф 1 30 происходит переход в состояние 45;- Состояние 45. Листание страниц назад. Выдача на отображение. Конец листания.Работа устройства в данном состоянии аналогична работе в состоянии 42 с той разницей, что сбрасывается содержимое восьмого триггера 69. 35 40 45 50 55 вход записи - с управляющим входом устройства, первый элемент ИЛИ, первый вход которого соединен с входом "Сброс" устройства, а второй вход- с управляющим входом устройства, второй и третий элементыИЛИ, первые входы которых соединены с входом По сигналу Ф 1 происходит переход всостояние О,Формула изобретенияУстройство для выдачи сообщений, содержащее первый и второй коммутаторы,первый регистр, обнулящий вход которогосоединен с входом "Сброс" устройства, авыходы подключены к информационнымвходам первой группы первого коммутатогра, устройство для отображения информации, первый триггер, установочный входкоторого соединен с управляющим входомустройства, второй триггер, информационный вход которого соединен с отдельныминформационным входом устройства, а

Смотреть

Заявка

4783385, 04.12.1989

УФИМСКИЙ АВИАЦИОННЫЙ ИНСТИТУТ ИМ. СЕРГО ОРДЖОНИКИДЗЕ, НАУЧНО-ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "МОЛНИЯ"

МИРОНОВ ВАЛЕРИЙ ВИКТОРОВИЧ, КАРИМОВ АЛЬБЕРТ ГАЛИЕВИЧ, ЛАРЧЕНКО ПЕТР ФЕДОРОВИЧ, МОЛИН ВЛАДИМИР ГРИГОРЬЕВИЧ, ПРЯХИНА ЮЛИЯ ГЕННАДЬЕВНА, ЮСУПОВА НАФИСА ИСЛАМОВНА, ЯРЦЕВ РУСТЭМ АЛЬБЕРТОВИЧ

МПК / Метки

МПК: G06F 11/30, G06F 17/00, G06F 19/00

Метки: выдачи, сообщений

Опубликовано: 30.01.1992

Код ссылки

<a href="https://patents.su/16-1709367-ustrojjstvo-dlya-vydachi-soobshhenijj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для выдачи сообщений</a>

Похожие патенты