Есть еще 6 страниц.

Смотреть все страницы или скачать ZIP архив

Текст

ОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 129373 19 Г 15/4 В( Г "й;о.: РЕТЕНИ САНИ ЛЬСТ К АВТОРСКОМУ С ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(56) Авторское свидетельство СССРВ 913376, кл, С 06 Г 11/00, 1980.Авторское свидетельство СССРй 590743, кл, С 06 Г 11/00, 1976(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ(57) Изобретение относится к автотике и вычислительной технике и м быть использовано в иерархическихмногоканальных системах контроля в ка"честве устройства управления и конт-,роля многоканальных объектов. Цельизобретения - расщирение функциональных возможностей устройства и повьппение достоверности контроля. Устройство содержит блок 1 ввода - вывода,блок 2 хранения признаков, первыйформирователь 3 импульсов, блок 4задания режима, второй формирователь 5импульсов, блок 6 синхронизации,блок 7 установки, блок 8 регистров т ввода-вывода, первый регистр 9, вто.Лишанскийник Корректор С.Шекма оставитель ехРедП.Ол едактор О,Петрушк Заказ 388 5 Тираж 673 НИИПИ Государственно по делам изобретен 13035, Москва, Ж, Подписио комитета СССРй и открытийРаушская наб., д 4/ оизводственно-полиграфическое, предприятие, г.ужгород, ул,Проектна1293739 рой регистр 10, мультиплексор 11,дешифратор 12, блок 13 формированияпризнаков, генератор 14 импульсов,Цель изобретения достигается введением дешифратора, блока синхронизации,блока установки, формирователей имИзобретение стносится к автоматике и вычислительной технике и может бытьиспользовано в иерархических многоканальных системах контроля в качестве устройства управления и конт роля многоканальных объектов.Цель изобретения - расширение функциональных возможностей устройства и повышение достоверности контроля,На фиг. 1 представлена схема устройства; на фиг. 2 - схема блока хранения признаков;на фиг. 3 - схема блока формирования признаков; на фиг. 4 - схема первого формирователя импульсов; на фиг. 5 - схема блока задания режима; на фиг, 6 - схема второго формирователя импульсов; на фиг, 7 - схема блока синхронизации,Устройство (Фиг. 1) содержит блок 1 ввода-вывода, блок 2 хранения признаков, первый формирователь 3 имфпульсов, блок 4 задания режима, второй Формирователь 5 импульсов (Формирователь импульсной последовательности), блок 6 синхронизации, блок 7 установки, блок 8 регистров ввода-вывода, первый регистр 9 (регистр каналов), второй регистр 10 (регистр состояний), мультиплексор 11, дешифратор 12, блок 13 формирования признаков, генератор 14 импульсов. На схеме также обозначены управляющие входы 15 устройства, адресные выходы 16, устройства, информационные выходы 17 устройства, контрольный выход 18 устройства, управляющие выходы 19 устройства, входы-выходы блоков устройства 20-62, информационные входы- выходы 63 устройства, информационный40 вход 64 устройства.Блок хранения признаков (фиг.2) содержит регистр 65 и дешифратор 66. Входы регистра - 67 67, .67 , выходы регистра - 6868. пульсов и генератора импульсов, Введение новых элементов и связеЙ позволяет также повысить достоверностьконтроля за счет проверки устройства(Фиг.З) содержит первый элемент И 69и вторые элементы И 70, -70 з,Первый формирователь импульсов(фиг, 6) содержит счетчик импульсов78,первый 79 , второй 79, третий79 триггеры, первый 80, второй 81,третий 82 и четвертый 83 коммутаторы, первый 84, второй 85, третий 86,четвертый 87 и пятый 88 элементы И,первый 89 и второй 90 элементы ИЛИ,первый 91 и второй 92 одновибраторы,Блок синхронизации (фиг, 7) содержит первый 93, второй 94, третий95 и четвертый 96 триггеры, первый97 и второй 98 элементы ИЛИ, первый 99, второй 100, третий 101 и четвертый 102 элементы И.В иерархической системе контроляусловно можно выделить три уровняБ ,Я ,8 , причем высший уровень 81 ф 3реализован на процессоре (микропроцессоре), уровень Я представляетсямножеством устройств управления контролем, аналогичных предлагаемомуобьекту, и наконец, уровню Б соответствует множество объектов контроля.Функциональная нагрузка междууровнями описываемой системы распределяется следующим образом.Микропроцессор верхнего уровняуправления Б, осуществляет в режимемультиплексирования устройств дляуправлегия контролем, расположенныхна уровне 8 выдачу управляющих итестовых воздействий на устройствах1293739уровня Б. Кроме того, микропроцессор ляющий микропроцессор (К 580 ИК 80) явуровня Б, принимает также в режиме ляется байтовым, то о бмен шестнадцамультиплексирования информацию от тиричными кодами происходит побайтно, .устройств уровня Б о состоянии (сиг- т.е, шестнадцатиричный код принимает-,2налы реакций), объектов контроля уров ся в два приема.ня Б и о собственном состоянии уст 3Поэтому только после приема младройств уровня Б в режиме их проверки шего .и старшего байтов снимаетсяи осуществляет ее обработку. сигнал запроса прерывания с выхода 58Работа дешифратора 66 блока 2 хра- регистра 10,нения признаков характеризуется табл.11 О При выдаче информации из регистистинности. ра 10 с выходов 59 осуществляется выАлгоритм работы дешифратора 73 за- дача кода состояния устройства чедается следующей табл. 2. рез мультиплексор 11 и далее черезУстройство работает следующим об- блок 1 ввода-вывода на выходы 63разом. 15 устройства,Рассмотрим принцип функционирова- Во втором режиме осуществляетсяния устройства, которое работает в обмен информацией между устройствомследующих режимах: обмен информацией и объектом контроля, а также програмс внешним управляющим устройствоммная установка и сброс блока 10.(например, микропроцессором); обмен 2 О В данном режиме работа устройстинформацией с. объектом контроля; са- ва определяется управляющим словом,мопроверка. поступающим через группу входов 63В первом режиме происходит обмен от микропроцессора, Управляющее слоинформацией между данным устройством во поступает с выходов 22 блока 1и микропроцессором через группу вхо (фиг. 1) на блок 2 хранения приэна 25дов-выходов 63 устройства (фиг. 1). ков и с выходов 56 на входы регистПри этом после опознавания адреса ра 9 каналов.устройства дешифратором 12 его выходной сигнал инициирует блок 4 задания В Формате управляющего слова сорежима, на выходе 38 которого под воз держится 8 разрядов. В трех младшихдействием сигналов 1 Прием" и "Выдача" Разрядах (Д 0, Д 1, Д 2), содержитсясоответственно на входах 34 и 35 с за- информация о номере. приемного регистдержкой на время реакции на заданную Ра объекта контроля или.о состояниимикропроцессором операцию формирует- триггера маски прерывания. Эти разся сигнал конца операции, Этот сигнал З 5 ряды подключены к выходам 22 блокапоступает через соответствующий раз- ввода-вывода.ряд выходов 17 на микропроцессор и Разряды ДЗ и Д 4 управляющего словоспринимается им как признак сиг- ва определяют номер проверяемого канала "Ответ". нала объекта контроля. Эта информацияКроме того, по указанным сигналам 4 О с выходов 56 блока 1 записываетсяосуществляется формирование сигналов,управляющих блоком 8 регистров, ре- Разряды Д 5 и Д 6 управляющего слогистром 10 состояний и мультиплексо- ва в данном режиме не используетсяром 11 (Фиг. 4). и является резервными,При приеме информации от микро Старший разряд Д 7 управляет формипроцессора данные через входы 63, рованием сигнала установки объектаблок 1 ввода записываются в регистры контроля с выхода 62 блока 7 установблока 8, ки. Значение сигнала разряда Д 7 сниПри передаче данных в микропроцес- мается с выхода 50 блока 1 ввода-высор для анализа происходит выборка 5 О водаих с выходов 53 и 54 регистров бло- Информация поступает в объектка 8 через мультиплексор 11, его вы- контроля и принимается от него в походы 60 и блок ввода-вывода на выхо- следовательном коде.ды 63 устройства. В третьем режиме осуществляетсясамопроверка устройства без выдачиОбмен, информацией между данным . информации в объект. контроля. В этомустройством и микропроцессором осу- случае блоком 4 задания режима выществляется шестнадцатиричными кода- рабатываются сигналы, определяющиеми. При этом ввиду того, что управ- режим самоконтроля.Сигналом с выхода 44 блока 4 задания режима в блоке 6 инициируется отработка режима самопронерки. При этом происходит передача информации с выхода блока 8 регистров на его вхоц, В данном случае после окончания указанной перезаписи информации формируется сигнал запрот а прерывания на выходе 58 регистра 10,Для предотвращения передачи инФормации самоконтроля н объект в регистр 9 каналов (Фиг 1) с помощьто управляющего слона записываются нули, вследствие чего входы объекта блокируются.Работоспособность устройства устанавливается по наличию неискаженно. информации в регистрах блока 8 и Формированию сигнала запроса прерывания на выходе 58 регистра 10.Особенностью устройства является то, что перечисленные режимы могут выполняться устройством н определен -ном порядке.Рассмотрим примеры Функционирования устройства в каждом из указанных режимов.Прием информации устройством от микропроцессора осуществляется следующим образом.В исходном состоянии нсе элемен-.ты памяти блоков устройства устанавливаются н исходное состояние сигна 36 устройства.Палсе устттойстт-.0 дс 1 тществляет прием информации в блок 8 регистров,При этом на входы 15 уст;тойстна(Фиг. 1) пост упатс". следующие сттгтгальна входы разрядов о 1 - собственный 40адрес устройства на входы 33 разрядон - коц задания режиьта работы1) , . 11н а вход 3 5 поступает си г т. ал " ВыдачаОт МнтРОПРОттеССООа,Поэтому н устройстве тт сттучне Опо-. 45знания собственного адреса срабатывает детттттт 1 ратор, 2 выходной сигтталкоторого поступает на сотттнетству щийвход блока 1 ввода- вывотта и готовитданные для передачи их с входов 63на вхоцы 21 блока . ввод;:-выходя.Ча входы дешифратора 73 блоказадания режима (етг. 5) н данном случае поступает набор сигналов, ,соответствующий третье Ау набору в табл,2. 5 т;Поэтому дешифратор 73 выдает сигналнаоответстнующем разрядите выходакоторый поступае: через выходы 55 наодин из входов блока 8, обеспечивая . тем самым запись младшего байта информации со входов 21 н блок 8 регистров ввода-вывода.После осуществления записи н регистр с. выхода 38 элемента 77 задержки блока 4 (Фиг. 5) выдается на микропроцессор сигнал окончания выполнения операции (или сигнал "Ответпо терминологии, принятой при описании микропроцессора типа К 580 ИК 80). После получения указанного сигнала микропроцессор может в случае необходимости отключиться от данного устройства для взаимодействия с другим устройством.Снимается сигнал со нхода 35 блока 4 задания режима (фиг, 1,5), вследствие чего сигнал на выходе 38 также принимает нулевое значение.После приема в устройство младше" го байта информации осуществляется прием старшего байта.Прием с.таршего байта осуществляется так же, как и младшего байта через входы 63 устройства. Отличие заключается н том, что в рассматриваемом случае на входы дешифратора 73 блока 4 задания режима (фиг. 5) поступает наоор сигналов, соответствуюший четвертому набору табл, 2.Поэтому зозбужденным оказывается шестой разряд выхода дешифратора 73 и соответствутощий ему вход блока 8 регистров и соответствующий регистр. Далее проьтесс приема информации полностью аналогичен описанному выше для младшего байта.После завершения приема информации н устройство от микропроцессора может произнодиться самопроверка устройства, передача информации в объект контроля, либо ттередача информации в микропроцессор для анализа. Порядок работы устройства Определяется управляющими ст 1 гналамтт, которые поступают на входы устройства. Передача информапии в микропроцессор из устройства через выходы 63 осуществляется следующим образом,На входы 61 дешифратора 12 (фиг,1) поступает соответствующий адрес устройства, Выходной сигнал дешифратора 12 разрешает срабатывание дешифратора 73 блока 4 задания режима (Фиг.5), на входы 33 и 34 которого поступает набор сигналов, соответствующий первому набору в табл.2, Возбуждается второй разряд выхода деши 1293739оратора 73, сигнал с которого через входы-выходы 37 поступает на соответствующий вход регистра 10, который устанавливается в нуль и снимает сигнал с выхода 58 устройства (фиг. 1). 5Кроме того этот же сигнал с второго разряда дешифратора 73 Е (фиг. 5) через выходы 37 блока 4 задания режима поступает на соответствующий вход дешифратора 12 и формирует тем самым1 О следующий тракт передачи информации: выходы 54 блока 8 регистров, мультиплексор 11, выходы 60 мультиплексора 11 (фиг. 1), блок 1 ввода-вывода, открытый сигнал с выхода 20 элемента 75 ИЛИ (фиг. 5) блока 4 задания режима, выходы 63 устройства.В процессе выполнения описанной операции также формируется сигнал окончания выполнения операции на выходе 38 устройства.Аналогично выполняется передача в микропроцессор старшего байта, Для этого на входы 34 и 33 блока 4 зада ния режима поступают управляющие сигналы, которые соответствуют второму набору в табл. 1. При этом возбуждается третий разряд выхода дешифратора 73 (фиг. 5), который настраивает мультиплексор 11 на передачу данных с выходов 53 блока 8 регистров ввода-вывода.Последовательная комбинация двух описанных режимов обмена устройства с микропроцессором может быть ис 35 пользована для проверки работоспособности блоков 1.4,8,11 и 12 устройства путем передачи в устройство контрольного кода и последующего возвра О та его в микропроцессор для анализа искажений. Особенностью конструкции устройства, определяющей область его при менения, является возможность взаимодействия с микропроцессором двумя способами: по обращениям.и по прерываниям.Рассмотрим работу устройства в режиме проверки объекта контроля.Данный режим условно может быть подразделен на два подрежима: передача информации на объект контроля и прием кода реакции от объекта.В режиме передачи информации на объект контроля аналогично описанному осуществляется прием кода тестового воздействия от микропроцессора, и запись его в блок 8 регистров ввода- вывода.Далее устройство осуществляет прием управляющего слова от микропроцес-. сора, которое определяет порядок дальнейшей работы устройства: взаимодействие с объектом либо переход в режим самопроверки.Управляющее слово принимается .следующим образом.На входы 61 поступает соответственный адрес данного устройства, на входы 33 - код 11, а на вход 35 сигнал выдачи информации микропроцессором, что соответствует шестому набору в табл. 2.В соответствии с этим возбуждается седьмой разряд выхода дешифратора 73 блока 4 задания режима (фиг.5) . Сигналом с выхода дешифратора 12 (фиг. 1) разрешается передачаинформации со входов 63 устройства на выходы 21 блока 1 ввода-вывода. Информация с выходов 21 блока ввода-вывода распределяется следующим образом: сигналы с выходов трех младших разрядов поступают с выходов 21 блока 1 ввода- вывода на соответствующие разряды входов 22 блока 2 хранения признака (фиг. 2), а сигналы с выходов третьего и четвертого разрядов управляющего слова поступают с выходов 21 блока 1 ввода-вывода на соответствующие разряды входов 56 регистра 9.1При этом сигналом, поступающим на вход 49 регистра 9, осуществляется запись в регистр кода выбора канала объекта контроля.Дешифратор 66 блока 2 (фиг. 2) срабатывает в соответствии с табл. 1 таким образом, что его выходным сигналом осуществляется запись единицы в один из разрядов регистра 65, содержимое которого опеределяет номер приемного регистра объекта контроля. С выходов 24 регистра 65 этот код поступает на соответствующие входы формирователя 3 (фиг. 4).Одновременно с этим аналогично описанному блоком 4 задания режима на выходе 38 формируется сигнал окончания операции, который приводит к соответствующей реакции микропроцессора,Далее по сигналу с двух первых разрядов входа 45 задается отставание или опережение тактовых импульсов относительно информационных.Далее включается генератор 14, который формирует тактовые импульсы в соответствии с временной диаграммой.Триггер 93 блока 6 синхронизации (фиг. 7) устанавливается в единичное 5 состояние по сигналу со входа 32, который возбуждается в рабочем состоянии или состоянии самоконтроля устройства и снимается после записи информации в регистр 9 (фиг. 1), 10 Генератор 14 работает до окончания формирования диаграммы обмена и по окончании выключается сигналом на выходе 3 1 формирователя 3.После установки триггера 93 в еди 15 ничное состояние срабатывает элемент 99 И (фиг. 8), через который на счетчик Джонсона, .собранный на триггерах 94, 95 и 96 начинают поступать импульсы синхронизации.20В зависимости от того, в каком режиме функционирует устройство (отставание или опережение тактовых импульсов относительно информационных,25 что опеределяется состоянием блока 6 синхронизации (фиг, 7), первый тактовый импульс с выхода будет формироваться коммутатором 82 формирователя 5 (фиг, 6) или после установки в единичное состояние триггера 96 (фиг. 7), или после установки в единичное состояние триггера 96, т.е. по второму или третьему импульсу с выхода элемента 99 И соответственно.Следующий тактовый импульс производит установку триггеров 94, 95 и 96 в такое состояние, при котором срабатывает коммутатор 81 Формирователя 5. Выходной сигнал этого комму 40 татора через выход 42 формирователя 5поступает на инверсный вход 42 элемента 99 Ии запрещает тем самым прохождение тактовых импульсов черезэлемент на синхровходы триггеров 94,95 и 96.В этом состоянии триггеры 94, 95и 96 находятся до окончания формирования всей диаграммы обмена. Установка в нулевое состояние этих триггеров происходит выходным сигналом элемента 101, который срабатывает посигналу разрешения опроса реакцииобъекта с выхода 31 формирователя. Передача кода выбора приемного регистра объекта контроля с выходов 27 ре- гистра 3 (фиг.4) осуществляется с выходов 24 регистра 65 блока 2 (фиг.2) через элементы И 70 70 з, 70 и 70,(фиг. 4) регистра 3 по разрешающемусигналу со входа 48. Этот сигнал является выходным сигналом элемента 102 И(фиг. 7), который срабатывает по первому импульсу с выхода триггера 94.Выходной сигнал коммутатора 81 является разрешающим сигналом для срабатывания элемента 88 И, который.раз-решает поступление счетных импульсовна вход счетчика 78.Счетчик 78 (фиг. 6) формирует последовательность из пятнадцати импульсов. Счетчик 78 обеспечивает развертывание временной диаграммы обмена,управляя коммутацией сигналов с выходов регистра 3 (фиг. 4), которым онсвязан выходами 40. После отсчетапятнадцати входных импульсов срабатывает элемент 84 И, выходной сигнал которого устанавливает триггер 79, вединичное состояние.Триггер 79 устанавливается в единичное состояние по сигналу с выходакоммутатора 80 по окончании первоготактового импульса и находится в этомсостоянии до тех пор, пока триггер 791не будет установлен в единичное состояние. Выходной сигнал триггера 79,производит установку триггера 79 зв нулевое состояние через элемент90 ИЛИ.В течение этого времени (единичного состояния триггера 79 ) поддерзживаются в открытом состоянии соответствующие элементы И коммутаторов82 и 83. При этом со входа 52 Формирователя 5 через коммутатор 83 на выход 18 устройства (фиг. 1) поступаетпоследовательность импульсов информационного воздействия на объект, ас выхода коммутатора 82 выдаются так,товые импульсы, которые синхронизируют прием информационных импульсовобъектом контроля с одной стороны,а с другой стороны синхронизируют подачу сигнала на выход 52 блока 8 регистров и далее через коммутатор 83на выход 18 устройства (фиг. 1).Пятнадцать первых тактовых импульсов формируются сигналом со входа 39блока 5, проходящим через коммутатор82 на выход,После выдачи импульсов окончаниявыдачи тестового воздействия с выхода 29 и опроса реакции объекта с выходов 28 устройства срабатывает коммутатор 71 формирователя 3, выходной12937сигнал которого поступает на вход 30 формирователя 5 (фиг. 6) и устанавливает триггер 79 в единичное состояние. При этом срабатывает одновибратор 91, который через элемент 89 ИЛИ 5 устанавливает счетчик 78 в нулевое состояние. Кроме того, этим же сигналом устанавливается в нулевое состояние триггер 79 На информационный вход триггера 79, поступает нулевой сигнал с триггера 79, поэтому после отсчета пятнадцати импульсов счетчиком 78 триггер 79, выходным синхросигналом элемента 84 И в единичное состояние не устанавливается.Далее устройство переходит в режим приема кода реакции от объекта контроля. Синхронизация приема реакции объекта осуществляется тактовыми импульсами с выхода элемента 87 И, который открыт в данном случае сигналом с единичного входа триггера 79 . Тактовые импульсы поступают на элемент 87 И с выхода элемента И 101.1Отсчет импульсов циклограммы приема кода реакции аналогично описанному осуществляется счетчиком 78. После ;отсчета шестнадцати импульсов триггер устанавливается в нулевое состояние сигналом с выхода счетчика 78. При этом прекращается прохождение тактовых импульсов на выход формирователя 5 через элемент 87 И. Одновременно сбрасываются триггеры 94, 95 .и 96 сигналами с выхода 31 формирователя триггер 93 блока 6 синхронизации. Кроме того, выходным сигналом 43 одновибратора 92 устанавлива ются в единичное состояние регистр 10, который на выходе 58 формирует сигнал запроса прерывания, поступающий через выходы 17 устройства в микропроцессор. 45В процессе работы элемент 85 И осуществляет управление дешифратором 72 формирователя 3. Элемент 86 И осуществляет формирование сигнала окончания выдачи тестового воздействия на объект в случае, когда тактовые импульсы должны опережать информационные.После обработки процессором сигнала прерывания происходит прием в микропроцессор кода реакции аналогично описанному. Далее, если производится безусловное диагнозирование объекта, то объект может быть установлен в ис 39 12ходное состояние. Для этого от микропроцессора через входы 63 поступает управляющее слово, в котором первый, второй и третий разряды находятся в нулевом состоянии, четвертый и пятый разряды задают номер канала в объекте контроля, а восьмой разряд находится в единичном состоянии, Сигнал с выхода восьмого разряда поступает на входы 21 блока 1 ввода-вывода.Блок 7 установки выдает с выхода 62 импульс установки объекта в исходное состояние.Для выключения устройства подается сигнал на соответствующий вход генератора 14. В режиме самопроверки аналогичноописанному осуществляется прием вустройство и запись в блоке 8 специального контрольного кода для проверки оборудования устройства.Далее происходит прием от микропроцессора аналогично описанномууправляющего слова,которое задаетрежим самоконтроля. В этом слове четвертый и пятый разряды, поступающиена регистр 9,.имеют нулевое значениеКроме того, в информации, поступающейна входы 33 блока 4 задания режима,содержится нулевой код. Поэтому в. соответствии с табл. 1 будет возбужденсоответствующий выход дешифратора 73,Далее аналогично описанному необходимо включить генератор 14, послечего устройство начинает функционировать как для режима обмена с режимом контроля. Нулевой код в регистре 9 воспринимается объектом как за-прет на прием информации от устройства.Микропроцессор может принять коданалогично тому, как было описано выше, для анализа работоспособностиустройства, Если принятый код идентичен тому, который передавался на устройство, то оно считается работоспособным,В данном режиме может проверятьсякак правильность формирования тактовых, так и информационных импульсовустройством. Для проверки формирования тактовых импульсов необходимопередавать в устройство код, содержащий только единицы. При пропускетактового импульса в соответствующемразряде преобразованного контрольногокода будет нуль.1 З 129Таким образом, в режиме самоконтроля проверяется как работоспособность оборудования устройства на обеспечение хранения информации, так и реализация временной диаграммы работы.Данное устройство имеет более широкие функциональные возможности, чем известные, так как конструктивные признаки устройства обеспечивают воэможность его использования в иерар,хической системе контроля множества объектов. Кроме того, возможно гибко учитывать. специфику объектов контроля путем обеспечения опережения либо отставания информационных импульсов относительно тактовых.Устройство также позволяет обеспечить эффективное использование микропроцессора высшего уровня управления системы контроля за счет того, что конструктивные признаки обеспечивают взаимодейСтвие с микропроцессором в режиме мультиплексирования без режимов занятого ожидания.Повышение достоверности функционирования устройства достигается эа счет того, что элементы и связи устройства позволяют реализовать режим самоконтроля, в котором проверяется работоспособность как оборудования, формирующего тактовые импульсы, так и оборудования, формирующего информационные импульсы.Формула изобретенияУстройство для контроля, содержащее первый формирователь импульсов, два регистра и блок ввода-вывода, связанный входом-выходом с информационными входами-выходами устройства, выходами - с информационными входами блока регистров ввода-вывода разрядами задания номера канала выходов блока - с соответствующими разрядами информационного входа первого регистра, первым управляющим входом - с первым управляющим выходом блока задания режима, подключенного вторым управляющим выходом к первому управляющему входу блока регистров ввода- вывода, разрядом управления режимом второго управляющего выхода - к управляющему входу первого регистра, третьими управляющими выходами в . к первым информационным входам второго регистра, входами "Управление .режи-, 3739 14 20 мом", Прием и Выдача - к соответствующим разрядам управляющего входа устройства, о т л и ч а ю щ е е с я тем что, с целью расширения функциональных воэможностей устройства и повышения достоверности контроля, в него введены мультиплексор, дешифратор, генератор импульсов, блок синхронизации блок установки, второй формирователь импульсов, блок формирования признаков и блок хранения признаков, подключенный информационными входами к соответствующим разрядам информационного входа блока регистров ввода- вывода, перв.тми информационными выходами - к информационным входам блока формирования признаков, вторыми информационными выходами - к вторым информационным входам второго регистра, управляющим входом - четвертому управляющему выходу блока задания режима, а установочным входом - к соответствующему разряду управляющего входа устройства и к установочным входам первого регистра, блока синхронизации, второго формирователя импульсов, блока регистров ввода-вывода и блока установки, связанного первым управляющим входом со старшим разрядом выхода блока ввода-вывода, вторымуправляющим входом - с управляющим входом первого регистра, выходом - с соответствующим разрядом управляющего выхода устройства, а информационными входами - с выходом генератора импульсов, с первыми информационными входами второго формирователя импульсов и с первыми информационными входами блока синхронизации, подключенного первым управляющим входом к первому управляющему входу блока формирования признаков и к первому управляющему выходу первого формирователя импульсов, первыми информационными выходами - к первым информационным входам первого формирователя импульсов и к вторым информационным входам второго формирователя импульсов, вторыми информационными выходами - к третьим информационным входам второго формирователя импульсов и к вторым информационным входам блока регистров ввода-вывода, управляющим выходом - к второму управляющему входу блока формирования признаков,вторым управляющим входом - к соответствующему разряду второго управляющего Выхода блока задания режима, вторым информационным вхопом - к второму.15информационному выходу блока формирования призйаков, а третьим управляющим входом - к первому управляющему выходу второго формирователя импульсов, соединенного вторым управля ющим выходом с управляющим входом второго регистра, управляющими выходами - с соответствующими разрядами управляющего выхода устройства, с вторым управляющим выходом первого формирователя импульсов ис первыми управляющими выходами блока формирования признаков, первым разрядом третьего управляющего выхода - с первым15 управляющим входом регистра ввода-вывода, четвертыми управляющими выходами - с управляющими входами первого формирователя импульсов, третьим информационным входом - с информационным выходом первого формирователя импульсов, четвертым информационным входом - с первым информационным выходом блока регистров ввода-вывода, а выходом "Контроль" - с контрольным выходом устройства и с третьим информационным входом блока регистров ввода-вывода, связанного четвертым информационным входом с информационнымвходом устройства, а вторыми и третьими информационными выходами - соот- .,ветственно с первыми и вторыми информационными входами мультиплексора,подключенного третьими информационными входами к первому выходу второго регистра, управляющими входами -к третьему управляющему выходу блоказадания режима, а выходом - к первыминформационным входам блока .вводавывода, соединенного вторым информационным входом с выходом дешифратораи с управляющим входом блока заданиярежима, подключенного выходом "Конецоперации" к выходу "Запрос прерывания" второго регистра и к информационному выходу устройства, соединенного адресными выходами с вторымиуправляющими выходами блока формирования признаков и с выходами первогорегистра, а соответствующими разрядами управляющего входа - с входамидешифратора и с входами генератораимпульсов.

Смотреть

Заявка

3883190, 09.04.1985

ПРЕДПРИЯТИЕ ПЯ М-5156

СИДОРЕНКО НИКОЛАЙ ФЕДОРОВИЧ, ОСТРОУМОВ БОРИС ВЛАДИМИРОВИЧ, ТКАЧЕНКО СЕРГЕЙ НИКОЛАЕВИЧ, ТИМОНЬКИН ГРИГОРИЙ НИКОЛАЕВИЧ, ТКАЧЕВ ИГОРЬ ВАСИЛЬЕВИЧ, ХАРЧЕНКО ВЯЧЕСЛАВ СЕРГЕЕВИЧ

МПК / Метки

МПК: G06F 11/30

Метки:

Опубликовано: 28.02.1987

Код ссылки

<a href="https://patents.su/14-1293739-ustrojjstvo-dlya-kontrolya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля</a>

Похожие патенты