Преобразователь двоичного кода в дифференциально-разностный
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
АТЕНТУ ретнои информ рение области формирования да ранга 1 = 2,при вычиспени зователь содер надцать элемен элемента ИЛИ преобразует пя разрядный д ранга т = 2. 1 и Комитет Российской Федерации по патентам и товарным знакам САНИЕ ИЗ(71) Ленинградский механический инстишала Советского Союза ДФУстинова(73) Ленинградский механический институт им.Маршала Советского Союза ДФУстинова(54) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДАВ ДИФФЕРЕНЦИАЛЬНО-РАЗНОСТНЫЙ(57) Изобретение относится к автоматике и вычислительной технике и может быть использовано дляпостроения различных устройств переработки диск(11) 2004945 С3 Ъ 4 712 ации, Цель изобретения - расшиприменения преобразователя за счет дифференциапьно-разностного кообеспечивающего меньшую ошибку и разности чисел (2 - 2 ). Преобрагжит двенадцать элементов И, один - тов ИЛИ, три элемента И - НЕ, два - НЕ и сумматор по модулю два и тиразрядный двоичный код в семиифференциапьно-разностный код п., 1 табл.2004945 20 Продолжение таблицы Выходные сигналы элементов схемыфф п" Номера элементов схемы 22 Уз Уа Ув 26 27 28 29 30 31 32 34 1 0 0 0 0 0 0 1 1 1 1 0 0 0 0 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 0 0 0 О 0 0 0 1 1 1 1 0 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 1 1 1 1 0 0 0 О 0 0 1 1 1 1 1 1 0 0 Выходной код 1 1 1 1 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 1 1 0 0 0 0 0 02004945 21 Продолжение таблицы ормула изобрете ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ДИФФЕРЕНЦИАЛЬНО-РАЗНОСТНЫЙ, содержащий двенадцать элементов И, одиннадцать элементов ИЛИ, три элемента И - НЕ и два элемента ИЛИ - НЕ, причем информационный вход первого разряда преобразователя соединен с первыми входами первого и второго элементов ИЛИ и первого элемента И, выход которого соединен с первым входом первого элемента ИЛИ - НЕ, выход которого соединен с первым входом второго элемента И, второй вход которого соединен с выходом второго элемента ИЛИ, а выходс первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом третьего элемента И, второй вход первого элемента ИЛИ соединен с информационным входом второго разряда преобразователя, информационный вход третьего разряда которого соединен с вторым входом первого элемента И и первыми входами четвертого и пятого элементов ИЛИ, информационный вход четвертого разряда преобразователя соединен с вторым входом пятого элемента ИЛИ и первыми входами шестого элемента ИЛИ и четвертого элемента Ивторой вход которого соединен с вторым входом шестого элемента ИЛИ и информационным входом пятого разряда преобразователя, а выход - с первым входом пятого элемента И, выход четвертого элемента ИЛИ соединен с первым входом шестого элемента И, выход которого соединен с первым входом седьмого элемента ИЛИ, отличающийся тем, что, с 5 целью расширения области применения засчет формирования дифференциально-раэностного кода ранга т = 2, в него введен сумматор по модулю два, первый вход которого соединен с выходом шестого эле мента ИЛИ, а второй вход - с вторымвходом пятого элемента И, первыми входами третьего элемента И, первого элемента И - НЕ, восьмого элемента ИЛИ и информационным входом третьего разряда пре образователя, информационный входпервого разряда которого соединен с первыми входами второго элемента И - НЕ, седьмого элемента И, второго элемента ИЛИ - НЕ и вторым входом седьмого эле мента ИЛИ, выход которого соединен с выходом второго разряда результата преобразователя, информационный вход второго разряда которого соединен с первыми входами девятого и десятого элементов ИЛИ, восьмого элемента И, третьего элемента И - НЕ и вторыми входами шестого элемента И, первого элемента И - НЕ и первого элемента ИЛИ - НЕ, информационный вход четвертого разряда преобразователя соединен с вторым входом третьео элемента И, выход четвертого элемента 11- со своим вторым входом и с вторым входом четвертого элемента ИЛИ, выход коо- З, рого соединен с вторыми входами второгоэлемента И - НЕ и девятого элеме;ия И/1 И, выход которого соединен с первым входом2004945 23 24 Составитель Е.МурзинаТехред М.Моргентал Корректор Н.Милюкова Реда кт ко з 3397 Подписнооспатентаская наб., 4/5 ТиражНПО "Поиск113035, Москва, Ж, Р роизводственно-издательский комбинат "Патент", г. Ужгород, ул. Гага девятого элемента И, второй вход которого соединен с выходом второго элемента ИЛИ - НЕ, второй вход которого соединен с выходом восьмого элемента И, второй вход которого соединен с выходом пятого элемента ИЛИ, второй вход которого соединен с выходом первого элемента ИЛИ и вторым входом восьмого элемента ИЛИ, выход которого соединен с первым входом . девятого элемента И, второй вход которого соединен с выходом третьего элемента И - НЕ, второй вход которого соединен с выходом пятого элемента ИЛИ и вторыми входами второго элемента ИЛИ и седьмого , элемента И, выход которого соединен с ,вторым входом десятого элемента ИЛИ, третий вход которого соединен с выходом третьего элемента И а выход - с первым входом одиннадцатого элемента И, второй вход которого соединен с выходом первого элемента И - НЕ, а выход - с выходом 5 третьего разряда результата преобразователя, выход первого разряда результата которого соединен с выходом двенадцатого элемента И, первый и второй входы ко торого соединены соответственно свыходами второго элемента И - НЕ и одиннадцатого элемента ИЛИ, выходы цетвертого - седьмого разрядов результата преобразователя соединены соответствен но с выходами десятого и девятого элементов И, третьего элемента ИЛИ и сумматора по модулю два.2004945 10 Таблица Изобретение относится к автоматике ивычислительной технике и может быть использовано для построения различных устройств переработки дискретнойинформации,Целью изобретения является расширение области применения преобразователяза счет формирования дифференциальноразностного кода ранга 1 = 2, обеспечивающего меньшую ошибку при вычисленииразности чисел /г 1-г 2/.На чертеже изображен преобразователь двоичного кода в дифференциальноразностный,Преобразователь двоичного кода в дифференциально-разностный содержит элемент ИЛИ 1, элемент И 2, элементы ИЛИ 3,4, элемент И 5, элемент И - НЕ 6, элемент И7, элемент ИЛИ 8, элементы И 9, 10, 11,элемент ИЛИ 12, элемент ИЛИ-НЕ 13, элемент И - НЕ 14, элемент ИЛИ 15, элемент И16, элементы ИЛИ 17, 18, элемент И - НЕ 19,элемент ИЛИ 20, элемент ИЛИ - НЕ 21, элемент И 22, сумматор по модулю два 23, элемент И 24, элемент ИЛИ 25, элементы И 26,27, 28, элемент ИЛИ 29.Функционирование преобразователяиллюстрируется таблицей и происходит следующим образом.На его входы подается параллельныйдвоичный код Х = (х 1.х 5),Выходные сигналы преобразователяформирует семиразрядный дифференциально-разностный код ранга 1=2, обладающий следующим свойством5г 2 г 1 прик 2 г 1 2эцв (192) =г)2 приг 2 г 1 где Зов - сумма числа единиц двоичного кодового слова, получаемого поразрядным сложением по модулю два кодовых слов г 1 и г 2, соответствующим числам г 1 и г 2,По сравнению с прототипом предлагаемый преобразователь формирует на выходе код ранга т = 2, а не ранга 1 = 1, что обеспе чивает большую точность вычислений приего использовании а следовательно, более широкую область применения устройства, так как при выполнении операции вычитания двух чисел г 1 и г 2 разность г = /г 1 - г 2/ 25 единиц при /г 2-г 1/ ти гтединиц при /г 2- г 1/1 и для кода ранга т = 1 возникает большая ошибка в вычисляемой разности чисел г 1 и г 2, что снижает вероятность принятия правильного решения при классифи кации и распознавании образов.(56) Авторское свидетельство СССРМ 1592943, кл. Н 03 Н 7/12, 1990,2004945 Входной код ММ п/и Хв Х 4 Хз Хг Х 1 О 1 0 1 0 1 0 1 1 1 0 0 0 0 1 1 1 0 1 0 1 0 1 13 14 15 16 17 18 192021 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 1 1 1 1 1 0 0 0 0 0 О 0 О 0 0 0 0 0 О 0 0 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 0 О 0 1 1 0 0 1 1 0 0 1 1 0 0 1 0 0 1 1 0 0 Продолжение таблицы Выходные сигналы элементов схемы10 2004945 Выходные сигналы элементов схемы ВМ пlп 10 11 15 16 2 3 1 1 О О 23 24 25 26 27 38 39 40 О О О Номе а элементов схемы О О О 1 1 Продолжение таблицы14 2004945 13 Выхо ные сигналы элементов схемы ЬЬМ п/и 18 15 14 21 10 19 20 24 23 21 20 18 19 1 1 0 0 1 1 0 0 0 1 1 0 0 0 0 0 0 0 0 1 1 1 1 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 0 О О 0 0 0 0 0 0 0 0 0 0 0 О 0 Номе а элементов схемы 0 0 0 0 1 0 0 0 0 0 0 0 0 0 О 0 0 0 0 0 0 0 О 0 0 О 0 0 1 Продолжение таблицы15 2004945 8 ыхо ные сигналы элементов схемы ММ и/и 20 10 12 21 14 15 17 18 19 20 23 22 24 25 0 .0 0 0 0 0 1 1 1 1 1 1 1 0 0 0 0 О 0 0 1 1 1001 118 2004945 ММ ии Уу Уь У 1 Уз 13 22 33 32 30 29 27 28 26 1 О 0 0 0 0 0 14 15 16 17 18 19 20 21 0 0 О 0 О 0 0 0 1 22 23 24 25 26 27 28 29 30 31 1 1 О 3 5 6 7 8 9 10 11 12 13 Выходные сигналы элементов схемы1 1 1 1 1 1 1 1 0 О 0 О 0 0 О 0 1 1 0 0 О О О 0 0 О 0 0 О 1 1 1 1 1 1 1 0 0 0 0 0 0 1 1 1 1 0 0 0 0 0 0 1 1 Продолжение таблицы Выходной код
СмотретьЗаявка
04954176, 27.06.1991
Ленинградский механический институт им. Маршала Советского Союза Д. Ф. Устинова
Музыченко Олег Николаевич, Лукоянов Виталий Павлович, Ильин Андрей Юрьевич
МПК / Метки
МПК: H03M 7/12
Метки: двоичного, дифференциально-разностный, кода
Опубликовано: 15.12.1993
Код ссылки
<a href="https://patents.su/12-2004945-preobrazovatel-dvoichnogo-koda-v-differencialno-raznostnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь двоичного кода в дифференциально-разностный</a>
Предыдущий патент: Преобразователь параллельного унитарного кода в дифференциально-разностный код
Следующий патент: Иерархическая сеть связи
Случайный патент: Способ обработки металла газом