Специализированный вычислитель для обработки сканерных изображений

Номер патента: 1357979

Авторы: Батраков, Гавенко

ZIP архив

Текст

-элект пти еск ето ои разверткои в. Цель изобр ства изображ жит блоки 1 и ржки, блок 3 ов ИЛИ, генер льсов, блок 45В.Г кач е о СССР1985.СССР1985. зад мен имп льст 15/2 ство 15/6 говых реги 3 ключа, 2 ти находит и,амяражасс(54) (57) РОВАННЫЙ ВЫЧИСЛИТЕЛЬ КАНЕРНЫХ ИЗОБРАЖЕНИЙ е относится к вычиске и может быть исобработки цифровых лучаемых с помощью ПЕЦИАЛИЗИ РАБОТКИ С зобретени ной техни ения. Послива изобре 5 памят лител лок)й пол ано длений,массив из ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ОПИСАНИЕ ИЗОБРЕТЕНК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(56) Авторское свидетВ 1134945, кл. С 06 РАвторское свидетелВ 1309892, кл. С 06 Е ных приборов с конипространства предетения - повышение ения. Устройство со 5 памяти, элементы ключей, блок 4 элеатор 6 тактовых 7 совпадения, блок 8 тров, блок 9 обработсчетчика. В блоке 1 я исходный массив изо обработки исходного ений устройством в находится обработанражения. 3 з.п, ф-,пы,15 135797 второго. узла сдвиговых регистров, выход второго регистра соединен с входом вычитаемого второй схемы вычитания, первый и второй выходы второго5 узла ключей соединены с вторыми входами режима сдвига первого и второго узлов сдвиговых регистров, выход генератора импульсов соединен с третьим входом режима сдвига второго узла 1 О сдвиговых регистров, выход третьего ключа соединен с вторыми информационными входами первого и второго регистров, третий управляющий вход блока соединен со счетным входом 15 первого счетчика и третьим входом режима сдвига первого узла сдвиговых регистров, третий информационный вход блока соединен с информационны 9 16ми входами третьего ключа, выход первого счетчика соединен с входом установки в начальное состояние схемы памяти и входом отключения генератора тактовых импульсов, выход второго узла сдвиговых регистров соединен с первым выходом блока, выход первого узла сдвиговых регистров соединен с вторым выходом блока.4, Вычислитель по п.1, о т л ич а ю щ и й с я тем, что блок элементов ИЛИ содержит Р элементов ИЛИ, входы с первого по четвертый блока соединены с входами с первого по четвертый К-го элемента ИЛИ соответст-., венно, где К= 1 Р, выходы с первого по Р-й элементов ИЛИ являются выходом блока.1 1357979Изобретение относится к вычислительной технике и может быть использовано для цифровой обработки изображений, получаемых с помощью оптикоэлектронного прибора с коническойразверткой пространства предметов,Цель изобретения - повышение качества изображения,В процессе формирования изображения в оптико-электронных приборахс конической разверткой пространствапредметов выборку осуществляют построке с коэффициентом перекрытиясмежных элементов К =2. Следовательпчно, в строке смежные элементы разложения в пространстве предметов перекрываются на 503. Поэтому в результате интегрирования по площадиприемником лучистого потока выходные смежные видеосигналы Ви Вимеют общую составляющую В г, причем(1), (2)В ,В пК+1, (1),и отличающиеся части Ви В Цопустим, что в строке имеется такаятриада смежных видеосигналов, чтовыполняется равенство В =В =В,. (3) Тогда имеют возможность на основании,цанных такой триады (к, Вк) определить значения видеосигналов В, соответствующие одной из составляющей видеосигнала В что эквивалентно удвоению пространственного разрешения по строке оптико-электронного прибора. При этом поиске триады должны быть исключены минимальные В и максимальные В, значенияминцифровых видеосигналов, как неинформативные, Преобразование исходной строки выполняют по Формулам(4)Вп при ц К 3 (5)Впри ц - К 3 (6)В+ Вп - Вп при ци, (7)р 5 10 15 20 25 30 35 40 45 50 маловероятно, эта строка исхоцногоизображения остается без изменений.На фиг.1 представлена структурная схема предлагаемого вычислителя:на фиг.2 - структурная схема блокасовпадения; на Фиг,3 - структурнаясхема, блока обработки; на фиг. 4временные диаграмыы работы вычислителя.; на фиг, 5 - временные диаграммыработы блока обработки, на фиг . 6структурная схема, блока ключей,нафиг,7 - исходное распределение яркостей в строке видеосигнала; на Фиг,8 -строка цифровых видеосигналов дообработки; на фиг,9 - то же, послеобработки.Вычислитель содержит блок 1 памяти, элемент 2 задержки, блок 3 ключей, блок 4 элементов ИЛИ, блок 5памяти, генератор 6 тактовых импульсов, блок 7 совпадения, блок 8 сдвиговых регистров, блок 9 обработки,ключ 10, элемент 11 задержки, счетчик 12, ключ 13, элементы 14 и 15задержки, счетчик 16 и ключ 17,Блок 7 сддержит компаратор 18,элементы 19 и 20 задержки, ключи 21и 22, компаратор 23, схемы 24 и 25сравнения и элемент И 26,Блок 9 содержит схему 27 памяти,сумматор 28, генератор 29 тактовыхимпульсов, сумматор 30, схему 31 вычитания, узлы 32 и 33 сдвиговых регистров, схему 34 вычитания, регистры 35 и 36, ключ 37, узел 38 ключей,генератор 39 импульсов, элемент 40задержки, счетчик 41, ключ 42, узел43 сдвиговых регистров, счетчик 44,ключ 45 и узел 46 ключей,Блок 3 содержит ключ 47 и элемент48 задержки. Сигнал с третьего входаблока 3 запирает ключ 49 и отпираетключ 47, Сигнал с второго входа блока3 отпирает ключ 49 и запирает ключ 47.Блок 4 выполнен в виде блоков изР параллельных четырех входовых элементов ИЛИ. Блок 8 состоит их двухячеек (регистров), связанных междусобой для осуществления сдвига, причем первая ячейка входная, а втораявыходная, Счетчик 16 выполнен одноразрядным, Разрядность счетчика 12 устанавливается достаточнои для за где и - количество видеосигналов висходной строке.Если в какой-либо строке отсутствует триада смежных элементов, удовлетворяющая условию (3), что очень писи в двоичном коде величины и.55Период следования строчных синхроимпульсов с второго выхода блока 1 памяти равен периоду воспроизведениястрок видеосигналов Т, Максимальное3 13579время обработки одной строки в блоке9 устанавливается не более т . длительность строчных синхроимпульсовТ , Формируемых на втором выходеблока 1, устанавливается равной Тс=1/ф где ф, - частота воспроизведения видеосигналов на выходе блока 1.Время задержки сигналов на элементах2, 11 и 14 устанавливается равнымТ, а в элементе 15 равным Т = Т+ 10+3/2 ф,.Ключ 17 открывается .с задержкой,равной Т . Время задержки сигналана элементах 19 и 20 устанавливаетсяравным Тд (периоду следования видео сигналов). В узле .46 ключей первыевход и выход постоянно соединены.Узел 43 конструктивно аналогичен блоку 8 за исключением того, что в узле43 сдвиговых регистров выход первого 20регистра соединен с первым выходомузла, а выход второго регистра - свторым выходом. Каждый из узлов 32и 33 сдвиговых регистров состоит извходного и выходного сдвиговых регистров с длиной и регистров каждыйи затвора переноса между ними, Третьи входы соединены с управляющимивходами входных регистров, а вторыевходы связаны с управляющими входами Здвыходных сдвиговых регистров. Четвертые входы соединены с управляющимвходом затвора переноса, Соответственные регистры сдвиговых регистровсоединяются через затвор переноса 35между собой при наличии на управляющем входе затвора переноса управляющего импульса. Время задержки на элементе 40 устанавливается ревным Т -си40Вычислитель работает следующимобразом,Блоки 1 и 5 памяти установленыв начальное положение в исходномсостоянии, причем в блоке 1 построчно записан исходный Фрагмент изображения. В исходном состоянии счетчики12 и 16 обнулены, в блоке 3 ключейпервый вход соединен с его первымвыхоДом, генераторы 6 и 29 тактовыхимпульсов отключены, блок 5 подготовлен к записи, ключи 10, 17, 21, 22и 37 закрыты, ключ 13 открыт, в узле46 ключей первый вход соединен с егопервым выходом, в ключевом блоке 38первый вход соединен с его первымвыходом, схема 27 памяти и генератор39 импульсов отключены. 79 4При включении устройства блок включается на воспроизведение, блок 5 - на запись. С первого выхода блока 1 построчно последовательно на вход элемента 2 задержки и первый вход блока 7 совпадения поступают серии синхроимпульсов и циФровых видеосигналов, причем частота следования последних равна ф, . Элемент 2 задержки задерживает эти серии на длительность периода следования строчных синхроимпульсов Т , С выхода элемента 2 задержки циФровые видеосигналы поступают на первый вход блока 3. С второго выхода блока 1 строчные синхроимпульсы длительностью Т, поступают на третий вход блока 3, благодаря чему его первый вход соединяется с его первым выходом, на вход запуска генератора 6 тактовых импульсов, который запускается для Формирования п импульсов с частотой ф второй вход блока 7 совпадения и приводит его в исходное состояние, второй вход блока 8 сдвиговых регистров, благодаря чему происходит перенос содержимого первой его ядейки во вторую, вход элемента 15, где задержкивается сигнал на время Т, первый управляющий вход ключа 10 и открывает его, второй управляющий вход ключа 13 и закрывает его, вход сброса счетчика 12 и обнуляет его, управляющий вход ключа 17" и открывает его только на время длительности строчного синхроимпульса Т , через элемент 14 задержки, где задерживается на длительность периода следования строчных синхроимпульсов Тс, на второй вход блока 9 обработки. Через открытый ключ 17 поступает на второй вход блока 3 содержимое счетчика 16. С выхода генератора 6 тактовых импульсов импульсы с частотой ф, поступают на пятый вход блока 9 и через предварительно открытый ключ 10 проходят на первый вход счетчика 12, где подсчитываются, В блоке 7 совпаденияпоследовательно сравниваются каждые три смежных видеосигнала (триада). Если в строке определена триада смеж. ных видеосигналов, удовлетворяющая условию (3), с первого выхода блокаи7 значение Взаписывается в первую ячейку блока 8 через его первый вход, а с второго выхода блока 7 управляющий импульс поступает на второй уп 5 135 равляющий вход ключа 10 и закрывает его, на второй вход ключа 13 и открывает его, на второй вход счетчика 16 и изменяет его содержимое с "0" на "1" и через элемент 11, в котором задерживается на время Т проходит на четвертый вход блока 9. Синхроимпульсы, поступающие на второй вход блока 8, обеспечивают перезапись содержимого первой его ячейки во вторую, С выхода блока 8 сдвиговых регистров значение В поступает на шестойивход блока 9.Если в строке не найдена (ввиду ее отсутствия) триада смежных видеосигналов, удовлетворяющая условию (3) с первого выхода блока 7 на первый вход блока 8 поступает нулевое значение яркости, а на втором выходе блока 7 формируется управляющий импульс. В результате этого ключ 10 останется открытым, ключ 13 - закрытым, состояние счетчика 16 сохраняется нулевым, а на четвертый вход блока 9 через время Тс с выхода элемента 11 задержки не поступает управляющий импульс.Очередной синхроимпульс с второго. выхода блока 1, открыв ключ 17, обеспечивает этим поступление очередного значения счетчика 16 на второй вход блока 3 ключей, Через время Т синхроимпульс с выхода элемента 15 задержки поступает на первый вход счетчика 16 и обнуляет его, Поступление на второй вход блока 3 нулевого сигнала с выхода счетчика 16 сохраняет соединение первого входа блока 3 с первый его выходом, В этом случае цифровые видеосигналы проходят последовательно через блок 3 с задержкой на время Т и блок 4 элементов ИЛИ на вход блока 5 и записываются в нем. Этот режим работы соответствует случаю, когда в исходной строке отсутствует триада, удовлетворяющая условию (3).Если на второй вход блока 3 поступает единичный сигнал с выхода счетчика 16, этим обеспечивается соединение первого входа блока 3 с вторым его выходом и поддержание на его первом выходе нулевого сигнала. В этом случае цифровые видеосигналы проходят через блок 3 на первый вход блока 9 обработки. Этот режим работы соответствует случаю, когда в исходной строке определена триада, удовлетворяющая условию (3).7979Преобразованные в блоке 9 по формулам (4) - (7) цифровые видеосигналы, т,е. две части (левая и правая) 51015 20 25 30 35 40 45 50 строки В соответственно с первого и второго выходов блока 9, через блок 4 элементов ИЛИ поступают на вход блока 5 памяти и записываются последовательно в нем. Если в строке Ви не определена триада смежных видеосигналов, удовлетворяющая условию (3), блок 9 работает аналогично, но только с нулевыми значениями цифровых видеосигналов. Поэтому на его выходах формируются нулевые сигналы, которые не влияют на запись в блок 5 необработанных цидровых видеосигналов с первого выхода блока 3, В последующих циклах вычислитель работает аналогично,Блок 3 ключей работает следующимобразом (фиг.6).В исходном состоянии ключ 49 открыт, а ключ 47 закрыт. Благодаря этому поступающие на первый вход блока3 видеосигналы проходят последовательно через открытый ключ 49 и элемент 48, где задерживаются на времяТ, на первый выход блока 3. При поступлении на третий вход блока 3 ключей синхроимпульса длительностьюТ т.е. на второй вход ключа 49 итретий вход ключа 47, ключ 49 открывается, а ключ 47 закрывается. Навтором выходе блока 3 в этом случаеустанавливается напряжение, соответствующее нулевому сигналу. При поступлении на второй вход блока 3 единичного управляющего импульса, т.ена третий вход ключа 49 и второйвход ключа 47, ключ 49 закрывается,а ключ 47 открывается, В результатеэтого видеосигналы с первого входаблока 3 проходят через открытый ключ47 на второй вьглод блока 3. При этомна первом выходе последнего устанавливается напряжение, соответствующеенулевому сигналу. Одновременное поступление управляющих импульсов навторой и третий входы блока 3 исключается введенной задержкой открытияключа 17 на время Т ц с момента поступления на его управляющий входсинхроимпульса. Блок 7 совпадения работает следующим образом.В исходном состоянии на выходах схем 24 и 25 сравнения формируются нулевые сигналы. С второго входа бло40 45 50 55 7 135 ка 7 строчный синхроимпульс поступает на вход ключа 21, закрывая его, и на вход ключа 22, открывая его. Затем . с первого входа блока 7 видеосигналы в параллельном коде через открытый ключ 22 поступают на вход компараторов 23 н 18, на первый вход первой схемы 24 сравнения и последовательно проходят через первый 19 и второй 20 элементы задержки на первые входы закрытого ключа 21 и второй схемы 25 сравненияНа элементах 19 и 20 видеосигналы задерживаются на время, равное периоду следования видеосигналов 1/ ф, С выхода элемента 19 видеосигнал также поступает на вторые входы схем 24 и 25 сравнения. Поэтому на первый и второй входы схемы 24 сравнения одновременно поступают видеосигналы Ви Всоответственно,и иа на первый и второй входы схемы 25 сравнения в это же время поступают видеосигналы В , и ВсоответственП ино.Следовательно, в схемах 24 и 25 сравнения производится проверка выполнения условия (3). При равенстве видеосигнала на обоих входах схемы 24 сравнения на ее выходе формируется единичный сигнал, который поступает на первый вход элемента И 26. При равенствен видеосигналов на обоих входах схемы 25 сравнения на ее выходе также формируется единичный сигнал, который поступает на второй вход элемента И 26. В противном случае на выходах схем 24 и 25 сравнения формируются нулевые сигналы, Компаратор 23 только при наличии на его входе максимального значения видеосигнала, например11111111, формирует на своем выходе нулевой сигнал, Компаратор 18 только при наличии на своем входе минимального значения , видеосигнала, например 00000000 В, формирует на своем выходе нулевой сигнал . Если значение видеосигналаьВ отличается от минимального и максимального, на выходах компараторов 18 и 23 формируются единичные сигналы, которые соответственно поступают на четвертый и третий входы элемента И 26. При наличии нулевого сигнала хотя бы на одном из входов элемента И 26 на выходе последнего формируется нулевой сигнал, и состояние ключей 21 и 22 не изменяется. При наличии на четырех входах элемента 7979 8И 26 единичных сигналов одновременно, что соответствует случаю выполнения условия (3) для триады смежных видеосигналов, а также справедливос. ти неравенства ча его выходе формируется единичныйсигнал, который поступает на второйвыход блока 7, второй вход ключа 21и открывает его, что обеспечиваетпрохождение видеосигнала В на первыйивыход блока 7, и на третий вход клю-,"ча 22 и закрывает его. В дальнейшихциклах блок 7 совпадения работаетаналогично.Блок 9 обработки работает следую щим образом.20В исходном состоянии оперативнаясхема 2 памяти находится в начальном положении для записи строки видеосигнала, первый вход узла 46 сое динен с его первым выходом, ключ 37закрыт, счетчики 41 и 44 обнулены.На второй вход блока 9 с выхода элемента 14 задержки поступает синхроимпульс, который затем проходит начетвертые входы 32 и 33 сдвиговыхрегистров, благодаря чему происходитпараллельный перенос содержимоговходного сдвигового регистра в выходной сдвиговый регистр, на вход режима записи схемы 27 памяти и включаетего на запись, на первый вход узла43 сдвиговых регистров и переноситсодержимое его первого регистра вовторой и через элемент 40 задержки,в котором задерживается на время 1/ф на .управляющий вход генератора 39 импульсов, который запускается для формирования и тактовых импульсов с частотой Ф на второй вход ключа 45 и открывает его на время Т ,. Одновременно с второго выхода блока 3 на первый вход блока 9 пос" тупают серии из синхроимпульса и п цифровых видеосигналов В" каждая и проходят на первый вход узла 46 ключей, Синхроимпульс, поступающий на первый вход узла 46, обеспечивает его переключение вположение, при котором его первый вход соединен . только с его первым выходом. Поэтому видеосигналы В" проходят через узелч46 на первый вход схемы 27 и записываются в ней. При поступлении с выхода элемента 11 задержки управ 9 135 ляющего импульса на четвертый вход блока 9 он проходит на второй вход ключа 37 и открывает его на время своей длительности, на второй вход узла 38, благодаря чему его первый вход соединяется с вторым выходом, ,на вход режима чтения схемы 27 и переключает ее на воспроизведение записанных видеосигналов в обратном направлении с задержкой на время 2/ , т.е, в направлении, обратномо фзаписи, на второй вход генератора 29 тактовых импульсов и запускает его для формирования тактовых импуль. сов с частотой Ф , на второй входо фузла 46, который по этому импульсу первый свой вход соединяет с вторым Выходом, т,е. первый вход узла 46 Ключей оказывается соединенным с первым и вторым его выходами. Это обеспечивает прохождение следующих видеоП и сигналов В, начиная с Р , на второй выход узла 46, а также запись и схему 27 памяти значения видеосигнала В" , С выхода блока 8 на шестой вход блока 9, т.е. На первый вход ключа 37, постоянно поступает текущее значение. В , которое во времяиоткрытия ключа 37 проходит через него на вторые входы первого 35 и второго 36 регистров соответственно и записывается в них. С выхода схемы 27 памяти видеосигналы В и, начиная со значения В , последовательно спчастотойпоступают на первый иовторой входы сумматора 30, выходной сигнал которого, равный 2 В поступает на первый вход схемы 34 вычитания, на второй вход которой с выхода регистра 36 поступает не записанное ранее значение В, . Полученная разиность (2 В - В " ) с выхода схемы 34 вычитания поступает на первый вход регистра 36 и записывается в нем, а также на первый вход узла 33 сдвиговых регистров и записывается в его первый регистр. Таким образом, осуществляется преобразование видеосигналов В" по формулам (5) и (4).С второго выхода узла ключей видеП л осигналы В , начиная с В , послечдовательно поступают на первый и второй входы сумматора 28, выходной сигнал которого, равный 2 В , поступает на первый вход схемы 31 вычитания, на второй вход которой с выхода регистра 35 поступает записанное значение В. Полученная разность (2 В - п 7979 10В) с выхода схемы 31 поступает на,первый вход регистра 35 и записывается в нем, а также на первый вход узла 32 сдвиговых регистров и записывается в его последний регистр, Таким образом, осуществляется преобразование видеосигналов В" по формулам(6) и (7) .Тактовые импульсы с частотой Ф,с выхода генератора 29 поступают натретий вход узла 33 сдвиговых регист"ров. Поступление каждого тактовогоимпульса обеспечивает сдвиг содержимого всех регистров узла 33 на одинрегистр в сторону последнего регистра, С выхода генератора 6 тактовыхимпульсов на пятый вход блока 9 поступают тактовые импульсы с частотойи проходят на третий вход узла 32ои второй вход счетчика 44. Поступление каждого тактового импульса натретий вход узла 32 обеспечиваетсдвиг содержимого всех регистров 25 узла 32 на один регистр в сторонупервого регистра. Счетчик 44 считает,поступающие на его второй вход тактовые импульсы. К моменту поступления очередного синхроимпульса обработка заканчивается, С выхода ключа13 на третий вход блока 9 поступаетзначение К либо нулевой сигнал ипроходит на второй вход узла 43, гдезаписывается в первый регистр. ПосЭ 5тупление очередного синхроимпульсана второй вход узла 43 сдвиговых регистров производит перенос содержимого его первого регистра,т.е. значения К, для первой строки, во второй 4 О его регистр и, одновременно, передачу значения Кг через открытый ключ45 на первый вход счетчика 44 в обратном коде. При заполнении счетчика44, т.е. после прихода на его второй 45 вход (и - К - 1) тактовых импульсов,на его выходе формируется управляющий импульс, который поступает напервый вход генератора 29 и отключает его и на вход начальной установки схемы 27 памяти и возвращает егов начальное положение (для записи).Поступление затем задержанного синхроимпульса с выхода элемента 40 задержки на второй вход ключа 42 обеспечивает открытие последнего на время Тщ . Благодаря этому с выхода узла 43 (выхода его второго регистра)значение К, через открытый ключ 42поступает на первый вход счетчика12 79 50 1113579 41 и записывается в нем в обратном коде. Поступление очередного синхроимпульса на второй вход блока 9 и его прохождение на четвертые входы узлов 32 и 33 сдвиговых регистров обеспе 5 чивает параллельный перенос содержимого всех регистров каждого входного сдвигового регистра 3 соответ ствующие регистры каждого выходного сдвигового регистра, После запуска генератора 39 с его выхода импульсы поступают на второй вход счетчика 41, где подсчитываются, и через узел 38 на второй вход узла 33, что обеспечивает последовательный сдвиг содержимого его выходного регистра в направлении, противоположном записи, т.е. в сторону первого регистра, являющегося выходом узла 33 сдви говых регистров и первым выходом блока 9. При заполнении счетчика 41, т.е. после прихода на его второй вход (и - К) тактовых импульсов, на выходе счетчика 41 формируется уп равляющий импульс, который поступает на третий вход узла 38, благодаря чему его первый вход соединяется с его первым выходом. Поэтому импульсы начиная с (и + К - 1)-го, с выхода генератора 39 проходят через узел 38 ключей на второй вход узла сдвиговых регистров, что обеспечивает последовательный сдвиг содержимого его выходного сдвигового регистра в35 направлении записи, т.е. в сторону первого регистра, являющегося выходом узла 32 и вторым выходом блока 9. В последующих циклах вычислитель работает аналогично. Синхроимпульсы с второго выхода блока 1 поступают на четвертый вход блока 4 элементов ИЛИ, с выхода которого проходят на вход блока 5 и записываются в нем.После обработки значения Вмогут , превйшать значения В фиг.9, а.также значения В могут быть отрицательными. Поэтому в вычислителе необходимо вычисляемые разности в схемах 31 и 32 вычитания в указанных случаях преобразовывать следующим образом.В.д = В = 00000000 В приВ. = Вс = 11111111 В приф (с55 разование полученных видеосигналовВ (фиг.8) к виду, показанному нафиг.9, которые по точности воспроизведения мало отличаются от исходных(фиг,7). Это соответствует повышениюдетальности получаемых с помощьюоптико-электронных приборов изображений, т,е, достижению поставленнойцели изобретения. Формула и з о б р е т е н и я 1. Специализированный вычислитель для обработки сканерных изображений, содержащий два блока памяти, генера-, тор тактовых импульсов, три элемента задержки, блок сравнения, блок сдвиговых регистров, ключ, блок ключей, первый выход первого блока памяти соединен с информационным входом блока сравнения и через первый элемент задержки с информационным входом блока ключей, первый выход блока сравнения соединен с информационным входом блока сдвиговых регистров, выход генератора тактовых импульсов соединен с входом первого ключа, второй выход первого блока памяти соединен с входом запуска генератора тактовых импульсов, с управляющим входом блока сравнения, с входом режима сдвига блока сдвиговых регист-ров и с первым управляющим входом первого ключа, о т л и ч а ю щ и й - с я тем, что, с целью повышения качества изображения, в него введены блок элементов ИЛИ, блок обработки, два счетчика, два ключа, элемент задержки, причем первый выход блока ключей соединен с первым входом блока элементов ИЛИ, второй выход блока ключей соединен с первым информационным входом блока обработкй, второй выход первого блока памяти сое" динен через второй элемент задержки с первым управляющим входом блока обработки, выход первого ключа соединен со счетным входом первого счетчика, выход которого соединен с информационным входом второго ключа, выход которого соединен с вторым ичформационг ным входом блока обработки, второй выход блока сравнения соединен с вторым управляющим входом первого ключа,первым управляющим входом второгоТаким образом, в предлагаемом вычислителе реализуются формулы (4)- (7), что позволяет выполнить преобключа, счетным входом второго счетчика и через третий элемент задержкис вторым управляющим входом блока25 13 13579обработки, выход генератора тактовыхимпульсов соединен с третьим управляющим входом блока обработки, выход. блока сдвиговых регистров соединенс третьим информационным входом бло 5ка обработки, выход третьего ключасоединен с первым управляющим входомблока ключей, первый и второй выходыблока обработки соединеныс вторым итретьим входами блока элементов ИЛИсоответственно, второй выход первогоблока памяти соединен с вторым управляющим входом блока ключей, четвертым входом блока элементов ИЛИ, входом сброса первого счетчика, вторымуправляющим входом второго ключа,управляющим входом третьего ключаи иерез четвертый элемент задержкис входом сброса второго счетчика,выход которого соединен с информационным входом третьего ключа, выходблока элементов ИЛИ соединен с информационным входом второго олока памяти.2. Вычислитель по п.1, о т л ич а ю щ и й с я тем, что блок сравнения содержит два ключа, два элемента задержки, два компаратора,две схемы сравнения, элемент И, входпервого ключа соединен с информационным входом блока, управляющий входблока соединен с первыми управляющимивходами первого и второго ключей,Выход элемента И соединен с вторымч 5и управляющими входами первого и второго ключей, выход первого ключасоединен с входами первого и второгокомпараторов, первым входом первойсхемы сравнения и входом первого 40элемента задержки, выход которогосоединен с вторым входом первой схе-мы сравнения, первым входом второйсхемы сравнения и входом второго элемента задержки, выход которого соединен с вторым входом второй схемысравнения и входом второго ключа, выход которого соединен с первым выходом блока, выход элемента И соединенс вторым выходом блока, выходы первого и второго компараторов соединены,с первым и вторым входами элементаИ соответственно, выходы первой иВторой схем сравнения соединены стретьим и четвертым входами элементаИ соответственно.3. Вычислитель по п.1, о т л и -а ю щ и й с я тем, что блок обработки содержит два сумматора, две 791 чсхемы вычитания, три узла сдвиговых регистров, два регистра, генератор тактовых импульсов, элемент задержки, два счетчика, два узла ключей, три ключа, генератор импульсов, схему памяти, первый информационный вход блока соединен с информационным входом узла ключеи, первый выход которого соединен с информационным входом схемы памяти, второй выход первого узла ключей соединен с входами первого и второго слагаемых первого сумматора, выход которого соединен с входом уменьшаемого первой схемы вычитания, выход первой схемы вычитания соединен с информационным входом первого узла сдвиговых регистров и первым информационным входом первого регистра, выход которого соединен с входом вычитаемого первой схемы вычитания, первый управляющий вход блока соединен с первыми входами режима сдвига с первого по третий узлы сдвиговых регистров, входом режима записи схемы памяти, управляющим входом первого ключа и через элемент задержки с входом запуска генератора импульсов и управляющим входом второго ключа, второй информационный вход блока соединен с информационным входом третьего узла сдвиговых регистров первый и второй выходы которого соединены с информационными входами первого и второго ключей соответственно, выходы первого и второго ключей соединены с информационными входами первого и второго счетчиков соответственно, выход генератора импульсов соединен с информационным входом второго узла ключей и счетным входом второго счетчика, выход которого соединен с первым управляющим входом второго узла ключей, второй управляющий вход блока соединен с управляющими входами третьего ключа и первого узла ключеи, вторым управляющим входом второго узла ключей и входом режим чтения схемы памяти, выход кбторой соединен с входами первого и второго слагаемых второго сумматора второй управляющий вход блока соединен с входом запуска генератора тактовых импульсов, выход второго сумматора соединен с входом уменьшаемого второй схемы вычитания, выход которой соединен с первым информационным входом второго регистра и информационным входом1357979 70 Г 7 Яиц 70 Редактор И,Горна Корректор В.Бутяг каз 6001/5 исноеР роизводственно-полиграфическое предприятие, г.ужгород, ул. Проектная, 4 Составитель В,Бо Техред М.Ходанич Тираж 671Государственного комите делам изобретений и отк , Москва Ж, Раушская По С ыти б,

Смотреть

Заявка

4043376, 21.02.1986

ВОЕННЫЙ ИНЖЕНЕРНЫЙ КРАСНОЗНАМЕННЫЙ ИНСТИТУТ ИМ. А. Ф. МОЖАЙСКОГО

БАТРАКОВ АНАТОЛИЙ СЕМЕНОВИЧ, ГАВЕНКО ВИКТОР ВАСИЛЬЕВИЧ

МПК / Метки

МПК: G06F 15/62

Метки: вычислитель, изображений, сканерных, специализированный

Опубликовано: 07.12.1987

Код ссылки

<a href="https://patents.su/11-1357979-specializirovannyjj-vychislitel-dlya-obrabotki-skanernykh-izobrazhenijj.html" target="_blank" rel="follow" title="База патентов СССР">Специализированный вычислитель для обработки сканерных изображений</a>

Похожие патенты