Устройство для контроля статистических анализаторов (его варианты)
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1144111
Авторы: Демченко, Равикович, Свердличенко, Сухинин
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИН 9) ОАб 06 Р 11/О 6 Р 1536 ЕНИЯ устроист п 971. свидетельство 06 Р 11/00,973 (прототип) рмационныхбразцовоговыходы блоонтроля соепервыми гру ховторои группа дов блока кон нала соответс и оля вени а инеания и ло ы соответств паой вми входов пернения, вторые соединены с в второи схем группы входов котор ходами первого и вт оро. ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПЮ ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ ОПИСАНИЕ ИЗОБР АВТОРСКОМУ СВИДЕТЕЛЬСТВ(56) 1. Авторское свидетельство СССРВ 392501, кл. й 06 = 11/00,С) 06 ) 15/36, 12. Авторское СССРВ 462180, кл. б06 Г 15/36, 1(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ СТАТИСТИЧЕСКИХ АНАЛИЗАТОРОВ (ЕГО ВАРИАНТЫ), (57) 1. Устройство для контроля статистических анализаторов, содержащее генератор импульсов, два формирователя образцового сигнала, два формирователя вида корреляционной зависимости, два фильтра нижних частот, блок задержки и блок контроля образцового сигнала, причем выход генератора импульсов соединен с первым тактовым входом блока контроля образцового сигнала, с информационными входами первого формирователя образцового сигнала и через блок задержки с вторым тактовым входом блока контроля образцового сигнала и, с информационными входами второго формирователя образцового сигнала, выходы первого и второго формирователей образцового сигнала соединены соответственно с входами первого и второго формирователей вида корреляционной.зависимости соответственно, выходы которых соединены с входамиг.первого и второго фильтров нижних частот соответственно, выходы которых образуют первый и второй выходы ва соответственно, блок контроля образцового сигнала содерт два счетчика и запоминающий блок, ричем счетные входы первого и второго счетчиков являются первым и вторым тактовыми входами блока контроля образцового сигнала соответственно, выход блока контроля образцового сигнала соединен с входами сброса первого и второго Формирователей образцового сигнала, о т л и ч а ющ е е с я тем, что, с целью повышения производительности контроля, блок контроля образцового сигнала дополнительно содержит блок задания интервалов контроля, две схемы сравнения, группу сумматоров по мо-. дулю два, группу элементов И и два элемента ИЛИ, причем выходы первого С и второго Формирователей образцовоо сигнала соедине;ы с первои и го счетчиков соответственно, выходпервой схемы сравнения соединен свходом разрешения записи запоминающего блока и с первым входом первогоэлемента ИЛИ, выход которого соединен с входом сброса первого счетчика,выход второй схемы сравнения соединен с входом сброса второго счетчика, с первыми входами элементов Игруппы и с входом разрешения считывания запоминающего блока, выходы, которого соединены соответственно с первыми входами сумматоров по модулю два группы, вторые входы которых соединены соответственно с выходами элементов И группы, выходы сумматоров по модулю два группы соединены с входами второго элемента ИЛИ, выход которого соединен с вторым входом первого элемента ИЛИ и являетсявыходом блока контроля образцового сигнала, соединенным с входом сброса блока задержки, информационныевходы запоминающего блока образуют первую группу информационных входовблока контроля образцового сигнала, вторую группу информационных входовкоторого образуют вторые входы элементов И группы,2, Устройство для контроля статис. тических анализаторов, содержащее генератор импульсов, два формирователя образцового сигнала, два формирователя вида корреляционной зависимости, два фильтра нижних частот, блок задержки и блок контроля образцового сигнала, причем выход генератора импульсов соединен с информационными входами формирователя образцового сигнала и с первым входом блока задержки, первый выход которого соединен с информационными входами второго формирователя образцового сигнала, выходы первого и второго формирователей образцового сигнала соединены соответственно с входами первого и второго формирователей нида корреляционной зависимости соответственно, выходы которых соединены с входами первого и второго фильтров нижних частот соответственно, выходы которых образуют первый и второй выходы устройства соответственно, блок контроля образцового сигнала содержит запоминающий блок, причем выход блока контроля образцового сигнала соединен свходами сброса первого и второго формирователей образцового сигнала,о т л и ч а ю щ е е с я тем, что, с целью повышения производительности контроля, блок контроля образцового сигнала дополнительно содержит группу сумматоров по модулю два, группу элементов И, счетный триггер, два формирователя импульсов и элемент ИЛИ, блок задержки содержит счетчик, триггер и элемент И, выход которого является первым выходом блока задерж 1 ки, первый вход которого соединен с первым входом элемента И и со счетным входом счетчика, выход счетчика соединен с 5 -входом триггера, с входом сброса счетчика и является вторым выходом блока задержки, который соединен с тактовым входом блока контроля образцового сигнала, второй вход блока задержки соединен с 11входом триггера, выход которого соединен с вторым входом элемента И, выходы первого и второго формирователей образцового сигнала соединены с первой и второй группами информационных входов блока контроля образцового сигнала соответственно, тактовый вход блока контроля образцового сигнала соединен со счетным входом триггера, первый выход которого соединен через первый формирователь импульсов с входом разрешения записи запоминающего блока, информационные входы которого образуют первую группу информационных входов блока контроля образцового сигнала, второй выход триггера через второй формирователь импульсов соединен с первыми входами элементов И группы и с входом разрешения считывания запоминающего блока, выходы которого соединены соответственно с первыми входами сумматоров по модулю два группы, выходы элементов И группы соединены соответственно с вторыми входами сумматоров по модулю два группы, выходы которых соединены с входами элемента ИЛИ, выход которого является выходом блока контроля образцового сигнала и соединен с вторым входом блока задержки, вторая группа информационных входов блока контроля образцового сигнала соединена с вторыми входами элементов И группы.3. Устройство для контроля статистических анализаторов, содержащее генератор импульсов, два формирователя образцового сигнала, два формирователя вида корреляционной зависимости, два фильтра нижних частот, блок задержки и блок контроля образцового сигнала, причем выход генератора импульсов соединен с информационными входами первого формирователя образцового сигнала и с первым входом блока задержки, первый выход которого соединен с информационными входами второго формирователя образцового сигнала, выходы первого и второ11го формирователей образцового сигнала соединены соответственно с вхо-,дами первого и второго формирователей вида корреляционной зависимостисоответственно, выходы которых соединены с входами первого и второгофильтров нижних частот соответственно, выходы которых образуют первыйи второй выходы устройства соответственно, блок контроля образцовогосигнала содержит запоминающий блоки счетчик, счетный вход которогоявляется тактовым входом блока контроля образцового сигнала, первыивыход которого соединен с входамисброса первого и второго формирова- .телей об; азцового сигнала, о т л ич а ю щ е е с я тем, .что, с цельюповышения производительности контроля, блок контроля образцового сигнала дополнительно содержит два1формирователя импульсов, группу сум. маторов по модулю два, группу элементов И, .триггер и два элемента ИЛИ,блок задержки содержит счетчик, триггер и элемент И, выход которого является первым выходом блока задержки, первый выход которого соединенс первым входом элемента И и со счетным входом счетчика, вход сбросакоторого является вторым входом блока задержки, выход счетчика блоказадержки соединен с 5 -входом триг/ гера и является вторым выходомблока задержки, который соединен свходом разрешения сравнения и с тактовым входом блока контроля образцового сигнала, третий вход блока задержки соединен с 1 -входом триггера, выход которого соединен с вторымвходом .элемента И, выход счетчикаблока контроля образцового сигналасоединен с 8 -входом триггера с 44111первым входом первого элемента ИЛИ и является вторым выходом блока контроля образцового сигнала, который соединен с вторым входом блока задержки, вход разрешения сравненияблока контроля образцового сигналасоединен с 0 -входом триггера, первьй выход которого соединен черезпервый формирователь импульсов с входом разрешения записи запоиииающего блока, информационные входы которого образуют первую группу информационных входов блока контроля образцового сигнала, второй выход триггера блока контроля образцового сигнала соединен через второй формирователь импульсов с первыми входами элементов И группы и с выходомразрешения считывания запоминающегоблока, выходы которого соединенысоответственно с первыми входамисумматоров по модулю два группы,выходы элементов И группы соединенысоответственно с вторыми входамисумматоров по модулю два группы, выходы которых соединены с входами второго элемента ИЛИ, выход которого .соединен с вторым входом первого элемента ИЛИ и является первым выходом блока контроля образцового сигнала, который соединен с третьим входом блока задержки, вторые входы элементов И группы,.образуют вторую группу информационных входовблока контроля образцового сигнала,выход первого элемента ИЛИ которогосоединен с входом сброса счетчика,первая и вторая группы информационных входов блока контроля образцового сигнала соединены с выходами первого и второго формирователейобразцового сигнала соответственно.Изобретение относится к вычислительной технике и может быть использовано для автоматической проверки и контроля статистических анализаторов, в частности коррелометров. 3Известно устройство для контроля статистических анализаторов, содер 2жащее два формирователя образцовогосигнала, два формирователя вида кор 1реляционной зависимости, два,фильтранижних частот,тактовьй генератор,блок формирования запаздывания, счет.чик импульсов и сумматор по модулюдва Я.3 114 1Недостатком такого устройстваявляется его низкая достоверностьиз-за отсутствия контроля формируемой М-последовательности,5Наиболее близким по техническойсущности к заявляемому является устройство для контроля статистическиханализаторов, содержащее два Формирователя образцового сигнала, дваформирователя вида корреляционнойзависимости, два Фильтра нижних частот, генератор тактовых импульсов,блок запаздывания и блок контролякомбинаций образцового сигнала, четыре входа которого соединены соответственно с генератором тактовых импульсов, выходами соответствующихступеней обоих формирователей образцовога сигнала и выходом блока запаздывания, а выход блока контролякомбинаций образцового сигнала подключен к шинам сброса обоих Формирователей образцового сигнала устройства, состоящий из первого счетчика,вход которого подключен к первомувходу блока, а выход первого счетчика соединен с первым входом первогоэлемента И, второй вход которого подключен к,второму входу блока,ЗОа выход первого элсмента И череззацомигнающее устройство подключенк первому входу второго элемента И,другой вход которого соединен с выходом второго счетчика, вход котора 35го подключен к четьертому входу олоРка, и входом третьего элемента И,другой вход которого соединен стретьим входом блока, а выходы вта -рого и третьего элементов И подклю 40чены к входам сумматора по модулюдва, выход которого соединен с выходом блока контроля 2,Недостатком известного устройства является низкая производительность 45 контроля, так как оно формирует сигнал о сбое М-последовательноститолько один раз по истечении выбранной длительности реализации, равной примерно не менее длительности од ной трети М-последовательности, составляющей десятки минут,Цель изобретения - повышениепроизводительности контроля.Поставленная цель достигается тем,55 что н устройстве для контроля статистических анализаторов по первому варианту, содержащем генератор им 11 4пульсов, два формирователя образцового сигналадва формирователя вида корреляционной зависимости, два Фильтра нижних частот, блок задержки и блок контроля образцового сигнала, причем выход генератора импульсов соединен с первым тактовым входом блока контроля образцового сигнала, с информационными входами первого Формирователя образцового сигнала и через блок задержки - с вторым тактовым входом блока контроля образцового сигнала и с информационными входами второго формирователя образцового сигналя, выходы первого и второго Формирователей образцового сигнала соединены соответственно с входами первого и второго формирователей вида корреляционной зависимости соответственно выходы которых соединены с входами первого и второго Фильтров нижних частот соответственно, выходы которых образуют первый и второй выхо - ды устройства соответственно, блок контроля образцового сигнала содержит два счетчика и запоминающий блок, причем счетные входы первого н второго счетчиков являются первымвторым так говыми входами блока контроля образцового сигнала соответственно, выход блока контроля образцового сигнала соединен с входами сброса первого и второго Формирователей образцового сигнала, блок контроля образцового сигнала допалнительнс содержит блок задания интервалов контроля, две схемы сравнения, группу сумматоров го модулю два, группу элементов И и два элемента ИЛИ, причем выходы первого и второго формирователей образцового сигнала соединены с первой и второй группами информационных входов блока контроля образцового сигнала соответственно, выходы блока задания интервалов контроля соединены соответственно с первыми группами входов первой и второй схем сравнения, вторые группы входов которых соединены свыходами первого и второго счетчиков соответственно, выход первой схемы сравнения соединен с входом разрешения записи запоминающего блока и с первым входом первого элемента ИЛИ,выход которого соединен с входомсброса первого счетчика, выход второй схемы сравнения соединен с входом5 114 сброса второго счетчика, с первыми входами элементов Игруппы и с входом разрешения считывания запоминающего блока, выходы которого соедине-ны соответственно с первыми входами сумматоров по модулю два группы, вторые входы которых соединены соответственно с выходами элементов И группы, выходы сумматоров по модулю два группы соединены с входами второго эле мента ИЛИ,выход которого соединен с вторым входом первого элемента ИЛИ и является выходом блока контроля образцового сигнала, соединенным с входом сброса блока задержки, информационные входы запоминающего блока образуют первую группу информационных входов блока контроля образцового сигнала, вторую группу информационных входов которого образуют вто-. рые входы элементов И группы.Поставленная цель достигается тем, что в устройстве для контроля статистических анализаторов по второмуварианту блок контроля образцового сигнала дополнительно содержит группу сумматоров по модулю два, группу элементов И, счетньп триггер, два формирователя импульсов и элемент ИЛИ, блок задержки содержит счетчик, ЗО триггер и элемент И, выход котороГо является первым выходом блока задержки, первый вход которого соединен с первым входом элемента И и со счетным входом счетчика, выход счет чика соединен с 5 - входом триггера, с входом сброса счетчика и является вторым выходом блока задержки, который соединен с тактовым входом блока контроля образцового сигнала, вто рой вход блока задержки соединен с к -входом триггера, выход которого соединен с вторым входом элемента И, выходы первого и второго формирователей образцового сигнала соединены 45 с первой и второй группами информационных входов блока контроляобразцового сигнала соответственно, тактовый вход блока контроля образцового сигнала соединен со счетным 50 входом триггера, первый выход которого соединен через первый формирователь импульсов с входом разрешения записи запоминающего блока, информационные входы которого образуют пер вую группу информационных входов блока контроля образцового сигнала, второй выход триггера через второй 111 6формирователь импульсов соединен спервыми входами элементов И группыи с входом разрешения считывания запоминающего блока, выходы которогосоединены соответственно с первымивходами сумматоров по модулю двагруппы, выходы элементов И группысоединены соответственно с вторыми входами сумматоров по модулю двагруппы, выходы которых соединень 1 свходами элемента ИЛИ, выход которогоявляется выходом блока контроля образцового сигнала и соединен с вторым входом блока задержки, втораягруппа информационных входов блока контроля образцового сигнала соединена с вторыми входами элементовИ группы.Поставленная цель достигаетсятем, что в устройстве для контроля статистических анализаторов по треть ему варианту блок контроля образцового сигнала дополнительно содержит два формирователя импульсов, группу сумматоров по модулю два,группу элемейтов И, триггер и два элемента ИЛИ, блок задержки содержит счетчик, триггер и элемент И, выход которого является первым выходом блока задержки, первый вход которого соединен с первым входом элемента И и со счетным входом счетчика, вход сбро-, са которого является вторым входом блока задержки, выход счетчика блока задержки соединен с 5 -входом триггера и является вторым выходом блока задержки, которьп соединен:с.входом разрешения сравнения и с тактовым входом блока контроля образцового сигнала, третий вход блока задержки соединен с 1 -входом триггера, выход которого соединен с вторым входом элемента И, выход счетчика блока контроля образцового сигнала соединен с, б -входом триггера, с первым входом,первого элемента ИЛИ и является вторым выходом блока конт- роля образцового сигнала, который соединен с вторым входом блока задержки, вход разрешения сравнения блока контроля образцового сигнала соединен с 1 -входом триггера, первый выход которого соединен через первый формирователь импульсов с входом разрешения записи запоминающего блока, информационные входыкоторого образуют первую группу информационных входов блока контроляобразцового сигнала, второй выход триггера блока контроля образцового сигнала соединен через второй формирователь импульсов с первыми входами элементов И группы и с входом 5 разрешения считывания запоминающего блока, выходы которого соединены соответственно с первыми входами сумматоров по модулю два группы, выходы элементов И группы соединены соответ ственно с вторыми входами сумматоров по модулю два группы, выходы которых соединены с входами второго элемента ИЛИ, выход которого соединен с вторым входом первого элемента 15 ИЛИ и является первым выходом блока контроля образцового сигнала, которьй соединен с третьим входом блока задержки, вторые входы элементов И группы образуют вторую группу инфор- Ы мационных входов блока контроля образцового сигнала, выход первого элемента ИЛИ которого соединен с входом сброса счетчика, первая и вторая группы информационных входов блока 25 контроля образцового сигнала соединены с выходами первого и второго формирователей образцового сигнала соответственно.130На фпг. 1 представлена функциональная схема устройства по первому варианту; на фиг. 2 - то же, по второму варианту; на фиг. 3 - то же, по третьему варианту.Устройство по первому варианту 35 содержит генератор 1 тактовых импульсов, формирователи 2 и 3 образцового сигнала, формирователи 4 и 5 вида корреляционной зависимости, блок 6 задержки, фильтры 7 и 8 нижних частот, блок 9 контроля образцового сигнала, счетчики 10 и 11, группу сумматоров 12 по модулю два, схемы 13 и 14 сравнения, группу элементов И 15, блок 16 задания интервалов контроля, элементы ИЛИ 17 и 18 и запоминающий блок 19.Устройство по второму варианту содержит генератор 20 тактовых импульсов, формирователи 21 и 22 образО цового сигнала, формирователи 23 и 24 вида корреляционной зависимости, блок 25 задержки, фильтры 26 и 27нижних частот, блок 28 контроля образцового сигнала, запоминающийблок 29, формирователи 30 и 31 импульсов, группу сумматоров 32 по модулю два, элемент ИЛИ 33, группу элементов И 34, счетный триггер 35,счетчик 36, триггер 37 и элементИ 38,Устройство по третьему вариантусодержит генератор 39 тактовых импульсов, формирователи 40 и 41 образцового сигнала, формирователи 42и 43 вида корреляционной зависимости, блок 44 задержки, фильтры 45 и46 нижних частот, блок 47 контроляобразцового сигнала, запоминающийблок 48, группу элементов И 49,группу сумматоров 50 по модулю два,элементы ИЛИ 51 и 52, формирователи53 и 54 импульсов, триггеры 55 и56, счетчики 57 и 58 и элемент И 59.Формирователь образцового сигнала может быть выполнен в виде регистра сдвига с обратными связямичерез сумматор по модулю два, аформирователь вида корреляционнойзависимости - в виде цифроаналогового преобразователя.Устройство по первому вариантуработает следующим образом.Тактовые импульсы с генератора 1поступают на входы формирователя 2образцового сигнала первого (незадержанного) канала и счетчик 10блока 9 контроля образцового сигнала. Генерируемые М-последовательности с выходов формирователя 2 поступают на входы формирователя 4 видакорреляционной зависимости, а затемчерез фильтр 7 нижних частот на выход устройства,Интервал контроля задается блоком16 в виде кода, который постоянноприсутствуат на входах схем 13 и 14сравнения.Спустя время запаздывания с момента пуска и начала счета счетчиком 10. - внутри первого интервалаконтроля в канале без запаздыванияначинают работать формирователь 3образцового сигнала задержанногоканала и счетчик 11.По истечении выбранной длительности контроля код счетчика 1 О становится равным заданному блоком 16коду, и на выходе схемы 1,3 сравнения формируется сигнал, по которомув запоминающий блок 19 записываетсякод М-последовательности, присутствующий в этом такте контроля на выходах формирователя 2.Одновременно под действием этогосигнала, поданного через элемент1144ИЛИ 18 на вход счетчика 10 импульсов, счетчик устанавливается в исход 1 ное состояние после чего снова начинает счет тактовых импульсов в следующем интервале контроля.При совпадении кода счетчика 11 с кодом заданного интервала контроля на выходе схемы 14 сравнения формируется сигнал, по которому устанавливается в исхбдное состояние счетчик 11 и разрешается сравнение кода, хранящегося в запоминающем блоке 19, с кодом, присутствующим в этом такте на выходах формирователя 3 образцового сигнала второго (задержанного) канала. В случае их несовпадения на выходе элемента ИЛИ 17 формируется сигнал сбоя, по которому устанавливаются в исходное состояние формирователи 2 и 3, блок 6 задержки и счетчик 10.В случаеотсутствия сбоя процесс формирования образцового сигнала в обоих каналах и счет тактов продолжаются аналогично описанному. 25Устройство по второму варианту работает следующим образом.Формирование и выдача М-последовательностей осуцествляются аналогично первому варианту, 30По истечении выбранного интервала задержки с выхода счетчика 36 блока 25 на вхо 4 счетного триггера 35 в такте контроля поступает импульс под действием которого триггер 35 срабатывает через формирователь 3 1,35 на вход запоминающего блока 29 подается сигнал записи кода М-последовательности, присутствующего в этом такте на выходах формирователя 21 образцового сигнала. Одновременно40 на 5 -вход триггера 37 поступает импульс, под действием которого этот триггер перебрасывается из начального (нулевого) состояния, и через45 элемент 38 тактовые импульсы с выхода генератора 20 поступают на входы формирователя 22 образцового сигнала, а счетчик 36 возвращается в исходное состояние.50По истечении двойного времени запаздывания (с момента пуска) на вход счетного триггера 35 в следующем такте контроля снова поступает следующий (второй) импульс с выхода 55 счетчика 36 формирования запаздывания, под действием которого счетный триггер 35 перебрасывается в началь 10ное состояние, и своим фронтом,действующим через формирователь 30импульсов, выдает сигнал разрешениясчитывания (он же сигнал разрешениясравнения) на управляющие входы запоминаюцего блока 29 и группы элементов И 34, Под действием этого сигнала коды - храняцийся в запоминающемблоке 29 и присутствующий в этомтакте на выходах формирователя 22образцового сигнала - поступают одновременно на входы сумматоров 32по модулю два группы, выходы которых объединены элементом ИДИ 33. Вслучае несовпадения кодов вырабатывается сигнал сбоя и сброса в начальное состояние, поступающий науправляющие входы блока 25 и формирователей 21 и 22,Дальнейшая работа устройства происходит аналогично указанной работеустройства, при этом интервал междутактами контроля равен удвоенномузапаздыванию, а запоминающий блоквсегда адноадресный.Устройство по третьему варианту фработает следующим образом.Формирование и выдача М-последовательностей осуцествляются аналогично двум предыдущим вариантам.По истечении выбранной длительности интервала контроля, складывающейся из времени заполнения счетчиков57 и 58, на 5 -вход триггера 55 втакте контроля поступает импульсУпод действием которого триггер устанавливается в единицу из начального состояния, и через формирователь53 поступает на вход запоминающегоблока 48 сигнал разрешения записи,под действием которого код М-последовательности, присутствующий вэтом такте на выходах формирователя40 образцового сигнала, записывается в запоминающий блок 48. Ранее этого момента на время работы счетчика 58 по истечении времени запаздывания с момента пуска М- последовательности, задаваемого счет чиком 57, с его выхода на 5 -вход триггера 56 поступаев импульс, под действием которого триггер устанавливается в единичное состояние, открывая элемент И 59 для пропускания тактовых импульсов генератора 39 на вход формирователя 41 образцового сигнала, а триггер 55 не изменяет11 11441своего начального (нулевого) состояния.По истечении интервала контроля с момента переброса триггера 55 и пуска формирователя 41 образцового сигнала на выходе счетчика 57 появляется второй импульс, под действием которого срабатывает триггер 55, возвращаясь в исходное состояние, и своим Фронтом через Формирователь 1 О 54 выдает сигнал разрешения считывания и сравнения на вход запоминающего устройства 48 и входы элементов И.Дальнейшая работа устройства происходит аналогично работе устройства по двум предыдущим вариантам с 11 12тем отличием, что здесь сигнал сброса.по сбою устанавливает в начальное состояние также счетчик 58 импульсов,Изменением емкости счетчика 58 обеспечивается свобода выбора любой длительности интервала контроля, ко. торый может быть уменьшен при необходимости до значения, близкого к времени запаздывания. Таким образом, за счет обеспечения контроля формируемых устройством М-последовательностей за время, значительно меньшее выбранной длительности реализации, существенно повышается его производительность.
СмотретьЗаявка
3514829, 23.11.1982
ПРЕДПРИЯТИЕ ПЯ В-2962
РАВИКОВИЧ ВИТАЛИЙ МАКСОВИЧ, СВЕРДЛИЧЕНКО ГАЛИЯ ДЖАНОВНА, СУХИНИН НИКОЛАЙ ЕФИМОВИЧ, ДЕМЧЕНКО БОРИС СЕРГЕЕВИЧ
МПК / Метки
МПК: G06F 11/00
Метки: анализаторов, варианты, его, статистических
Опубликовано: 07.03.1985
Код ссылки
<a href="https://patents.su/10-1144111-ustrojjstvo-dlya-kontrolya-statisticheskikh-analizatorov-ego-varianty.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля статистических анализаторов (его варианты)</a>
Предыдущий патент: Устройство для управления сопрограммами
Следующий патент: Устройство для сопряжения электронной вычислительной машины с общей шиной
Случайный патент: Способ создания ускоряющего поля