Система передачи телевизионного сигнала с помощью дифференциальной импульсно-кодовой модуляции
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1107342
Авторы: Векуа, Мурджикнели, Сулханишвили, Харатишвили
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК И 7 18 3(50 ПИСАНИЕ ИЗОБРЕТЕНИЯАВТОРСКОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(71) Грузинский ордена Ленина и ордена Трудового Красного Знамени политехнический институт им. В.И.Ленина(56) 1. Авторское свидетельство СССРР 987854, кл. Н 04 И 7/18, 1981(54)(57) СИСТЕМА ПЕРЕДАЧИ ТЕЛЕВИЗИОННОГО СИГНАЛА С ПОМОЦ 1 ЬЮ ДИФФЕРЕНЦИАЛЬНОЙ ИМПУЛЬСНО-КОДОВОЙ МОДУЛЯЦИИ поавт, св. 9 987854, о т л и ч а ющ а я с я тем,что, с целью повышенияпомехоустойчивости, на приемной стороне введены второй блок обнаружения искаженных элементов изображения, второй блок формирователей имЯО 1107342 А пульсов коммутации, шестая линия задержки и третий коммутатор каналов, при этом выход первого блока обнаружения искаженных элементов изображения соединен с первым входом второго формирователя управляющих им. пульсов через третий коммутатор каналов, второй блок обнаружения искаженных элементов изображения и второй блок формирователей импульсов ком-. мутации включены последовательномежду выходом преобразователя кода и вторым входом третьего коммутатора каналов, шестая линия задержки включена между выходом второго блока обнаружения искаженных элементов изображения, второй вход которого сое-оФ динен с выходом первого коммутатора каналов, и третьим входом третьего коммутатора каналов, а второй выход второго блока формирователей импуль- С сов коммутации подключен к выходу формирователя импульсов коммутации.Изобретение относится к средствамсвязи и может быть использовано припостроении цифровых и видеотелефонных систем.По основному авт. св. Р 987854 известна система передачи телевизионного сигнала с помощью дифференциальной импульсно-кодовой модуляции, содержащая на передающей стороне вычитающее устройство, выход которого соединен с входом квантующего устройст ва, к выходу которого подключен входпреобразователя кодов, при этом напервый вход вычитающего устройстваподключен выход приемника изображения, а второй вход вычитающего уст ройства соединен с первым входом сумматора и с выходом умножителя, вход умножителя через линию задержки подключен к выходу сумматора, а на приемной стороне - сумматор, к выходу которого через элемент задержки подключен вход умножителя, и преобразователь кода, вход которого соединен с выходом приемного устройства, атакже на передающей стороне - ком мутатор каналов, блок запрета и формирователь управляющих импульсов, причем первый вход коммутатора каналов соединен с первым входом сумматора, второй вход коммутатора каналов подключен к выходу квантующего устройства, а выход коммутатора каналов к входу передающего устройства, первый вход блока запрета - к выходу . преобразователя кодов, второй вход блока запрета - к выходу формирователя управляющих импульсов, а выход блока запрета соединен с вторым входом сумматора, причем второй вход блока запрета соединен с третьим входом коммутатора каналов, а также 40 на приемной стороне блок обнаруже" ния ошибок, первый и второй коммутаторы каналов, сдвиговый регистр, первый блок запрета, первый формирователь управляющих импульсов и фор мирователь длительности импульсов коммутации, причем первый вход блока обнаружения ошибок соединен с выходом приемного устройства, а другой его вход подключен к выходу умножителя и к первому входу первого коммутатора каналов, выход которого соединен с первым входом сумматора, второй вход сумматора соединен через первый блок запрета с выходом преобразователя кодов, а выход сумматора подключен к входу сднигового регистра, первый выход которого соединен с первым входом второго коммутатора каналов, второй выход сдвигового регистра соединен с вторым входом .60 первого коммутатора каналов, третий выход сдвигового регистра соединен с вторым входом второго коммутатора каналов, на третий вход которого подключен выход формирователя длительнос ти импульсов коммутации, выход первого формирователя управляющих импульсов соединен с вторым входом первого блока запрета, третьим входом блока обнаружения ошибок и с вторым входом формирователя длительности импульсов коммутации, первый вход формирователя длительности импульсов коммутации соединен с выходом блокаобнаружения ошибок и с третьим входомпервого коммутатора каналов, а также второй блок запрета, блок исправления ошибок, блок преобразователей кодов, блок сумматоров, блок элементоВ за" держки, блок умножителей и блок коммутаторов, выход которого соединен с другим входом блока сумматоров, а также первый блок обнаружения искаженных элементов изображения, второй формирователь управляющих импульсов, блок обнаружителей ошибок, первый блок формирователей импульсов коммутации, блок выдачи и линии задержки, причем вход приемной стороны системы через первую линию задержки соединен:с первым входом второго блока запрета,с первым входом первого блока обнару-,жения искаженных элементов изображения, выход которого соединен с первым входом второго формирователя управляющих, импульсов, и с первым входом блока обнаружителей ошибок, выход блока обнаружения ошибок через вторую линию задержки соединен с вторым входом блока коммутаторов, третий вход которого через третью линию задержки соединен с первым выходом сдвигового регистра, второй вход первого блока обнаружения искаженных элементов изображения соеди" нен с выходом формирователя импульсов коммутации, выход первого форми рователя управляющих импульсов через четвертую линию задержки соединен с вторым входом второго блока запретаос вторым входом второго формировате ля управляющих импульсов, выход которого соединен, с вторым входом блока исправления ошибок, с вторым вхо" дом блока обнаружителей ошибок, третий вход которого соединен с выхОдом блока умножйтелей, а выход блока обнаружителей ошибок через первый блок формирователей импульсов коммутации соединен с первым входом блока выдачи, второй вход которого соединен с выходом блока сумматоров, а третий вход через пятую линию задержки - с выходом второго коммутатора 1. Однако при наличии ошибок в канале во время передачи сигналов некоторых участков иэображений (например, при передаче сйгналов диагональных перепадов в яркости) может возникнуть ситуация, когда в блоке обнаружения искаженных элементов изображения происходит ошибочное обнаружение искаженного элемента изображения, вследствие чего элементы этой группы будутзаменены соответствующими элементами группы предыдущей строки, что приводит к некоторому ухудшению качества восстановленного изображения, вы 5раженного, например, искажением диагональных перепадов яркости,Целью изобретения вялется повышение помехоустойчивости,Эта цель достигается тем, что всистему передачи телевизионного сигнала с помощью дифференциальной импульсно-кодовой модуляции, содержащую напередающей стороне вычитающее устройство, выход которого соединен с входом квантующего устройства, к выходукоторого подключен вход преобразователя кодов, при этом на первый входвычитающего устройства подключен выход приемника иэображения, а второй 20вход вычитающего устройства соединенс первым входом сумматора и с выходомумножителя, вход умножителя черезлинию задержки подключен к выходусумматора, а на приемной сторонесумматор, к выходу которого через линию зедержки подключен вход умножителя, и преобразователь кода, вход которого соединен с выходом приемногоустройства, а также на передающей сто-З 0роне - коммутатор каналов, блок зазапрета и формирователь управляющихимпульсов, причем первый вход коммутатора каналов соединен с первым входом сумматора, второй вход коммутатора каналов подключен к выходу квантующего устройства, а выход коммутатора каналов - к входу передающего устройства, первый вход блока запрета - к выходу преобразователя кодов, второй вход блока запрета - к 40выходу формирователя управляющих импульсов, а выход блока запрета соединен с вторым входом сумматора, причем второй вход блока запрета соединен с третьим входом коммутатора каналов, а также на приемной сторонеблок обнаружения ошибок, первый ивторой коммутаторы каналов, сдвиговый регистр, первый блок запрета,первый формирователь управлющих импульсов и Формирователь длительности импульсов коммутации, причем первый вход блока обнаружения ошибоксоединен с выходом приемного устройства, а другой его вход подключен квыходу умножителя и к первому входу1 первого коммутатора каналов, выходкоторого соединен с первым входомсумматора, второй вход сумматорасоединен через первый блок запрета свыходом преобразователя кодов, а60выход сумматора подключен к входусдвигового регистра, первый выходкоторого соединен с первым входомвторого коммутатора каналов, второйвыход сдвигового регистра соединен 65 с вторым входом первого коммутатора каналов, третий выход сдвигового регистра соединен с вторым входом второго коммутатора каналов, на третий вход которого подключен выход формирователя длительности импульсов коммутации, выход первого формирователя управляющих импульсов соединен с вторым входом первого блока запре,та, третьим входом блока обнаруженияошибок и с вторым входом формировате,ля длительности импульсов коммутации,первый вход формирователя длительности импульсов коммутации соединен свыходом блока обнаружения ошибок и стретьим входом первого коммутатораканалов, а также второй блок запрета,блок исравления ошибок, блок преобразователей кода, блок сумматоров,блок элементов задержки, блок умножителей и блок коммутаторов, выход которого соединен с другим входом блокасумматоров, а также первый блок обнаружения искаженных элементов изображения, второй Формирователь управляющих импульсов, блок обнаружителейошибок, первый блок формирователеЙимпульсов коммутации, блок выдачи илинии задержки, причем вход приемнойстороны системы через первую линию задержки соединен с первым входом второго блока запрета, с первым входом первого блока обнаружения искаженных элементов изображения, выход которого соединен с первым входом второго Формирователя управляющих имлу".ьсов, и с первым входом блока обна.,ужтелейошибок, выход блока обнаруже нч ошибок через вторую линию задержки соединен с вторым входом блока коммутаторов, третий вход которого через третью линию задержки соединен с первым выходом сдвигового регистра, второй вход первого блока обнаружения искаженных элементов изображения соединен с выходом формирователя импульсов коммутации, выход первого формирователя управляющих импульсовчерез четвертую линию задержки соединен с вторым входом второго блока запрета, с вторым входом второго Формирователя управляющих импульсов, выход которого соединен с вторим входом блока исправления ошибок, с вторым входом блока обнаружителей ошибок, третий вход которого соединен свыходом блока умножителей а выходблока обнаружителей ошибок через первый блок формирователей импульсов коммутации соединен с первым входом блока выдачи, второй вход которого соединен с выходом блока сумматоров, атретий вход через пятую линию задержки - с выходом второго коммутатора, на приемной стороне введены второй блок обнаружения искаженных элементов изображения, второй блок формирователей импульсов коммутации, шес1107342 тая линия задержки и третий коммутатор, при этом выход первого блока обнаружения искаженных элементов изображения соединен с первым входом второго Формирователя управляющих импульсов через третий коммутатор каналов, второй блок обнаружения искаженных элементов иэображения и второй блок формирователей импульсов коммутации нключенй последовательно между выходом преобразователя кода и вторым входом третьего коммутатора ка. налов, шестая линия задержки включена между выходом второго блока обнар, - жения искаженных элементов изображения, второй вход которого соединен 15 с выходом первого коммутатора каналов, и третьим входом третьего коммутатора каналов, а второй ныход второго блока формирователей импульсов коммутации подключен к выходуФорми рователя импульсон коммутации.На фиг, 1 представлена структурная электрическая схема передающей стороны системы передачи телевизионного сигнала с помощью дифференциаль ной импульсно-кодовой модуляции; на фиг. 2 - структурная электрическая схема приемной ,стороны системы передачи телевизионного сигнала с помощью дифференциальной импульсно-кодо вой модуляции. 65 Система содержит на передающей стороне оиг. 1) вычитающее устройство 1, квантующее устройство 2, преобра зователь 3 кодов, блок 4 запрета, Формирователь 5 управляющих импульсов, сумматор б, линию 7 задержки, умножитель 8, коммутатор 9 каналов, на приемной стороне (Фиг, 2) - преоб 40 разователь 10 кода, первый блок 11 запрета, сумматор 12, первый коммутатор 13 каналов, умножитель 14, элемент 15 задержки, блок 16 обнаружения ошибок, первый формирователь 17 управляющих импульсов, формирователь 18 длительности импульсон коммутации, сдниговый регистр 19, второй коммутатор 20 каналов, перную 21, четвертую 22, вторую 23 третью 24 и пятую 25 линии задержки, первый блок 26 обнаружения искаженных, элементов изображения, второй блок 27 запрета, блок 28 исправления ошибок, нторой блок 29 формирования управляющих импульсов, блок 30 умножителей, блок 31 обнаружителей ошибок, блок 32 преобразователей кода, блок 33 элементов задержки, блок 34 формирования импульсов коммутации, блок 35 сумматоров, блок 36 коммутаторов, блок 60 37 выдачи, второй блок.38 обнаружения искаженных элементов иэображения, блок 39 формирования импульсов коммутации, шестую линию 40 задержки и третий коммутатор 41 каналов. Для уменьшения протяженности этих треков ошибки в петле обратной связи на передающей и приемной сторонах вводятся идентичные умножители 8 и 14 соответственно, Коэффициент умножения ныбирается меньше единицы и н этом случае искажения треков ошибки) приобретают затухающий характер. Однако при больших ошибках последние подавляются неэффективно. устранение такого рода искажений может быть осуществлено путем использованиясильных корреляционнь 1 х связей, существующих между соседними элементами изображения, Для этого каждая строка разбивается на блоки группы ), содержащие определенное количество элементов изображения; Последний эле мент каждой группы является контрольным. Расположения контрольных отсчетов, а следовательно, и группы меняются от строки к строке и от кадра к кадру, Количество отсчетов в . 1 О группе выбирается таким, чтобы это количество и число элементов в строке не имели общих множителей. Тогда выполняется условие перемножения контрольных точек и фазы их совпадают 15 через число кадров, равное числу элементов в группе. Число элементов в группе, а также и закон их перемножения устанавливается выбором коэффициента деления делителя частоты, входящего в состав формирователей 5 и 17 управляющих импульсов, на входы которых подаются прямоугольные импульсы с частотой отсчетов (частота дискретизации)25В контрольных точках разностное значение видеосигнала не передается, а вместо него с помощью коммутатора 9 каналов посылается значение видеосигнала предыдущего отсчета, представленное четырьмя старшими, разрядами.На приемной стороне разностный сигнал в виде четырехразрядного параллельного кода Грея поступает на вход преобразователя 10 кода, на вход 35 блока 16 обнаружения ошибок и через первую линию 21 задержки - на вход второго блока 27 запрета, а также на входы второго блока 28 обнаружения искаженных элементов изображения и 40 блока 31 обнаружителей ошибок. В блоке 16 обнаружения ошибок происходит сравнение в моменты, соответствующие контрольным точкам принятого видеосигнала и видеосигнала, восста нонленного и задержанного в петале обратной связи на период дискретизации, представленного четырьмя старшими разрядами. Сравнение этих значений в остальные моменты времени не происходит, что обеспечивается подачей на стробирующий вход блока 16 обнаружения ошибок импульсов соответствующей длительности с первого формирователя 17 управляющих импульсов, Так как в контрольной точке передается значение предыдущего отсчета, то в случае отсутствия ошибок при передаче данной группы элемен тов эти сравниваемые сигналы равны и на выходе блока 16 обнаружения оши бок сигнал отсутствует, Сигнал отсутствует также на выходе первого блока 26 обнаружения искаженных элементов иэображения. В результате в сумматоре 12 и но всех четырех сум маторах блока сумматоров 35 образуются правильные значения элементов изображения данной группы и блок 37 выдачи выдает соответствующие элементы соответствующей группы с выхода одного из сумматора блока 35 сумматоров, например первого сумматора. Работой блока 37 выдачи управляет блок 34 формирования импульсов коммутации.Если же при передаче группы элементов изображения происходит ошибка, то она воздействует на все последующие элементы блока, расположенные до контрольного отсчета. Поэтому в результате сравнения неправильного восстановленного значения видеосигнала, полученного на выходе петли обратной связи со значением контрольного отсчета, на выходе блока 16 обнаружения ошибок появляется сигнал ошибки, В этом случае в первом блоке 26 обнаружения искаженных элементов изображения и во втором блоке 38 обнаружения искаженных элементов изображения осуществляется обнаружение искаженных элементов ошибочных групп. В основу обнаружения искаженных элементов в первом блоке 26 обнаружения искаженных элементов изображения положено условие существования сильных корреляционных связей между соседними элементами изображения как н горизонтальном, так и в вертикальном направлениях, в которых происходит сравнение кодовых комбинаций разностного сигнала двух смежных полустрок, В случае превышения результатов сравнения предварительно установленного порогового уровня, например 1/16 части от максимального размаха входного видеосигнала, в нем формируется сигнал, который выдается на выход в том случае, когда от блока 16 обнаружения ошибок поступает сигнал о наличии ошибки в группе элементов. Выходной сигнал второго блока 26 обнаружения искаженных элементов изображения поступает на второи информационный вход третьего коммутатора 41 каналов.,В основу обнаружения искаженных элементов во втором блоке 38 обнаружения искаженных элементов изображения используется тот факт, что входной видеосигнал имеет определенный динамический диапазон, в котором анализируется алгебраическая сумма предсказанного сигнала, поступающего с первого коммутатора 13 каналов, и разностного сигнала, поступающего с преобразователя 10 кода. Если результат суммирования выходит за пределы динамического диапазона входного видеосигнала, то второй блок 38 обнаружения искаженных элементон изобра-, жения выдает сигнал управления об искажении данной кодовой комбинациИ, и выходной сигнал, имеющий длитель 1107342ность одного такта, через шестуюлинию 40 задержки, поступает на первый информационный вход третьего коммутатора 41 каналон и на вход блока39 Формирования импульсов коммутации,При одновременном наличии сигналовуправления на втором блоке 38 обнаружения искаженных элементов изображения и на формирователе 18 длительности импульсов коммутации блок 39Формирования импульсов коммутации 10выдает управляющий сигнал, имеющийдлительность, ранную длительностигруппы элементов. При наличии управляющего сигнала в блоке 39 формирования импульсов коммутации на выход 15третьего коммутатора 41 каналовпропускается сигнал с выхода шестойлинии 40 задержки, при отсутствиисигнала управления но втором блоке38 обнаружения искаженных элементовизображения отсутсвует сигнал в блоке 39 Формирования импульсов коммутации и на выход третьего коммутатора41 каналов пропускается сигнал с первого блока 26 обнаружения искаженныхэлементов изображения, Выходной сигнал третьего коммутатора 41 каналовпоступает на второй блок 29 формирования управляющих импульсон, гдеФормируются импульсы управления с длительностью периода дискретизации, пос-.тупающие в блок 28 исправления ошибок.Второй блок 27 запрета исключаетпроникновение контрольного отсчета вблок 28 исправления ошибок, в которомиз входной последовательности Форми- З 5руется четыре потока. В случае отсутствия импульсов управления эти потоки не отличаются от исходного, Приналичии импульсов управления в каждом потоке инвертируется цо одному 40разряду искаженной кодовой комбинации, Сигналы с выхода блока 28 исправления ошибок поступают н блок 32преобразователей кода. Блок 35 сумматоров содеРжит четыре одинаковых 45сумматора, в каждом из которых происходит сложение текущего разностногозначения и значения предыдущего отсчета, полученного после задержки вблоке 33 элементов задержки, Блок30 умножителей состоит из четырех одинаковых умножителей, коэффициентыумножения которых равны коэффициентуумножения умнокителя 14. Блок 31 обнаружителей ошибок содержит четыресхемы обнаружения, где происходитсравнение принятого видеосигнала ивидеосигналов, восстановленных и задержанных в петле обратной связи напериод дискретизации и представленных четырьмя старшими разрядами н 60моменты, соответствующие контрольнымточкам, Сравнения этих значений востальные моменты времени не происходит, что обеспечивается подачей настробирующий вход блока 31 обнаружи-, 65 телей ошибок импульсов соответствую шей длительности через четвертую линию 22 задержки.При правильном обнаружении искаженного элемента ошибочной группы, на выходе блока 31 обнаружителей ошибок появляется сигнал, который после формирования в блоке 34 Формирования импульсов коммутации осуществляет выдачу на выход приемной сто/роны системы с блока 37 выдачи сигнала соответствующего суммагора блока 35 сумматоров.При наличии ошибки во время передачи группы элементов Формирователь 18 длительности импульсов коммутации выдает сигнал управления, который пропускает на выход второго коммутатора 20 каналов сигнал соответствующей группы предыдущей строки, который поступает со сдвигоного регистра 19. При неправильном обнаружении искаженного элемента блок 31 обнаружителей ошибок выдает сигнал управления, который пропускает на выход системы сигнал соответствующей группы предыдущей строки, поступающий через пятую линию 25 задержки, с второго коммутатора 20.При отсутствии искажения группы в блоке 35 сумматоров в конце группы записываются одинаковые значения при наличии сигналов на выходах первого 26 и второго 38 блоков обнаружения искаженных элементов иэображения. Эти значения будут отличаться один от другого. Для предотвращения такого случая и для подготовления коррекции к исправлению искаженных элементов в других группах в петлю обратной связи представляется значение элемента изобракения соседнего с последним элементом группы и расположенного на предыдущей строке, который подается на вход блока 36 коммутаторов через третью линию 24 задержки со сднигового регистра 19 приемной части системы.Время задержки сигнала в линиях 21-25 и 40 задержки равно длительности группы элементов. Введение второго блока 38 обнаружения искаженных элементов изображения на приемной стороне повышает помехоустойчивость данной системы, так как дает возможность обнаружения (и, следовательно, исправления) таких искаженных элементов, которые не обнаруживаются первым блоком 26 обнаружения искаженных элементов изображения. Подобные ситуации возникают при передаче некоторых Фрагментов реальных изображений, представляющих собой наклонные линии или угловые участки перепада яркости.П р и м е р . Рассмотрим фрагмент изображений, представляющий собой диагональный перепад яркости, в котором темный участок соответствует нулевому уровню ( уровню черного), а светлый - уровню 235 при 256-уровневом квантовании исходного сигнала.Допустим, что помехой исказителя является один из элементов под но 5 мером 10 и выде группы элементов четвертой строки, тогда в,первом блоке 26 обнаружения искаженных элементов изображения 26 происходит неправильное обнаружение местопложения искаженного элемента данной группы элементов, в котором сравниваются два разностных сигнала Ъ-я, и й-с. Так как разность Ъ-а) - 16-с ) в данном случае превышает порог (1/16 часть 15 от максимального перепада входного видеосигнала ), на выходе первого блока 26 обнаружения искаженных элементов-.изображения появляется сигнал об искажении девятого элемента а именно кодовой комбинации разностного сигнала, соответствующей девятому элементу) данной группы элементов. В результате в. блоке 28 исправления ошибок не произойдет исправления вышеуказанной ошибки. Поэтому данная группа .элементов будет заменена соответствующими элементами предыдущей строки. Это приводит к тому, что сравнительно темный элемент с данной30 строки заменяется более светлым элеэлементом а предыдущей строки,что приводит к искажению диагонального перепада яркости.Для уменьшения подобных искажений, т.е. для повышения помехоустойчивости системы передачи ТВ сигнала, на приемной стороне осуществляется дополнительное обнаружение искаженных элементов, .которое анализирует алгебраическую сумму предсказанного сиг нала, поступающего с первого коммутатора 13 канала, и соответствующего разностного сигнала, поступающего с преобразователя 10 кода. Если ре-. зультат суммирования выходит за преде лы динамического диапазонаот уров-, ня черного до уровня белого входного видеосигнала, то второй блок 38 обнаружения искаженных элементов изображения выдает сигнал управления об искажении данной кодовой комбинации разностного сигнала, который проходит через шестую линию 40 задержки и затем пропускается третьим коммутатором 41 каналов на вход второго блока 29 формирования управляющих импульсов при наличии сигнала управления работой третьего коммутатора 41 каналов, поступающего с блока 39 формирования импульсов коммутации. Этот сигнал управления формируется по сигналам с второго блока 38 обнаружения искаженных элементов изображения и с Формирователя 18 длительности импульсов коммутации и имеет длительность, равную длительности одной группы элементов. Сигнал на выходе блока 39 Формирования импульсов коммутации существует при наличии сигнала с выхода второго блока 38 обнаружения искаженных элементов изображения и сигнала с выхода формирователя 18 длительности импульсов коммутации, который формируется по выходному сигналу блока 16 обнаружения ошибок. При отсутствии выходного сигнала блока 39 формирования импульсов коммутации на выход третьего коммутатора 41 каналов пропускается сигнал с выхода первого блока 26 обнаружения искаженных элементов изображения.Допустим, что передаваемая кодовая комбинация разностного сигнала, представленная в коде Грея и соответствующая одиннадцатому элементу четвертой строки, была 0000, которая 1в случае одной из широко используемых нелинейных шкал квантования соответствует значению разности +2 при восьмиразрядном кодировании исходного сигнала. Если в результате воздействия помех принята кодовая комбинация 0010, соответствующая значению разности +25, то на вкходе второго блока 38 обнаружения искаженных элементов иэображения появится сигнал об искажении данной кодовой комбинации так как сумма предсказанного и разностного сигналов 235+ 25 = 260 )255), который через шестую линию 40 задержки и третий коммутатор 41 каналов подается на инФормационный вход второго блока 29 формирования управляющих импульсов 29. Далее в блоке 28 исправления ошибок происходит исправление данной ошибки.Таким образом, введение в устрой.ство дополнительных блоков позволяет исправить часть ошибок, возникающих при передаче телевизионного сигнала, и повысить помехоустойчивость предлагаемой системы передачи телевизионного сигнала.1107342 жг Составитель Т.АФанасьеваРедактор О.Черниченко Техред И. Асталош Корректор А,Обручар Заказ 5779/45 ВНИИПИ Государ по делам изо 113035, Москваисно Филиал ППП"Патент", г. Ужгород, ул. Проектна Слрисмного рюрик Ю Тираж Г 35 Подтвенного комитета СССРретений и открытий Ж, Раушская наб., д
СмотретьЗаявка
3542061, 12.01.1983
ГРУЗИНСКИЙ ОРДЕНА ЛЕНИНА И ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. И. ЛЕНИНА
ХАРАТИШВИЛИ НОДАРИ ГЕОРГИЕВИЧ, ВЕКУА ТАМАЗ АЛЕКСАНДРОВИЧ, МУРДЖИКНЕЛИ ГИВИ ГЕДЕВАНОВИЧ, СУЛХАНИШВИЛИ КАРЛО НИКОЛАЕВИЧ
МПК / Метки
МПК: H04N 7/18
Метки: дифференциальной, импульсно-кодовой, модуляции, передачи, помощью, сигнала, телевизионного
Опубликовано: 07.08.1984
Код ссылки
<a href="https://patents.su/8-1107342-sistema-peredachi-televizionnogo-signala-s-pomoshhyu-differencialnojj-impulsno-kodovojj-modulyacii.html" target="_blank" rel="follow" title="База патентов СССР">Система передачи телевизионного сигнала с помощью дифференциальной импульсно-кодовой модуляции</a>
Предыдущий патент: Телевизионная система для измерения координат объектов
Следующий патент: Частотный модулятор кодера секам
Случайный патент: Способ телеизмерения и телеконтроля глубинных параметров скважин, эксплуатируемых погружными электронасосами