Устройство микропрограммного управления

Есть еще 2 страницы.

Смотреть все страницы или скачать ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИН 80.1086431 З 1 Я 1 С 06 Р ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДБЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТЙ ОПИСАНИЕ ИЗОБРЕТЕ АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(21) 3514033/18"24 ды кода операции устройства и третья (22) 24.11.82 группа адресных выходов буферного (46) 15.04,84, Бюл, У 14 регистра соединены соответственно с (72) В.Е, Петухов, С.В. Кузнецов, второй и третьей группами информа- Ю.И. Николаев, В.И. Ключко, ционных входов регистра адреса, вы- Л.С. Сорока, Г.Н, Тимонькин, ходы которого соединены с .входами С.Н, Ткаченко и В.С. Харченко первого дешифратора, первый выход (53) 81.32 (Д 88,8) блока синхронизации и выходы первого (56) 1. Авторское свидетельство СССР дешифратора соединены соответственно . У 769544, кл. С 06 Р 9/22, 1979. .с управляющим и адресным входами2. Авторское свидетельство СССР блока памяти микрокоманд выходы 9 482744, кл. С 06 Р 9/20, 1974, кода управления которого соединены3. Авторское свидетельство СССР соответственно с первым - М -м по заявке В 2915890/24, информационным входом управляющего кл. С 06 Р 9/22, 1980. регистра сдвига (%-число зон в4, Геолецян А.Г. ЭВМ "Напри". . микрокоманде),адресные выходы - с Программирование и микропрограммиро- информационными входами буферного Е ванне. М., "Статистика", 1979,. регистра, а выходы операционных микро с. 11-17, рис. 1.5 (прототип), команд - с информационными входами (54)(57) 1. УСТРОЙСТВО МИКРОПРОГРЮ- регистра операционных микрокоманд, МНОГО УПРАВЛЕНИЯ, содержащее фор- , группы выходов а первой по п -ю ремирователь адреса,.регистр адреса, . гистра операционных микрокоманд сое" первый и второй дешифраторы, блок динены с первыми входами элементов И памяти микрокоманд, буферный ре- соответственно с первой по и-ю гистр, регистр операционных микро-. : группы, выходы которых соединены с команд, управляющий регистр сдвига входами элементов ИЛИ группы, вход ю информационных регистров сдви- пуска устройства подключен к первому га (щ - число разрядов в зоне микро- входу блока синхронизации, первый команд) и групп элементов И (и - выход которого соединен с входами число информационных полей микроко- синхронизации регистра адреса, буфер- ффь .манды), блок синхронизации, первый ного регистра и регистра опера- и второй триггеры управления, счет- : ционных микрокоманд, второй выход чик, группу элементов ИЛИ, первый , блока синхронизации соединен с элемент И, причем входы логических , первым входом первого элемента И, условий устройства, первая и вторая . выходы счетчика соединены с входами фи группы адресных выходов буферноговторого дешифратора, выходы с перво- регистра соединены соответственно го по п -й которого соединены со с первым - третьим входами формиро- вторыми входами элементов И соответвателя адреса, выходы которого сое-ственно с первой по р -ю группы, динены с первой группой информа- о т л и ч а ю щ е е с я тем, что, ционных входов регистра адреса, вхо- с целью сокращения объема оборудоваО ОО.Ьюю ФРИ лила е. Составитель А. ЧекановТехред И.Метелева Коррек Гирняк Веселовска дакто Заказ 2243/46В 130 ал ППП "Патент", г. Ужгород, ул Проектна СМиг ЖУ Жйг ИО Тираж Государств делам изобр осква, Ж99 Подписного комитета. СССРений и открытийРаушская наб., д. 4108643ния, оно содержит (о +1) -ю, (и +2) -югруппы элементов И, второй, третийи четвертый элементы И, элемент И-НЕ,первый, второй и третий элементызадержки., одновибратор, элемент ИЛИ,элемент НЕ, причем первый выход блокасинхронизации через первый элементзадержки соединен с единичным входомпервого триггера управления,единичный выход которого соединен с вторымвходом первого элемента И и управляющим входом управляющего регистрасдвига, первый выход управляющегорегистра сдвига соединен с первымвходом второго элемента И, выходыуправляющего регистра сдвига с вто-рого по (1+1)-й соединены с входамиэлемента И-НЕ, выход которого соеди"нен с вторым входом второго элемента И, первым взводом третьего элемента И, через элемент НЕ - с первыми входами элементов И Ь +1)-й груп"пы, а через одновибратор . - с нулевым входом первого триггера управления и установочным входом счетчика,выход первого элемента И соединен спервым входом четвертого элемента И, нулевым входом второго триггера управления, а через второй элемент задержки с входом синхронизацииуправляющего регистра сдвига, входомтретьего элемента задержки и единичным входом второго триггера управления, выход которого соединен с управляющими входами с первого по в -йинформационных регистров сдвига,выходы кода управления блока памятимикрокоманд соединены с входами зле 1мента ИЛИ, выход которого соединен с (1 с+1)-м информационным входом управляющего регистра сдвига, выход второго элемента И соединенс первыми входамй элементов И (о+2)-й груп" пы и вторым входом четвертого элемента И, выход которого соединен с счетным входом счетчика, выход третьего элемента задержки соединен с вторым входом третьего элемента. И, выход которого соединен с синхронизирующими входами с первого по в-й информационных регистров сдвига, выходы элементов ИЛИ группы соединены с вторыми входами элементов И (и+2)-й группы, выходы которых соединены с информационными входами с первого по в-й информационных регистров сдвига, выходы которых соединеньь со вторыми входами элементов И (и+1)-й группы, выходы которых соединены с выходами микро- операций устройства, а первый выход устройства соединен с вторым входом блока синхронизации.2. Устройство по п.1, о т л и" ч а ю щ е е с я тем, что блок синхронизации содерщют триггер пуска, первый и второй генераторы импульсов, причем первый и второй входы блока соединены соответственно с единичным и нулевым входами триггера пуска, единичный выход которого соединен с управляющими входами первого и второго генератора импульсов, выходы которых подключены к первому и второму выходам блока соответственно.Изобретение относится к области автоматики и вычислительной техники и может быть использбвано при разработке управляющих устройств для систем передачи и обработки данных с микропрограммным управлением.Известны устройства микропрограммного управления, содержащие блок памяти микрокоманд, регистры, дешифраторы, счетчик, генератор импульсов,. формирователь адреса, элементы задержки, элементы И, НЕС 13 и С 2 З Недостатком таких устройств является большой объем оборудования, который обусловлен существенной информационной избыточностью блока памяти микрокоманд, а также отсутствием средств сжатия информации н ее декодирования. Известно устройство микропрограммного управления, содержащее блок памяти микрокоманд, формирователь адреса, регистры, дешифраторы, генератор тактовых импульсов,трнг3 1086431 агеры управленияэлементы И, эле- микрокоманд, выходы кода управления менты задержки 33.которого соединены соответственно сНедостатком указанного устройства первым - % -м информационными вхоявляется также большая избыточность дами управляющего регистра сдвига, блока памяти. адресные выходы - с информационВ этом устройстве имеются сред- . ными входами буферного регистра, а ства,позволяющие хранить информацию выход операционных микрокоманд - в сжатом виде. Вместо полного мно- со входом регистра операционных жества кодов операционных микроко- микрокоманд, группы выходов с первой манд в блоке памяти устройства хра р по ъ -ю регистра операционных микронятся только базовые коды, которые команд соединены с информационнымизатем в соответствии с управляющейвходами соответственно с первого поинформацией преобразуются в требуе- и-й блоков элементов И, выходы котомые коды микрокоманд. При этом осу" рых соединены с входами блока элеществляется сжатие информации по 15 ментов ИЛИ, вход пуска устройствачислу хранимый кодов - вертикаль- является первым управляющим входомное сжатие. Однако такая дисциплинаблока синхронизации, второй выходфункционирования приводит к расши- которого соединен с первым входомрению формата микрокоманд. первого элемента И, выход счетчикаКроме того, в этом случае не реа- о соединен с входом дешифратора,перлизуется потенциальная возможность вый - ь -й выходы которого соедисжатия информации по числу разрядов иены с управляющими входами сооткодов микрокоманд (горизонтальное ветственно первого - о - го блоковсжатие), Существование такой воз- элементов И 4 1.можновти обусловлено малым числом д 5 Недостатком известного устройстединиц в кодах микрокоманд и возмож- ва является большой объем оборудоностью их группирования по зонам. , вання блока памяти микрокоманд.аи олее лизким к предлагаемомуЦель изобретения - сокращениеустройству по дост аву по достигаемому положи объема оборудования устройствамикропрограммного управления.тельному эффекту и технической сущПоставленная цель достигаетсяности является устройство микропрогтем, что устройство микропрограмммного управления, содержащее фор- много управления, содержащее формимирователь адреса, регистр адреса,и второ дешифраторы, блокф рователь адреса, регистр адреса,памяти микрокома б ф й З , первый и второй дешифраторы,блоки микрокоманд, уферный регистр;35тр операционных микрокоманд,управляющий регистяющий регистр сдвига,в нчфорф гистр, регистр операционных микромационнцх рирв двина и б в команд упрющий реир сдвиэлементов И блок:нтов , лок,.синхронизации, перф фп информационных регистров сдвигаторо триггеры управления,(Ф- число разрядов в зоне микрочетчик блок элементов ИПИ л команд)групп элементовмент И приче , число информационных полей микроко, причем вход логических услоустро ства, первый и второй адманды), блок синхронизации, первыйресные входы буферного регистра соеус Ро с ва Р цй Рой ад и второй триггеры управления,счетчик гоуппы элементов ИЛИ, пер-динены соответственно с первым - 45 вый элемен Иэлемент , причем входы логи"третьим входами формирователя адре- ческих ус йусловя устройства, первая.са, вьиод которого соединен с пер- " и вторая группы адресных выходоввым ин ормационным входом регистрабуферного регистра соединены соот"адреса, вход кода операции устрой- ветственно с первым - третьим входаства и третий адресный выход буфер О ми формирователя адреса, выходыны с первои группойного регистра соединены соответствен- которого соединеныно с вторым и третьим информацион- информационных входов регистра адреными входами регист а а есар др а, выход са, входы кода операции устройствакоторого соединен с входом первого . и .третья группа адресных выходов будешифратора, первый выход блока 55 ферного регистра сое нено регистра соединены соответи выход дешифратора ственно с второй и третьей группамисоединены соответственно с управляю" . информационных входов регистра адрещим и адресным входами блока памяти са выходы котороды.которого соединены с входаФ 10864ми первого дешифратора, первый выходблока синхронизации и выходы первогодешифратора соединены соответственно с управляющим и адресными входами блока памяти микрокоманд,выходы кода управления которого соединены с первыми-ми информационными входами управляющего регистрасдвига ( Ф - число зон в микрокоманде), адресные выходы - с информационными входами буферного регистра,а выходы операционных микрокомаид -с информационными входами регистраоперационных микрокоманд, группывыходов с первой по н -ю регистраоперационных микрокоманд соединены спервыми входами элементов И соответственно с первой по о -ю группы, выходы которых соединены с входами элементов ИЛИ группы, вход пуска устрой Оства подключен к первому входу блока синхронизации, первый выход которого соединен с входами синхронизации регистра адреса, буферного ре гистра и РегистРа операционных микрокоманд, второй выход блока синхронизации соединен с первым входом первого элемента И, выходы счетчикасоединены с входами второго дешифратора, выходы с первого по о -йкоторого соединены с первыми входамиэлементов И Соотвтственно с первой -по о -ю группы,.дополнительно содержит (и+1)-ю, (о +2)-ю группы элементов И, второй, третий и четвертыйэлементы И, элемент И-НЕ,первый,второй и третий элементы задержки,одновибратор, элемент ИЛИ, элемент НЕ,причем первый выход блока синхронизации через первый элемент задержки40соединен с единичным входом первоготриггера управления, единичный выходкоторого соединен с вторым входомпервого элемента И и управляющимвходом управляющего регистра сдвига,первый выход управляющего регистра45сдвига соединен с первым входомвторого элемента И, выходы управляющего регистра сдвига с второго по(К+1)-й соединены с входами элемента И-НЕ, выход которого соединен свторым входом второго элемента И,первым входом третьего элемента И,через элемент НЕ - с первыми входами элементов И (и+1)-й группы, ачерез одновибратор - с нулевым входом первого триггера управления н установочным входом счетчика, выходпервого элемента И соединен с пер 31 Ьвым входом четвертого элемента И,нулевым входом второго триггера уп"равления, а через второй элементзадержки - с входом синхронизацииуправляющего регистра сдвига, входомтретьего элемента задержки и единичным входом второго триггера уп"равления, выход которого соединен суправляющими входами с первого пов"й информационных регистров сдвига,выходы кода управления блока памятимикрокоманд соединены с входамиэлемента ИЛИ, выход которого соединен с (Ъ+1)-м информационным входомуправляющего регистра сдвига, выходвторого элемента И соединен с первыми входами элементов И (и+2)-й группы и вторым входом четвертого элемента И, выход которого соединен ссчетным входом счетчика, выходтретьего элемента задержки соединенс вторым входом третьего элемента И,выход которого соединен с синхрониэирующими входами с первого т-й информационных регистров сдвига, выходы элементов ИЛИ группы соединеныс вторыми входами элементов И(0+2)-й группы, выходы которых соединены с информационными входамис первого по в -й информационных регистров сдвига, выходы которых соединены с вторыми входами элементов И (0+1)-й группы, выходы которых соединены с выходами микроопераций устройства, а первый выходустройства соединен с вторым входомблока синхронизации.Кроме того, блок синхронизациисодержит триггер пуска, первый ивторой генераторы импульсов, причемпервый и второй входы блока соединены соответственно с единичным и нулевым входами триггера пуска,единичный выход которого соединен суправляющими входами первого и второго генератора импульсов, выходы которых подключены к первому и второмувыходам блока соответственно,На фиг.1 приведена функциональнаясхема предлагаемого устройства микропрограммного управления;на фиг.2 - .фрагмент временной диаграммы работыустройства.Функциональная схемаустройства(фиг.1) содержит формирователь адреса 1, состоящий из группы элементов И 2, группы 3 элементов суммы.по модулю два, регистр адреса 4,первый дешифратор 5, блок 6 памяти7 1086431 8 микрокоманд, формат слов, в котором но из поля 7. 1 буферного регистра 7Ф имеещадресное 6.1, управляющее 6.2 а переменная-с выхода регистра адреи операционное 6.3 поля, буферный са 4. Начальный адрес задается с регистр 7, включающий поля постоян- входа устройства 35. ной 7.1 и переменной 7.2 части адре- ; Дешифратор 5 выполняет выбор соса, а также поле 7.3 пода логических ответствующего слова (микрокоманды) условий, элемент ИЛИ 8, управляющий из блока памяти 6. Буферный регистр регистр сдвига 9, второй элемент 7 осуществляет запоминание очеред- задержки 10, элемент И-НЕ 11,второйного адреса на время, необходимое элемент И 12, блок синхронизации 13, 10 для формирования следующего адреса. состоящий из триггера пуска 14,пер- Регистр 18 предназначен для хравого 15 и второго 16 генераторов им- нения информативных полей кода опепульсов, первый элемент И. 17, ре- рационной микрокоманды. гистр микрокоманд 18, имеющий о ин- Средства управления и синхронизаформационных полей 18.1-18.6, первую 15 ции состоят из блока синхронизации 19.1-о-ю 19-о и группы элемен, триггеров управления 24 и 33, тов И, группу элементов ИЛИ 20, . элементов И 12, 17, 25 и 29, эле(пф 2)-ю группу элементов И 21, пер- мента И-НЕ 11, элементов задержки вый элемент задержки 22, одновибра, 22 и 28, одновибратора 23, тор 23, первый триггер управления. щ элемента НЕ 31 и групп элемен, четвертый элемент И 25, счетчик тов И 21 и 32.26, второй дешифратор 27, третий Блок синхронизации 13 служит для элемент задержки 28 и третий эле- формирования двух последовательносмент И 29 пе вый 30 1- .т"-3р ый 30.1-э-л.в ни- тей импульсов высокой и низкой часто- формационные регистры сдвига, эле ты (соответственно генераторы 16 и мент НЕ 31 (и +1)-ю. группу элемен). Триггер пуска разрешает работу тов И 32 вто ой тр " ригФер управления . генераторов после прихода сигнала 33, входы йогических,условий, кода"Пуск" на вход 36, Триггер 24 осуоперации и пуска 34-36 соответствен- ществляет управление подачей синхроно, выход микроопераций 37. импульсов в режиме формирования кодаНа фиг.2 пф . по осн ординат указаны операционной микрокоманды. Триггер выходы элементов функциональной 33 предназначен для задания режима схемы, обозначенные в соответствии работы вязались, сдвиг) регистров с фиг.1. 30. 1-30. го .Технические средства предлагаемого устройства условно могут быть 35 Элементы И 17 и 25 использу тся разделены на три части: средствадля управления подачей синхроимпульхранения и выборки кодов микрокоманд сов с выхода генератора 16 в РеФсредства управления и синхронизации, гистр 9, счетчик 26, установкой средства формирования кодов опера- , тРиггера 33. Элемент И 12 фиксирует ционных микрокоманд единичное значение очередного разря 40гда управляющего кода, а элемент И 29К средствам хранения и выбворкипредназначен для управления подачей кодов микрокоманд относятся форми- импульсов сдвига в регистры 30.1 рователь адреса 1реса , регистр адреса 4, 30.п, Группы элементоы И 21 и 32 дешифратор 5 блок 6 памятимяти микро- предназначены для управления записьюкоманд, буферный регист 7 ир и регистр , и считыванием информации из регистмикрокоманд 18. Ров 30.1-30.в . В зависимости отформирователь а еса 1 осдр осущест- сигналов на выходах элементов И-НЕ вляет модификацию переменной части 11, элемента НЕ 31 и элемента И 12адреса в соответствии со значениями 0 Элемент И-НЕ 11 сл т ялогических усло " вит - служит для определеовии, маскируемыми . ния нулевого состояния второго -группой элементов И 2. Собственно Ос+1)-го разрядов регистра 9.модификация адреса производитсяб локом 3 элементов с мы под , Одновибратор 23 используется длядва. Регистр еса 4уммы по модулю формирования сигнала бо нуленияадреса предназначен 55 ,триггера 24 счетчик 26 для хранения а еса очадреса очередной микро- чания декодирования (фо ми ования)команды. Постоянная часть ад еса:я ормирования)заносится в егист 4я часть адреса: кода очередной операционной микрор р непосредствен- команды. Элементы задержки 10,2211 10864 Ввведенный в устройство микропрограммного управления первый элемент задержки позволяет задержать установку первого триггера управления в единицу на время О 31сч Г- время считывания информации из блока памяти микрокоманд.Второй элемент задержки позволяет задержать сдвиг информации (управляющего кода) в управляющем регистре сдвига на время, необходимоедля очередной записи информации винформационные регистры сдвига.Третий элемент задержки и обусловленных им связей позволяет задержать сдвиг информации в информационных регистрах сдвига на время установки второго триггера управленияв единичное состояние.30Элементы И-НЕ, второй и третийэлементы И, элемент НЕ позволяютфиксировать момент окончания декодирования микрокоманды и разрешать еевыдачу на выход устройства.Четвертый элемент И позволяетуправлять подачей импульсов в счетчик в зависимости от значения очередного разряда управляющего кода.Одновибратор позволяет формировать сигнал обнуления триггеров уп-.40равления и счетчика после заверше"ния формирования кода операционноймикрокоманды,Группа элементов И (н+1)-я позволяет управлять выдачей операцион45ной микрокоманды на выход после ееформирования; Ь+1)-я группа элементов И содержит 1 се элементов И,управляющие входы которых соединеныс выходом элемента НЕ, а информацион-.ные - с соответствующим выходоминформационных регистров сдвига, суммарное число разрядов которых равно йт, Информационный вход первогоэлемента И группы соединен с первымвыходом первого информационного регистра сдвига, информационный входвторого элемента И группы - с первым тивные зоны занимают часть формируемого кода операционной микрокоманды, соответствующую единичномуразряду. Разряды кода микрокоманды,которым соответствует нулевая позицияв управляющем коде, заполняются нулями в31 12выходом второго информационногорегистра сдвига, информационныйвход-го элемента И группы - с и. -м выходом (ф= 1 М(д 1,где скобки 3 аС означают округление до ближайшего целью, не меньшего, чем о 6 О -го информационногорегистра сдвига (И = 4-Ф 1 М+ 4/е);Группа элементов И (н+2)-я позволяет управлять подачей информациив информационные регистры сдвига,(и+2)-я группа элементов И,. такжекак и первая - о -я группы элементов И и группа элементов ИЛИ, состоит из р 1 элементов И, причемуправляющие входы всех элементовэтих групп соединены с выходом второго элемента И, информационныйвыход 1 -го элемента И соединен свыходом 1-го элемента группыэлементов ИЛИ, а выход - с информационным входом 1 -го информационного регистра сдвига,Соединение единичного выхода первого (второго) триггера управленияс управляющим Ч-входом управляющегорегистра ( информационных регистров)сдвига позволяет задавать режим работы всех регистров.Элемент ИЛИ позволяет формироватьдополнительный О+1)-й разряд управляющего кода, который выполняетфункции маркера конца и не позволя 1ет завершить процесс декодированиядо момента формирования последних(нулевых) зон в коде операционноймикрокоманды.Предлагаемое устройство микропрограммного управления работаетследующим образом.В исходном состоянии все элементы памяти устройства обнулены, заисключением триггера 33, которыйнаходится в единичном состоянии.Единичный сигнал присутствует нанулевом выходе дешифратора 27. Врегистр 4 с входа 35 занесен код,операции, определяющий начальныйадрес микропрограммы,После прихода сигнала "Пуск"триггер 14 устанавливается в единичное состояние и по первому импульсу с выхода генератора 15 изблока памяти б в регистры 7, 9 и 1 Ясчитывается информация (см.фиг.2);Запись в регистр 9 разрешена нулевым сигналом с выхода триггера 24.Затем по этому импульсу срабаты1986413вает триггер 24, и открывается элемент И 17. Кроме того, переводится в режим сдвига регистр 9.Первым импульсом с выхода генератора 16,. проходящим через эле мент И 17, производится обнуление триггера 33, который переводит регистры 30 в режим записи.Кроме того, если первый разряд управляющего кода имеет единичное 1 О значение, то элемент И 12 открыт (на выходе элемента И-НЕ обязательно присутствует единичный сигнал, поскольку в (1+1)-м триггере регистра 9 записана единица, маркер и сигнал на его 1 нулевом выходе равен нулю) и в счетчик 26 через элемент И 25 записывается единица. В результате появляется единичный сигнал на первом выходе дешифратора 27, инФормация с поля 20 18. 1 регистра 18 через группы элементов И 19.1 ИЛИ 20 и И 21 заносится в первые разряды регистров 30.1-30,е . Если же в первом разряде управляющего кода записан нуль, 25 то импульс в счетчик 26 не проходит и в первые разряды регистров 30.1- 30,ы заносятся нули.Затем по этому же импульсу, задержанному элементом 10, производит ся сдвиг информации в регистре 9 и установка в единичное состояние, а затем и сдвиг ( с задержкой на элементе 28) информации в регистрах 30. 1-30.т. Работа устройства при поступлении следующего импульса на вс;ходе элемента И 17 осуществляется аналогично.После прихода К-го импульса и сдвига кода в регистре 9 маркерная единица сдвигается в первый разряд регистра и на выходе элемента И-НЕ появляется нулевой сигнал.В результате запрещается занесение и сдвиг в регистры 30.1-30.в и обнуляется триггер 24 и счетчик 26. Кроме того, открывается группа"элементов И 32, и информация (код операционной микрокоманды) поступает на выход устройства 37.50Затем по очередному адресу, сформированному в регистре 4, из блока 31 14памяти микрокомандб считывается следующий код, и устройство работает по описанному выше алгоритму.После считывания и формирования последней операционной микрокоманды, содержащей мнкрооперацию "Конец микропрограммы", производится обнуление триггера 14. После этого в регистр 4 заносится код следующей операции, и по команде "Пуск" начинается выполнение следующей микропрограммы.Оценка технико-экономической эффективности предлагаемого устройства по отношению к прототипу и базовому объекту.Объемы оборудования блока памяти иикрокоманд предлагаемого устройства и прототипа ( базового объекта) вычисляются по формуле (1) и (2) соответственно:Ю = Ь+ш.п)МС,11(1)Я щ 1 с шаНС 1 с (2)где=1 ш - исходная длина линейки,п - число информативных зон,ш - ширина зоны.Тогдаи и фарпи"С 1Значения параметров К,ш,п,й выбирают в соответствии с конкретными данныии: 1 с = 6, ш = 40, ш:= 4, Я:ф 512.Подставляя их в Формулу (3),получают д У79.2 фС 11,Оценивают величину относитель-. ного выиграша в оборудовании блока памятисЮ- , 1003 312.ЬЫиТаким образом, технические преимущества предлагаемого изобретения по. отношению к прототипу и базовому объекту состоят в существенном (на , ЗОХ и более) сокращении объема оборудования блока памяти, сложностью и надежностью которого определяется сложность и надежность устройства в целом.

Смотреть

Заявка

3514033, 24.11.1982

ПРЕДПРИЯТИЕ ПЯ Г-4190

ПЕТУХОВ ВЛАДИМИР ЕФРЕМОВИЧ, КУЗНЕЦОВ СТАНИСЛАВ ВАЛЕНТИНОВИЧ, НИКОЛАЕВ ЮРИЙ ИВАНОВИЧ, КЛЮЧКО ВЛАДИМИР ИГНАТЬЕВИЧ, СОРОКА ЛЕОНИД СТЕПАНОВИЧ, ТИМОНЬКИН ГРИГОРИЙ НИКОЛАЕВИЧ, ТКАЧЕНКО СЕРГЕЙ НИКОЛАЕВИЧ, ХАРЧЕНКО ВЯЧЕСЛАВ СЕРГЕЕВИЧ

МПК / Метки

МПК: G06F 9/22

Метки: микропрограммного

Опубликовано: 15.04.1984

Код ссылки

<a href="https://patents.su/10-1086431-ustrojjstvo-mikroprogrammnogo-upravleniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство микропрограммного управления</a>

Похожие патенты