Устройство для сопряжения дискретных датчиков с электронной вычислительной машиной
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1024898
Автор: Финаев
Текст
СОЮЗ СОВЕТСНИСОЦИАЛИСТИЧЕСНРЕСПУБЛИК А ГОСУДАРСТ 8 ЕННЦЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ 1ГТЕНИ ОПИСАНИЕ ИЗ ВИДЕТ ЕЛЬСТВ(61) 824185 х выходов устрой- (21) 3384530/18-24 элементов И вто- (22) 2501.82 вертой групп сое- (46) 23.06.83 Бюл. Р 23 нно с первой, вто- (72) В.И.финаев" лами выходов блока (71) Таганрогский радиотехнический. ементов И третьей ,институт им. В.Д.Калмыкова группой выходов ; (53) 681.325 (088.8)(56) 1. Авторское свидетельство СССРи, 1 о т л и 824185, кл. 6 Об Г 3/04,1979 (прото- ч а ю щ е е с я тем, что блок конттип), роля содержит четыре группы элемен.тов И, дешифратор, две группы триг (54)(57) 1. УСТРОЙСТВО ДЛя СОПРяжЕ- геров, два элемента ИЛИ, распредели- НИЯ ДИСКРЕТНЫХ ДАТЧИКОВ С ЭЛЕКТРОН- тель ймпульсов, элемент задержки, НОЙ ВЫЧИСЛИТЕЛЬНОЙ МИИНОЙ по авт.св. генератор тактовой частоты и триг- Р 824185, о т л и ч а ю щ е е с я гер, причем единичный вход триггера тем, что, с целью повышения досто- соединен с первым входом блока, ну- ф верности передачи сообщений, в уст- лЕвой вхоД - с выходом первого элее ройство введены группа регистров,мента ИЛИ, первым выходом блока и блок контроля, блок декодирования, нулевыми входами триггеров первой сумматор, группа элементов ИЛИ,вто группы, а выход - через генератор рая, третья и четвертая группы элемен- тактовой частоты с входом распредетов И, причем информационные входы лителя импульсов и входом элемента регистров группы соединены с груп- , задержки, выход которого является пой информационных входой устройст- вторым выходом блока, первые входы ва, управляющие входы - с четвертым элементов И первой, второй, третьей выходом узла управления, третий и четвертой групп соединены с втовход которого соединен с входом рым входом блока, вторые входы - сосинхронизации устройства, а четвер- ответственно с первым, вторым, третьтый вход и пятый выход - соответст- им и четвертым выходами распределивенно с первыми выходом и входом тели импульсов, а выходы - соответблока контроля, вторые вход и вы- . ственно с первой, второй, третьей и ход которого соединены соответствен- четвертойгруппами входов дешнфрано с выходом и входом блока декоди- тора, первая и вторая группы выхорования, группой входов подключен- дов которого подключены соответственного к группе выходов сумматора, но к первой и второй группам выхогруппы выходов регистров группы сое- дов блока, а вход - к первому входу динены с первыми входами элементов блока, выходы элементов И второй И второй и третьей групп и соответ- группы соединены с единичными входаствующими.входами элементов ИЛИ груп- . ми триггеров второй группы, нулевые пы, выходы которых соединены с груп- выходы которых соединены с выходом пой информационных входов коммутато- второго элемента ИЛИ, а выходы - ра, выходы регистров группы подклю- с вторыми входами соответствующих чены к первым входам элементов И чет элементев И третьей группы, выходы вертой группы, выходы элементов И которых соединены с группой входов второй и четвертой групп являются второго элемента ИЛИ и единичными соответственно первой и второй груп- входами соответствующих триггеров пами информационны ства, вторые входы рой, третьейи чет динены соответстве рой и третьей груп контроля, выходы эл группы соединены с сумматора.2. Устройство по1024898 Редактор,С,Шекмар н Тираж 706 ударственного комитета изобретений и открытий сква,. Ж, Раушская на ПодписСССР д. 4/ Филна Заказ 4395/44ВНИИПИ Гопо делам113035 И оставитель В.Вертлибехред О. Неце Коррек фПатентф, г. Ужгород, ул. Проектн1024898 первой группы, выходы которых подключены к третьим входам соответствующих элементов И четвертой группы, выходы которых соединены с треть ей группой выходов блока и группой. входов.нервого элемента ИЛИ,входом подключенного к выходу соответствующего элемента И первой группы.Э. Устройство по п. 1, о т л ич а ю щ е е с я тем, что узел управления содержит шесть элементов И, реверсивный счетчик, генератор тактовых импульсов, счетчик, три дешифратора, три триггера, элемент ИЛИ и элемент задержки, причем .нулевой вход первого триггера соединен с третьим входом узла, единичный вход - с четвертым входом узла и прямым входом первого элемента И,; а нулевой выход - с первым входом элемента ИЛИ, пятыю входом узла и через элемент задержкис инверсным входОм первого элемента И, выходом подключенного к нулевому входу второго триггера, единичный вход которого соединен через первый дешиФратор с выходом счетчика, выход. элемента ИЛИ подключен к инверсному входу второго элемента И, а второй вход - к нулевому выходу второго триггера и первому входу третьего элемента И, выходом соединенного с четвертым выходом узла и входом счетчика,а вторым входом - с выходом генератора тактовых импульсов, первым прямым входом второго элемента И, вторым входом соединенного с вторым выходом узла и нулевым выходом .третьего триггера, а выходом - с Изобретение относится к вычислительнОй технике и может быть использовано в вычислительных системах для сопряжения ЭВИ с дискретными датчиками и/или каналами связи. 5По основйому авт.св,В 824185 известно устройство для сопряжения, содержащее коммутатор, группа кнФормацконных входов которого соедкне-на с группой инФормацконных.входов . 10устройства, группа адресных входовс группой зыходов дешиФратора .адресагруппа входов которого подключена кгруппе выходов счетчика адреса и группе входов узла управления,первый,вто-рой к треткй выходы которого соединены соответственно с входамисчетчика адреса, регистра и памятиадресов, группа выходов счетчика третьим выходом узла и первым входом реверсивного счетчика, второйвход которого подключен к второмувходу узла, третий вход в .к выходу пятого элемента И, а выход -через второй дешиФратор к единичному входу третьего триггера, единичным выходом соединенного с вторымпрямым входом второго элемента И, выход которого является первым выходом узла, выход шестого элементаИ соединен с нулевым входом третьеготриггера, первый вход - с первым входом узла и инверсным входом пятогоэлемента И, а второй вход - с прямым входом пятого элемента И и выходом третьего дешнфратора, группавходов которого является группойвходов узла. 4. Устройство по и. 1, о т л ич а ю щ е е с я тем, что блок декодирования содержит распределитель импульсов, генератор импульсов, два триггера, группы элементов И и элемент ИЛИ, причем первые входы элементов И группы соединены с группой входов блока, вторые вхЬды - с группой выходов распределителя импульсов, а выходы - с группой входов элемента ИЛИ, выход которого подклюЧен к счетному .входу первого триггера, выходом соединенного с выходом блока, а установочным входом - с входом блока и единичным входом второ-го триггера, выход которого через генератор импульсов подключен к распределителю.импульсов, а нулевой выход - к соответствующему выходу группы выходов распределителя импульсов. 2адреса соединена с первыми входамиэлементов И группы, вторыми входамисоединенных с выходом коммутатора,а выходами - с группами входов памяти адресов и счетчика текущего состояния датчиков, группы выходов которого .подключейа к группе входоврегистра и. первой группе входов схема сравнения, вторая группа входовкоторой соединена с группой выходов регистра, а выход - с первым входомузла управления . вторым входом подключеииого к выходу коммутатора, выход памяти адресов соединенчерез дешкФратьр адреса с адресно выходом устройства 11 .Недостаток этого устройства состоит в ккзкой достоверности передачи сообщений.Целью изобретения является повы- выходы элементов И второй групшение достоверности передачи сооб- пц соединены с единичными входамищений. триггеров второй группы, нулевые выПоставленная цель достигаетСЯ тем, ходы которых соединеНы С выходомчто в устройство введены, группа ре- второго элемента ИЛИ, а выходы -гистров, блок контроля, блок декоди с вторыми входами соответствующихрования, сумматор, группа элементов элементов И третьей группы, выходыИЛИ, вторая; третья и четвертая груп- которых соединены с группой входовпц элементов И,причем инФормацирнные . второго элемента ИЛИ и единичнымивходы регистров гру пц соединены с ,входами соответствующих триггеровгруппой инФормационных входов устрой первой группы, вцходы которых подства, управляющие входы - с четвер-.ключенц к третьим входам соответствутым выходом узла управления, третий ющих элементов И четвертой группы,вход которого соединен с входом синх- выходы которых; соединены с третьейронизации устройства, а четвертый группой выходов блока и группой вхо- .вход ипятый вцход - соответственно 1 дов первого элемента ИЛИ, входомс первыми выходом и входом блока подключенного к вцходу соответствуюконтроля, вторые .вход и выход которо- щего элемента И первой группы,го соединены соответственно с выходом Кроме того, узел управления содери входом. блока декодирования, груп- жит шесть элементов И,реверсивныйпой входов подкюцочейного к группе вц- счетчик, генератор тактовых импульходов сумматора, группц выходов регист- сов, счетчик, три дешифратора, трироз группы соединены с первыми входа- триггера, элемент ИЛИ и элемент зами элементов И,вторай и третьей групп держки, причем нулевой вход первогои соответствующими входами элементов тригтера соединен с третьим входомИЛИ.группывыходы которых соедийенц узла, единичный вход - с четвертымс группой ийФормационных входов комму-; входом узла и прямым входом первоготатора, выходц:регистров группы под-. , элемента И, а нулевой выход - с:включены к: первцм входам .элементовИ первым входом элемента ИЛИ, п тцмчетвертой грущщ, вцходц элементов И входом узла и через элемент задерж" второй и четвертой групп являются ки с инверсным входом первого элесоатветственно первой и второй груп мента И, вцходом подключенного кцамк инФормационнйх выходовустройст- нулевому входу второго триггера,ва, второе входи элементов И второй, единичный вход которого соединентретьей и.четвертой групп соединенц чеРез первый дешиФратор с выходом.соответстэрнно с первсй, второй и . сЧетчика, выход элемента ИЛИ подтретьей группами выходов блока конт ключен к инверсному входу второгороля, выходы элементов И третьей элемента И, а второй вход в . к нугруппцсоединены с группой выходов . левому вцходу второго триггера исумматора.первому входу третьего элемента И,при этом. блок контроля содержит вцходом соединенного с четвертым,четыре группы элементов И, дешиФра О.вцходом узла и входомсчетчика,атор, две группы трщтеров, два эле- вторым входом - с выходом генера;мента ИЛИ, распределитель импульсов, тоРа тактовых импульсов, первым пря.элемент задержки, генератор такто- мцм входом второго элемента и, втовой частотц и триггер, причем еди- Рцм входом соединенного с вторымничнцй вход триггера .соединен с пер выходом узла и нулевым выходом:вцм входом, блока, нулевой вход - с третьего триггера, а выходом; свыходом первого .элемента ИЛИ, первцм третьим выходом узла и первым вховыходом .блока и нулевыми входами . дом реверсивного счетчика, второйтригтеров первой группы, а вцход - вход которого подключен к второмучерез генератор тактовой частоты . .входу узла, третий вход - к выходус входом распределителя импульсов .О пятого элемента Иа выход - черези входом элемента задержки, выход второй дешиФратоР к единичному входукоторого является вторым выходом третьего триггера, единичным вцхоблока, первые входы элементов И дом соединенного с вторым прямымпервой, второй, третьей и четвер-. . входом второго элемейта И, выходтой групп соединены с вторым вхо . 55 которого является первым выходомдом блока, вторые. входы - соответ- узла, выход шестого элемента и сое. ственно с первым, вторым, третьим и дииен с нулевым входом третьего тригчетвертым вцходами распределителя гера, первый вход - с первым входомимпульсов, а выходы в . соответствен- узда и инверсным входом пятого эдено с первой, второй, третьей и чет- бо мента И, а второй вход - с прямымвертой группами входов.дешифратора, входом пятого элемента И и выходомпервая и вторая группй вцходов кбто- третьего дешифратора, группа входоврого подключены соответственно к, .которого является группой входовпервой и второй группам выходов бло". узла,ка,а вход-к первому входу блока, у , , ПРичем блок декодирования содержит распределитель импульсов, генератор импульсов,два триггера, группы элементов И .и элемент ИЛИ, причем первые входы элементов И группы соединены с группой входов блока,вторые входы - с группой"выходов распре-делителя импульсов, а выходы - с группой входов элемента ИЛИ, выход которого подключен к счетному входу первого триггера, выходом соединенного с выходом блока, а установочным вхо дом - с входом блока и единиыным вхо дом второго триггера, выход которого через генератор импульсов подключен к распределителю импульсов, а нуле, вой выход - к соответствующему выходу группы выходов распределителя импульсов;На Фиг. 1 приведена структурная схема устройства; на Фиг. 2 - Функ-, циональная схема блока контроля для случая восьми входных каналов связи ЭВИ с объектами управления; наФиг. 3 - функциональная схема дешифра тора блока контроля; на Фиг. 4 - функциональная схема узла управления 125 на Фиг. 5 в .пример Функциональной схемы блока декодирования кода с проверкой на четность.Предлагаемое устройство содержит (фиг. 1) шины 1 группы инфсрмационных входов устройства, регистры 2 группы, элементы И 3 и 4 вторйй и третьей групп, элементы ИЛИ 5 груп по, элементы Й б четвертой группы, блок 7 контроля, шины 8 и 9 первой и второй групп информационных вцхо- З 5 дов блока, сумматор 20, блок 11 декодирования, узел 12 управления, коммутатор 13, элементы И 14 первой, группы, дешифратор. 15 адреса, счетчик 16 адреса, память 17 адресов, 40 регистр 18, шины 19 входа синхронизации устройства, схему сравнения 20 счетчик 21 текущего состояния дат-, чиков, шифратор 22 адреса,шины 23.адресного выхода устройства.Блок 7 контроля для случая восьми каналов содержит (фиг. 2) юииы 24 второго входа блока, элементыИ 25-28 первой - четвертой групп, шину 29 первого входа блока, триггер 30, дешифратор 31, шины 32 и 33 первой и второй групп выходов блока, генератор 34 тактовой частоты, элемент задержки 35, распределитель 36 импульсов, первый элемент ИЛИ 37, триггеры 38 и 39 второй и первой .групп, второй элемент ИЛИ 40, шины .41 третьей группы выходов блока, шины 42 и 43 первого и второго выходов.блока.Дешифратор 31 блока 7 в.случае 66 восьми каналов содержит (Фиг, 3) .шину 44 входа дешифратора, шивы 4,5 - 52 первой группы входов и шины 53 - 60 второй группы входов деюифратора, элементы ИЛИ 61 и 62 первой и вто- д рой групп. Узел 12 управления содержит (Фиг,4)шину 63 четвертого входа узла, первый триггер 64, первый элемент И 65, второй триггер 66, элемент задержки 67, .шину 68 пятого выхода, элемент ЙЛИ 69, второй и третий элементы И 70 и 71,генератор 72 тактовых импульсов, четвертый элемент И 73,шину 74 четвертого выхода узла, счетчик 75 первый дешиФратор 76, шины 77 и 78 третьего входа и первого выхода узла, третий триггер 79,шины 80 и 81 второго, и третьего выходов узла, реверсивной счетчик 82,шину 83 второго входа узла, второй дешифратор 84, пятый элемент И .85, шнну. 86 первого входа узла, шестой элемент И 87, третий дешифратор 88, шины 89 группы входов узла.(Фиг. 5) шины 90 группы входов блока,элементы И 91 группы, элемент ИЛИ 92, первый триггер 93, шины 94 и 95 выхода и входа блока, второй триггер 96, генератор 97 импульсов и распределитель 98 импульсов.Устройство дня сопряжения работает следующим образом.По шинам: 1 от каналов связи,соединенных с источниками информации, например с терминальными устройствами (датчиками), поступают сообщения, которые. записываются в регистры 2. Ясли в каком-либо регистре 2 имеется информация, то на выходе соответствующего элемента ИЛИ 5 будет потенциал, что свидетельствует о том, что данное терминальное устройство возбуждено, т.е. имеет сообщение, требующее доставки в Электронную вйчислительную машину (ЭВМ) .Узел 12 осуществляет контроль за состоянием регистров 2 и управляет передачей адресов источников информации, причем коды адресов источников информации по номерам соответствуют номерам юин 1. В Узле 12 в начальном состоянии триггеры 64, 66 и 79 находятся в единичном состоянии, элемент И 70 открыт, и импульсы генератора 72 через элемент И 70 поступают на шину 8 и далее на вход счетчика 16, в котором последовательно Формируюся адреса опраши-ваемых источников информации (порядковых номеров регистров 2). Код адреса с.выходов счетчика 16 подается на входи элементов И 14 и дешиф 1 ратора 15, причем на выходах.дешифратора 15 последовательно во времени формируются потенцйалы, подаваемые на адресные входи коммутатора 13, последовательно во времени опраюиващего выходыэлемевтов ИЛИ 5, сигнал с выхода .коммутатора 13 стробирует элементы И 14., разрешая запись в счетчик 21 адреса возбужденного источника информации, причем этот адрес одновременно записывается в память 17, а сигнал с шины 83 заноситв реверсивный счетчик 82 очереднуюединицу.В .течение цикла опроса состояний 5элементов ИЛИ 5, которые отражаютсостояния регистров 2, адреса возбужденных источников нросуммируются всчетчике 21 и последовательно запишутся в память 17 Как только в10;счетчике 16 сформируется адрес по- .следнего источника, сработает дешифратор 88 и выдаст сигнал в схемусравнения 20 для сравнения кода,записанного в счетчике 21, и кода 15регистра 18, хранящего состояние источников на предыдущем цикле опроса.В Случае несовпадЕния кодов схема сравнения 20 выдает сигнал, указывающий,что в давнем цикле опроса состоянийисточников информации, по меньшей ме- "ре., один из них изменил состояние,и есть необходимость передачи адресоввозбужденных источников в эВм, при сов. падении кодов нулевой сигнал с выходасхемысравнения 20 подается иа шине 86,открывает элемент И 85. и сбрасываетреверсивный счетчик 82 в нулевоесостояние, после чего узел 12 начинаетследующий цикл опроса состояний источников информации,ЗО, Если же на шину 86 подается единич-,ный сигнал (коды .не равны), то эле.мент И 85 будет заперт, а через элемент И 87 триггер 79 перебросится внулевоесостояние. При. этом элемент 35И 70 будет заперт, но будет открытэлемент И 73, кроме того, сигнал снулевого выхода триггера 79 поступает через шину 80 на вход регистра 18,разрешая запись кода счетчика 21 в щрегистр 18 с одновременным стираниемпредыдущей информации. Импульсы генератора 72 поступают через открытий..элемент И 73 и шину 81 на вычитающийвход реверсивного счетчика 82 и йавход памяти 17, с выхода которого адреса состояний возбужденных источников информации считываются черезшифратор 22 по шине 23 в ЭВМ. Когдабудет считан последний адрес, в реверсивном счетчике 82 будет также 50считана последняя единица, так какчисло единиц в счетчике 82 будет. равно числу адресов в памяти 17.Принулевом состоянии реверсивного счетчика 82 на выходе дещифратора 84 появляется сигнал, по которому триггер 79 перебрасывается в исходноеединичное состояние, после чегоузел 12 оказывается подготовлен кочередному циклу опроса состояний 60источников информации.ЭВИ, получив цо шине 23 информацию о наличии сообщений, выдает пошине 19 запас на передачу сообщенийиз регистров 2 в ЭВМ. 65 Импульс запроса по шине 19. поступает на шйну 77 и перебрасывает триггер 64 в нулевое состояние. Через элеиент ИЛИ 69 элемент И .70 запирается и тем самым прекращает цикл опроса 1 при этом по шине 68 на шину 29 блока 7 подается сигнал,перебрасывающий триггер. ЗО в единичное состояние (фиг. 2) . Блок 7 осуществляет уцравление проверкой на достоверность принятых слов сообщений в регистрах 2, передачей слов без искажений в ЭВМ и передачей слов с искажением обратно в ЭВИ Пусть слово сообщения передается кодом с проверкой на четность. Число первых входных шин,например равно восьми Пэи перебросе триггера. 30 в единичное состояние .наиинает работать генератор. 34, импульсы с выхода которого подаются на вход рас пределителя 36 и на вход элемента задержки 35 времени Кроме того, им-, пульс поступает по шинам 29 и 44 на соответствующий вход дешифратора 31, сигналы на выходных шинах 33 которого разрешают перепись информации регист ров 2 через элементы И 4 в сумматор 10, в котором формируется сумма этих кодов.Сумма кодов подается в блок 1.1 по шинам 90 (фиг. 5) . Импульс генератора 34 через элемент задержки 35 (задержка осуществляется на время формирования сумин и декодирования) по шине 43 поступает на шину 95 блока 11, в котором триггер 96 перебрасывается в единичное состояние и запускает генератор 97. Импульсы генератора 97 подаются на вход распределителя 98, импульсы с выходов которого последовательно опрашивают шины 90, позволяя триггеру 93 осуществлять подсчет единиц. Если число единиц четное, т.е. нет ошибок, то на шине 94 блока 11 будет нулевой потенциал, а если число единиц нечетное; т.е. какая-то кодовая комбинация имеет ошибку, то на шине 94 будет единичный потенциал. Сигнал .с последнего. выхода распределителя 98 сбрасывает триггер 96 в исходное нулевое состояние и останавливает генератор 97.Если кодовые комбинации регистров 2 не содержат ошибок,.то с шины 94 нулевой потенциал подаемся на шину 24 блока 7. При этом на первом выходе распределителя Зб будет потейциал, открывающий первый элемент И 25,и на шину 45 дешифратора 31 подается потенциал, разрешающий выдачу на шины 32 потенциалов для подачи сообщений из регистров 2 через соответствующие элементы И 3 на шины 8 в ЭВМ, Кроме того, потенциал с выхода первого элемента И 25 через элемент ИЛИ 37 сбрасывает триггер 30в нулевое состояние и по шине 42 подается на шину 63 узла 12.Если среди кодовых комбинаций регистров 2 кмеется ошибочная, то с шины 94 блока 11 единичный потенциал подается на шину 24 блока 7, При этом на первом выходе распределителя 36 будет потенциал, следовательно второй элемент И 252 будет открыт, и потенциал с его выхода поступает по шине 46 на вход дешифратора 31. 0 На шинах 33 блока 7 будут потенциалы, разрешающие запись кодов из регистров 2 - 24 через элементы И 4 в сумматор 10Сумма сумматора 10 подается в блок 11, на шину 95 котбро 5 го подается второй импульс генератора 34, задержанный элементом задержки 35. Если ошибки в данных кодовых комбиНациях нет, то на шину 24 блока 7 подается.:нулевой потенциал .с выхода 2 О блока 11, В этом- случае срабатывает первый элемент И 26 , так как наего входе будет разрешаюший потенциал с второго выхода распределителя 36. Потенциал с выхода первого элемента И 26 перебросит первый триггер 38 в единичное состояние и поступит по шине .47 на вход дешифратора 31. Так как нет ошибок в словах первых четырех: регистров 2- 24 , то они могут быть переданы в ЭВМ,. а слова пятого - вось-ЗО мого регистров. 2 - 28 должны быть проанализированы, В этом случае потенциалы будут на шинах 32- 324 и шинах 33 - 336 блока 7, т.е. коды регистров 2- 24 через элементы И 3 35 подаются в ЭВМ через шины 8- 84 а коды регистров 2 - 26 подаются через элементы И 4 в сумматор 10.Если же в одном из регистров 21- 24 находится сообщение с ошибкой, 4 О то на шине 24 единичный сигнал с . выхода блока 11 открывает элемент И 26,сигнал с выхода которого переключает триггер 38 в единичное положение и поступает по шине 48 на вход дешифратора 31.В предложении, что ошибка можт быть в одной кодовой комбинации, в . регистрах 2 у хранятся коды беэ ошибок, и этк коды можно переслать в ЭВМ, а коды регистров 24- 24 сле . дует дальше анализировать. Поэтому на шинах 32- 326 и шинах 331- 33 блока 7 Формируются сигналы чтобы выдать коды регистров 2 у - 55 . 24 через элементы и 3 на шины 8 к 86 для передачи в ЭВМ, а коды регистров 221 через элементы и 4 пода- ются в сумматор 10.Из сумматора 10 сумма двух кодов подается в блок 11, 60 на шину 95 которого подан в зто вре- ф мя задержанный третий импульс ге нератора 34 блока 7, Если, например, ошибка имеется в кодовой комбинациисодержащейся в регистре 2 я,65 то с выхода блока 11 подается на шину 24 нулевой потенциал.УчиТывая, что триггер .38 нахо" рится в единичном состоянии, то импульс на третьем выходе распределителя 36 открывает элемент И .2, с выхода которого сигнал на шине 51 через дешифратор 31 перебрасывае 1 триггер 39 в единичное состояние и через элемент ИЛИ 40 сбрасывает триггер 38 в нулевое состояние,Сигналы на шинах 324 и 32 и шине 33 разрешают передачу верных кодовых комбинаций регистров 2 и 2 а через элементы И 3 и шины 8и 82 в ЭВМ, а кодовая комбинация регистра .2 через элементы И 4 подается в сум 1 матор 10. Код регистра 2 иэ сумматора 10 подается в блок 11., на шину ,95 которого в это время подается ;четвертый потенциал генератора 34 блока. 7. Если код регистра 23 имеет ошибку, то на шину 24 блока 7 подают единичный потенциал, и срабатывает элемент И 28. Потенциал с его выхода подают нашину 58 дешифратора 31 и на шину 41 блока 7На шине 324 блока 7 будет потенциал, который разре шает передачу кода регистра 24 через элементы И 3 и шину 84 в ЭВМ, Потенциал с шины 41 открывает элемент И б,кроме того, потенциал с выхода элемента И 286 через элемент ИЛИ 37 сбрасывает триггеры 39 и 30 в нулевое состояние, и поступает на шину 42 и останавливает поиск блоком 7 ошибочной комбинации.Потенциал на шине 42 с выхода блока 7 поступает на шину 63 узла 12 и установит триггер 64 в исходное единичное-состояние, Так как элемент задержки 67 времени задерж:вает фронт потенциала, снимаемого с нулевого выхода триггера 64 на время, равное длительности периода следования импульсов. генератора 34, то элемент И 65 сработает, перебросит триггер 66, и импульс с нулевого выхода триггера 66 откроет элемент И 71, Импульсы от генератора 72 через элемент И 71 подаются на шину 74 .узла .12 к на вход счетчика 75, Счетчик 75 отсчитывает число тактовых импульсов, необходимых для считывания искаженной кодовой комбинации, из рЕ- гистра 23 через элемент И б и возбуждает шину 93 . Затем срабатывает дешифратор 76, к триггер бб сбрасывается в исходное:.единичное состояние. На выходе элемента ИЛИ 69 будет нулевой потенциал, элемент И 70 будет открыт, и узел 12 заново начи нает опрашивать состояния регист ров 2.Считанная по тактовым импульсам, подаваемым по шине 74, из регистра2 ошибочная комбинация передаетсяпо шине 9 к.источнику информации,где после корректировки возможнапоследующая.ее передача к устройствудля сопряжения с ЭИИ. Таким образом, предложенное устройство обеспечивает опрос состояний и вывод информации от источников информации в ЭВИ с более .высокой по сравнению с известным достоверностью.
СмотретьЗаявка
3384530, 25.01.1982
ТАГАНРОГСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. Д. КАЛМЫКОВА
ФИНАЕВ ВАЛЕРИЙ ИВАНОВИЧ
МПК / Метки
МПК: G06F 3/04
Метки: вычислительной, датчиков, дискретных, машиной, сопряжения, электронной
Опубликовано: 23.06.1983
Код ссылки
<a href="https://patents.su/10-1024898-ustrojjstvo-dlya-sopryazheniya-diskretnykh-datchikov-s-ehlektronnojj-vychislitelnojj-mashinojj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для сопряжения дискретных датчиков с электронной вычислительной машиной</a>
Предыдущий патент: Устройство для организации обмена
Следующий патент: Устройство для ввода информации от датчиков
Случайный патент: Устройство для управления стояками коксовых печей