Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов

Номер патента: 1005151

Авторы: Грешневиков, Ключко, Кузнецов, Малофей, Николаев

ZIP архив

Текст

ОП ИСАНИЕ ИЗОБРЕТЕНИЯ Союз СоветскикСоциалистическикРеспублик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(23) ПриоритетОпубликовано 15.03,83. Бюллетень 4 о 10 М,Ка,С О 8, С 25/0 О Н 04 Ь 1/10 Н 03 К 13/32 Государственный комитет СССР по делам изобретеНий и открытийДата опубликования описания 150383 А.К. Грешневиков, В.И, Ключко, С.В. Кузнецоф";"О,Н. Малофей и Ю.И. НиколаевУ ч,. .;т(54) УСТРОЙСТВО ДЛЯ АДАПТИВНОГО МАЖОРИТАРНОГО ДЕКОДИРОВАНИЯ ТЕЛЕМЕХАНИЧЕСКИХ ДУБЛИРОВАННЫХ СИГНАЛОВИзобретение относится к телемеханике и вычислительной технике и может быть использовано в адаптивныхсистемах передачи и обработки дискретной информации для коррекцииошибок при многократном дублировании сообщений.По основному авт. св. Р 884163известно устройство для адаптивногомажоритарного декодирования телемеханических дублированных сигналов,содержащее регистр сдвига, элементыИ, решающий блок и последовательносоединенные ключ и счетчик, выходыкоторого подключены к парньм входамэлементов И, объединенные вторыевходы которых подключены к сбросовому входу ключа, к управляющему входу которого подключен выход решающего блока, при этом выходы регистров сдвига подключены ко входамрешающего блока и установочным входам счетчика, а выходы элементовсоответственно подключены ко входамрегистров сдвига и дополнительнымвходам решаюшего блока 11,Решающий блок выполнен. в видетрех каналов, каждый из которых состоит из последовательных переключателя, элемента И, элемента ИЛИ и ключа, причем выход ключа каждого изканалов подключен ко входам дополнительного элемента ИЛИ, при этомво второй анал введен дополнительный элемент И, включенный междувыходом элемента И и вторым входомэлемента ИЛИ, второй вход дополнительного элемента И объединен с первым входом элемента И первого канала и вторым входом элемента И третьего канала, второй вход элементаИ первого канала объединен с первым входом элемента И второго канала и через четвертый ключ подсоединен к четвертому входу дополнительного элемента ИЛИ, к пятому входукоторого через пятый ключ подключенвторой вход элемента ИЛИ второго канала, выход которого подключен квторому входу элемента ИЛИ третьего канала, первый вход которогоподключен к второму входу элементаИЛИ первого канала, третий вход которого подключен к второму входуэлемента И второго канала и черезшестой ключ - к шестому. входу дополнительного элемента ИЛИ.Однако известное устройство характеризуется недостаточной помехо- ЗО лстойчивостью, заключающейся в том,1005151 витель Н. Бочаровад Е.Харитончик Корректс с ароши имохина едакто но Зак ППП "Патент", г. Ужгород, ул, Проектна л 907/69 ВНИИПИпо 3035,Тираж 616 осударственного коми лам изобретений и о сква, Ж, Раушская та СССРрытийаб., щ, 1005151что, подвергая мажоритарной обработке (2 а), где т = 2, 3, 4; 5, 6, 7повторений, не анализируется информация о форме сигнала и процедурыдемодуляции и декодирования оказываются между собой не связанными.В результате увеличиваются потериинформации и уменьшается вероятность правильного приема.Целью изобретения является повышение помехоустойчивости устройст- .1 О ва.Поставленная цель достигается тем, что в устройство для адаптивного .мажоритарного декодирования телемеханических дублированных сиг налов введены опознаватель символов и блок исправления ошибок, первый вход которого соединен с первым информационным входом устройства, вход опознавателя символов соединен с вторым информационным входом устройства, выход - с вторымвходомблока исправления ошибок, третий вход и выход которого соединены соответственно с управляющим входом устройства и информационным входом ключа, четвертый, пятый и шестойвходы блока исправления ошибок подключены к выходам соответствующихрегистров сдвига, блок исправленияошибок выполнен на переключателе, сумматорах, группах элементов И, элемеитах ИЛИ, И, ИЛИ-НЕ и ЗАПРЕТ, первый выход переключателя соединен с первым входом первого элемента ИЛИ, второй выход - с объединенны ми первыми входами сумматоров, выход первого сумматора соединен с первым входом первого элемента И, выход которого соединен с вторым входом второго сумматора, выход вто рого сумматора соединен с вторым входом первого элемента ИЛИ, выход которого соединен с первым входом первого элемента ЗАПРЕТ, выходы элементов И первой группы соединены с первыми входами соответствующих элементов И второй группы, кроме последнего, выходы всех элементов И второй группы соединены с соответствующими входами второго элемен у та ИЛИ, выход элемента ИЛИ-НЕ соединен с первым входом второго элемента И, выход которого соединен с первым входом последнего элемента И второй группы, выход которого соединен с первым входом второго элемента ЗАПРЕТ, выход второго элемента ИЛИ соединен с объединенными вторыми входами элементов ЗАПРЕТ, выходы которых через третий элемент ИЛИ соединены с выходом логического блоКа, первый вход переключателя, объединенные вторые входы первого и второго элементов И и первые входы элементов И первой группы соединены соответственно с первым и 65 вторым входами логического блока, второй вход переключателя и объединенные вторые входы элементов И второй группы соединены с третьим входом исправления ошибок, второй вход первого сумматора и объединенные вторые входы четырех элементов И второй группы и первый вход элемента ИЛИ-НЕ соединены с четвертым входом блока исправления ошибок, второй вход первого элемента И пер-, вой группы, третьи входы второго и пятого элементов И первой группы и второй вход элемента ИЛИ-НЕ объединены и подключены к пятому входу блока исправления ошибок, второй вход третьего элемента И первой группы, третьи входы элемента ИЛИ-НЕ и четвертого элемента И первой группы объединены и подключены к шестому входу блока исправления ошибок.Этим достигается возможность использования сигнала стираний, отмечающего ненадежные элементы принимаемой кодовой комбинации, Упомянутый сигнал совместно с принимаемыми наиболее надежными элементами, которым соответствует максимальный код числа единиц (или нулевой код) в одноименных элементах И повторений, где И = 2,3,4,5,6, осуществляет коррекцию соответствующего элемента очередного повторения, что снижает потери информации и увеличивает помехоустойчивость приема.На фиг1 представлена блок-схема устройства; на фиг2 - функцио- нальная схема решающего блока; на фиг, 3 - блок исправления ошибок,Устройство содержит (фиг. 1) ключ 1, счетчик 2, элементы И 3-5, регистры сдвига б, опознаватель 7 символов решающий блок 8, блок 9 исправления ошибок, входы 10-16 и выход 17 решающего блока, Решающий блок 8 (фиг, 2) содержит переключатели 18-20, логические элементй И 21-24, элементы ИЛИ 25-27, ключи 28-33 и элементы ИЛИ 34.Блок 9 содержит (фиг. 3) переключатель 35, элементы И 36-40 первой группы, элемент ИЛИ-НЕ 41, первый сумматор 42, элементы И 43, 44, элементы И 45-50 второй группы, второй сумматор 51, элементы ИЛИ 52, 53, элементы ЗАПРЕТ 54, 55 и элемент ИЛИ 56.Ключ 1 предназначен для ввода информации в счетчик 2. Счетчик 2 содержит три двоичных разряда 2, 22, 2 и предназначен для подсчета числа (Ч), принятых "1" для одноименных разрядов принимаемых повторений,Элементы И 3-5 предназначены для считывания разрядов счетчика 2, а результат считывания записывается в одноименные разряды регистров б 1, 62, 63 сдвига, задерживается в ре.гистрах на время приема одного пов-,торения сообщения и затем с выходоврегистров подается на установочные входы счетчика 2. Принимаемый одноименный элемент очередного повторения,определяет очередное состояние счетчика 2.Решающий блок 8 после приема(2 в), где щ = 2,3,7, одноименных элементов по состоянию разрядов счетчика 2 принимает решение о прие О ме фО" .или ф 1 ф. Если У(в, то Формируется ф 01, а если Уъщ, то формиру-. ется "1". Переключатели 18-20 в ис-. ходном состоянии подключают решаю- .щую схему блока 8 ко входам, а при 5 ,подаче управляющего синхросигналак выходам регистров б, 62, б сдвига. Результат мажоритарной обработки ,после приема трех повторений определяется только состоянием второго разряда 22 счетчика 2 и соответственно состоянием разрядов регистра 62 сдвига, поэтому в его формировании логические элементы блока 8 не участвуют и он непосредственно через ключ 29 . 35 1 и элемент ИЛИ.34 выдается на выход. В табл. 1 приняты следующие обозначения: Х указывает количество принятых повторений сообщения, Х, Х 2 Х 3 - код максимального числа единиц или же нулевой код в одноименных.элементахсоответствующего числа повторений, Х 4- сигнал "стирания", вырабатываемый, если принятый элемент не моможет быть отождествлен ни с ф 1" ни 60 с "0", у;(где 1 =3,4,5,6,7) - сигнал . управленйя, действующий на время следования третьего-седьмого повторений соответственно, У - выходной сигнал блока 9. 65 Д формировании и выдаче результатаМажоритарной обработки по критерию"три из пятиф участвуют элементы И 21,ИЛИ 25, ключ 28 и элемент ИЛИ 34, покритерию фчетыре из семиф - ключ 33.и элемент ИЛИ 34, по.критерию опятьиз девяти 11 - элементы И 22-24, ИЛИ26, 27, ключ 32 и элемент ИЛИ 34,по критерию "шесть из одиннадцати" эдементы И 22, 24, ИЛИ 27, ключ 30и элемент ИЛИ 34 по критерию фсемьиз тридцатник - элемент И 22, 24, ключ31 и элемент ИЛИ 34..,чБлок 9 исправления ошибок выпол- няет следующие Функции: при приеме первого и второго повторений блок производит поэлементное их сравнение, учитывая сигнал стирания для соответствующего элемента второго повторе,;ния, указывающий на искажение данного элемента, затем искаженный элемент инвертируется, при приеме третьего, четвертого, пятого, шестого, седьмого повторения работа блока может быть задана .соответствующим образом, представленным в табл. 1.Таблица 1 Опознаватель 7 символов предназначен для анализа каждого принимаемогоэлемента кодовой комбинации и вырабатывания сигнала фстирания" (х) втом случае, если принятый элемент неможет быть отождествлен ни с ф 1 ф,ни с фО".Устройство работает следующим .образом,Исходное состояние счетчика 2 ирегистров б, 62, 63 сдвцаа - нулевое, ключ 1 открыт. Первое повторе,ние поступает на вход блока 9, гдечерез переключатель 35.по первому от1005151 блока, С выхода блока 9 элементы первого повторения через открытый ключ1 поступают на вход счетчика 2, Если принимаемый элемент - ф 1", то впервый разряд 21 счетчика 2 записывается "1"Синхроимпульс СИ 1 наэлементе 3 считывает и записывает"О", подготавливая к приему очередного элемента. Синхроимпульс СИ 3обеспечивает сдвиг ф 1 ф из первогоразряда во второй регистр 62 сдвига.При приеме "0" элемента состояниесчетчика 2 не меняется, а в регистр 1 О 15.6 записывается "0" имеет место только сдвиг информации). 20 25 35 45 50 55 40 бО 7крытому выходу и элементы ИЛИ 53,ЗАПРЕТ 54 ИЛИ 56 выдается на выход.Таким образом, по окончании приема первого повторения оно оказывается записанным в регистр сдвига 61Состояние регистров 62 и 63 - нулевое. Синхроимпульс СИ 3 сдвигает информацию в регистре 6 на один разряд и первый элемент первого повторения с выхода регистра 6 поступает одновременно на установочный вход первого разряда 2 счетчика 2 и на вход блока 9 исправления стираний, Если этот элемент "1", то первый разряд счетчика 2 устанавливается в это жа состояние. Первый элемент второго повторения через переключатель 35 по второму (открытому на время следования элементов второго повторения сигналом управления у) выходу поступает на вход сумматора 42, на второй вход которого поступает элемент первого повторения по четвертому входу блока исправления стираний. На сумматоре 42 по модулю два происходит поразрядное сравнение обоих элементов. ЧФзультат сравнения поступает на один из входов элемента И 44, на другой вход выдается сигнал стирания, если опозыаватель 7 символов определил, что данный элемент ненадежен и выдал сигнал на второй вход блока 9. Инвертирование элемента второго повторения на сумматоре 51 будет происходить в случае, когда на обоих входах элемента И 44 одновременно появляет- ся сигнал несовпадения двух повторений, формируемый. сумматором 42, и сигнал стирания, выявленный детектором качества. Результат обработки с выхода сумматора 51 через элементы ИЛИ 53, ЗАПРЕТ 54, ИЛИ 56 поступает на счетчик.;Если результат обработки первого элемента второго повторения также "1", то состояние счетчика 2 изменяется - цервый разряд устанавливается в пО", а второй разрядв "1". Действующий вслед .за этим СИ 1 считывает состояние счетчика 2 и при этом в первый разряд регистра 6 записывается "0",а в первый разряд регистра 6, - "1",Далее СИ 2 сбрасывает счетчик 2 в"0", а СИ 3 сдвигает, инФормацию в 5 регистрах на один разряд и устанавливает счетчик 2 в состояние, соответствующее второму элементу первого повторения, Далее на вход 10 поступает второй элемент второго повторения, где сравнивается с одноименным элементом первого повторения,аналогично изложенному. Результатсравнения поступает на вход счетчика 2 и переводит счетчик 2 в соответствующее состояние, которое считывается СИ 1 и записывается в регистры 61 и 62, после чего СИ 2 сбрасывает счетчик 2 в "О", а СИ 3 сдвигает информацию в регистрах 61, 62и подготавливает счетчик 2 (установкой его всоответствующее состояние) к приему очередного элементаиз. канала связи и т.д, С началомприема третьего повторения закрывается выход 2 переключателя 35 иоткрывается выход 1. Код числа единиц, считываемый с выхода регистров6, 62, кроме установки счетчика 2в соответствующее состояние, поступает на входы блока 9. В .случае,если упомянутый код имеет максимальное значение 01 (что аналогично наличию двух "11 в одноименных элементах двух повторений) и присутствует сигнал стирания, соответствующийодноименному ненадежному элементутретьего повторения, то зти условиявызывают срабатывание элемента И 36,с выхода которого единичный сигналпоступает на один из входов элемента И 45. На второй вход элементаИ 45 подается управляющий сигнал уоткрывающий ее на время следованияэлементов третьего повторения, чтоприводит к появлению сигнала на еевыходе, откуда через элемент ИЛИ 52единичный сигнал запрещает прохождение ненадежного элемента третьегоповторения через элемент ЗАПРЕТ 54на выход устройства и в то же время через элемент ЗАПРЕТ 55 и элементИЛИ 56 этот сигнал поступает навход счетчика, увеличивая код числаединиц с величины 01 до величины 11.В том случае, когда с выхода регистров 61, 6, 63 сдвига снимается нулевой код 00 срабатывает элементИЛИ-НЕ 41, сигнал с выхода которогопоступает через открытый, если естьсигнал стирание, элемент 43, на первый вход элемента И 50, на второйвход которого поступают управляющиесигналы у , где 1 = 3,4,5,6,7,открывающиз его на время следованиятретьего-седьмого повторения. Сигнал с выхода элемента И 50 через 5 ИЛИ 52 подается одновременно на инТаблица 2 Рб Р 7 Р 8 Число "1 ф 2 О2 22 0 0 35 формационный вход элемента ЗАПРЕТ55 и на запрещающий вход элементаЗАПРЕТ 54, препятствуя прохождениюсоответствующего элемента 1-го повторения на выход блока 9, в то жевремя наличие сигнала на запрещающем входе элемента 55 препятствуетпрохождению сигнала с выхода элемента ИЛИ 52 через элемент ЗАПРЕТ 55на выход блока 9, вследствие чегосостояние разрядов счетчика 2 не меняется, оставаясь нулевым. При приеме каждого элемента третьего повторения состояние первого и второгоразрядов счетчика 2 может оказаться в одном.из следующих состояний00, 10, 01 и 11, Синхросигнал 11,соответствующий окончанию приема второго повторения и необходимому качеству канала связи, открывает ключ29 решающего блока 8. Информационная "1" формируется и выдается навыход устройства для состояний 01 и11 счетчика 2 (две или три единицыиэ трех возможных). ИнформационныйфОф формируется и выдается на выходустройства для состояний 00 и 1 Осчетчика 2 (три или два нуля из трехвозможных). Если результат мажоритарной обработки "два из трех" необходимо выдать повторно, то на вход16 решающего блока 8 подается синхросигнал 111, который поступает науправляющие входы переключателей18, 19, 20 и на управляющий входключа 29. Переключатели 18, 19 и 20подключают решающую схему блока 8на выход регистров б, 6.2 и 63, аключ 29 открывается. Содержимое регистров 6 и 62 поступает в.решающий блок 8, где Формируется мажоритарный результат, выдаваемяй (повторно) через ключ 29 на выход устройства. Если состояние канала связи на момент окончания приема 11 и 111 повторений таково, что результат мажоритарной обработки не будет удовлетворять требованию по верности ин- Формации, то синхросигналы 11 ц П 1 не формируются и результат мажоритарной обработки на выход устройства не выдается. Продолжается прием четвертого повторения,. которое обновляет содержимое регистров сдвига б, 62 и 63. Так, например, если для )-го элемента сообщения после приема трех повторений было зафиксировано состояние 11 (принята "1 ф во всех трех повторениях), то при поступлении "1 ф и в четвертом повторении., беэ сигнала стирания, она, проходя через переключатель 35, элемент ИЛИ 53, элемент ЗАПРЕТ 54 и элемент ИЛИ .56 блока 9, переведет счетчик 2 в состояние 001, и в регистры сдвига 6 и 6 при считывании информации СИ 1 запишется "0", а врегистр 63 - "1",В случае, когда в четвертом повторении в -ом разряде следует фОфи присутствует сигнал стирания, тосрабатывают элементы И 37, 46 и ИЛИ52, сигнал с выхода которогозапрещает прохождение информационного фОфчерез элемент ЗАПРЕТ 54, в то жевремя, проходя через элемент ЗАПРЕТ55, ИЛИ 56 на выход блока 9, изменяет аналогично изложенному состояниесчетчика 2. После окончания приема1 Ч повторения состояние регистровсдвига б, 62 и 63 будет характери зовать (в двоичномкоде) числопри, нятых "1" для каждого разряда сообщения (табл. 2). При приеме пятого повторения вблоке 9 по коду максимального числа единиц четырех повторений и при.наличии сигнала стирания срабатывают ,элементы И 38, 47, Формируя сигнал ."1 ф увеличивающий значение разрядов счетчика 2 до величины 101. При необходимости выдачи результата мажоритарной обработки фтри иэ пятиф синхросигнал 1 Ч открывает ключ 28 и с поступлением очередных элементов пятого повторения обновляется состояние счетчика 2, результат считы О вается и запоминается в регистрах6, 62, 63 и одновременно проходит в рещающий блок 8. Для состояний 110, 001 и 101 формируется ф 1", а для состояний 000, 100 и 010 -. фОф, 5 Результат через ключ 28 выдается навыход устройства. Повторная выдача производится при подаче синхросигнала Ч, который подключает. решающую схему блока 8 к выходу регистров б, 60 б, 63 и открывает ключ 28. Заполненный в регистрах 64 Р 62 Ю 63 двоичный код, соответствующий числу принятых "1" для каждого разряда сообщений, аналогично рассмотренному, выл дается в рещающий блок 8, где Форми 1005151 12Формула изобретения 1. Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов по авт, св. Р 884163, о т л и ч а ю щ ее с я тем, что, с целью повышения помехоустойчивости устройства, в него введены.опознаватель символов и блок исправления ошибок, первый вход которого соединен с первым информационным входом устройства, вход опознавателя символов соединен с вторы; информационным входом устройства, выход - с вторым входом блока исправления ошибок, третий вход и выход которого соединены соответственно с управляющим входом устройства и информационным входом ключа, четвертый,руется и выдается (повторно) на выход устройства результат мажоритарной обработки "три из пяти".Если на данном этапе результатмажоритарной обработки не долженвыдаваться, то синхросигналы 1 Ч и Чне формируются и продолжается приемшестого повторения. В блоке 9, приналичии кода максимального числа единиц в пяти повторениях (101) и сигнала стирания, срабатывают элементы 10И 39, 48, сигнал с выхода которых,проходя на выход блока 9, увеличивает содержимое разрядов счетчика наединицу, делая код равным (110) . Приприеме седьмого повторения в блоке 9срабатывают элементы И 40, 49, еслиесть условие максимального кода чис"ла единиц в одноименных разрядахшести повторений и присутствует сигнал стирания. Сигнал на выходе блока 8 в этом случае формирует в счетчике 2 код 111, Так как максимальная емкость счетчика 2 Ч,щ = 7 (состояние разрядов 111), то не будетиметь место эффект исправления стираний при дальнейшем приеме очередного повторения, но продолжаетсяработа схемы мажоритарной обработкипринимаемых повторений. Результатмажоритарной обработки по критерию"четыре из семи" полностью определяется состоянием третьего разряда2 счетчика 2 после приема соответствующего элемента седьмого повторения, а, следовательно - содержимымрегистра сдвига 63. поэтому этот З 5результат снимается или с выходаразряда 23 счетчика 2, через элемент И 5, переключатель 20 и ключ33 на выход устройства (при действии синхросигнала Ч 1), или с выхода регистра 9, через переключатель20, ключ 33 на выход устройства(при действии синхросигнала Ч 11).Аналогично происходит прием иобработка по критерию "пять из девяти", "шесть из одиннадцати",и "семь из тридцати". В этом случае действуют соответствующие синхросигналы и элементы решающей схемы блока 9 и соответственно открываются ключ 32, 30 и 31. Отличиесостоит :в том, что при приеме числа "1" ЧЧщ(Чи, =7), состояниесчетчика 2 не должно меняться. Этодостигается подачей СИЗ на управляющие входы переключателей 18, 19, 20.При этом на время считывания информации с регистров б, 62, 65 решающий блок 8 подключается к выходампоследних, Если считывается состояние 111, то появляется сигнал на выходе 16 (срабатывают элементы 22 и25) блока 8, который закрывает ключ1 исключая возможный прием"1" очеР1редного повторения. Состояние счетчика 2 (111) не меняется и вновь пе 65 резаписывается в регистры 6, бъ и 63, При считывании СИ 1 одновременно открывает ключ 1, подготавливая к приему очередного сообщения.Предлагаемое устройство обладает более высокой технико-экономической эффективностью, чем известное, так как выполняет операции мажоритарной обработки для любых кодов с (2 щ) повторением, где щ = 23,4,5,6,7, а также использует сигнал , учитывающий качество канала связи (сигнал стирания), для коррекции возни кающих однократных ошибок во втором и всех последующих, до седьмого включительно, повторениях сообщения, что позволяет увеличить помехоустойчивость. В известном устройстве вероятность искажения элемента в комбинации, когда мажоритарной обработке подвергается (2 т-) повторений, определяется соотношением=где Р - вероятность искажения одно0го элемента.В предлагаемом устройстве вероятность искаженного элемента определяется какР (в) = Сп 2 Ро Рт где Р - вероятность трансформациитэлемента при отсутствии стирания.Потери йнформации оцениваются формулойРи =-и Рэ тогда1 т щРп 1 й иС 2 щРо ф П 3-1 щ Ри 2 й и" С 2 щ 2, РоРттогда если Ро = 10, Рт = 10 3, а-2в = 4, что соответствует наличию семи повторений, то можно получитьРи Ф 35 10 и Ри 2 и 20 10 .Следовательно потери информации снижаются на три порядка.пятый и шестой входы блока исправления ошибок .подключены к выходам соответствующих регистров сдвига.2, устройство по п. 1, о т л ич а ю щ е е с я тем, что блок исправления сшибок выполнен на переключа теле, сумматорах, группах элементов И, элементах ИЛИ, И, ИЛИ-НЕ и ЗАПРЕТ, первый выход переключателя соединен с первым входом первого элемента ИЛИ, второй выходс объединенными первыми входами сумматоров, выход первого сумматора соединен с первым входом первого элемента И, выход которого соединен с вторым входом. второго сумматора, выход второго сумматора 5 соединен с вторым входом первого элеМ мента ИЛИ, выходкоторого соединен с первым входом первого элемента ЗАПРЕТ, выходы элементов И первой группы соединены с первыми входами соответствующих элементов И второй группы, кроме последнего, выходы всех элементов И второй группы соединены с соответствующими входами второго элемента ИЛИ, выход элемента ИЛИ-НЕ соединен с первым входом второго элемента И, выход которого соединен с первым входом последнего элемента И второй группы, выход которого соединен с первым входом второго элемента ЗАПРЕТ, выход второго. элемента ИЛИ соединен с объеди-ненными вторыми входами элементов ЗАПРЕТ, выходы которых через третийэлемент ИЛИ соединены с выходомлогического блока, первый вход переключателя, объединенные вторыевходы первого и второго элементовИ и первые входы элементов И первойгруппы соединены соответственно спервым и вторым входами логического блока, второй вход переключателя и объединенные вторые входы элементов И второй группы соединены стретьим входом блока исправленияошибок, второй вход первого сумматора и объединенные вторые входычетных элементов И второй группы ипервый вход элемента ИЛИ-НЕ ооединены с четвертым входом блока исправления.ошибок, второй вход первого элемента И первой группы, третьивходы вторего и пятого элементов Ипервой группы и второй вход элемента ИЛИ-НЕ объединены и подключенык пятому входу блока исправленияошибок, второй вход третьего элемента И первой группы, третьи входыэлемента ИЛИ-НЕ четвертого элемента И первой группы объединены и подключены к шестому входу блока исправления ошибок.Источники информации,принятые во внимание при экспертизе1, Авторское свидетельство СССРВ 884163, кл, Н 04 Ь 1/10,Н 03 К 13/32, 1978,(прототип).

Смотреть

Заявка

3329727, 26.08.1981

ПРЕДПРИЯТИЕ ПЯ Г-4190

ГРЕШНЕВИКОВ АНАТОЛИЙ КОНСТАНТИНОВИЧ, КЛЮЧКО ВЛАДИМИР ИГНАТЬЕВИЧ, КУЗНЕЦОВ СТАНИСЛАВ ВАЛЕНТИНОВИЧ, МАЛОФЕЙ ОЛЕГ ПАВЛОВИЧ, НИКОЛАЕВ ЮРИЙ ИВАНОВИЧ

МПК / Метки

МПК: G08C 25/00, H03M 13/51, H04L 1/08, H04L 17/30

Метки: адаптивного, декодирования, дублированных, мажоритарного, сигналов, телемеханических

Опубликовано: 15.03.1983

Код ссылки

<a href="https://patents.su/10-1005151-ustrojjstvo-dlya-adaptivnogo-mazhoritarnogo-dekodirovaniya-telemekhanicheskikh-dublirovannykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов</a>

Похожие патенты