Ильканаев
Устройство для определения времени задержки последовательностей
Номер патента: 1431044
Опубликовано: 15.10.1988
Авторы: Абдуллаев, Багиров, Ильканаев, Мкртычев
МПК: H03K 3/84
Метки: времени, задержки, последовательностей
...При нключении питания на выходе блока 19 си нхр они зации ус та нанлина ется нулевой логический уровень и устанавливается н нулевое состояние счетчик 29 импульсон блока б управления. На первую группу входов второго блока 4 сравнения и вторую группу входов первого блока 3 сравнения подается с группы 22 кодовых шин параллельный код, соответствующий ключевому слону, образующему последовательности х(с) и у(С). Фронт первого ныходного импульса блока 19 синхронизации поступает на второй вход блока 6 управле. ния и запускает его генератор 23 тактовых импульсов, Одновременно на выходе Формирователя 24 импульсов появляется сигнал, устанавливающий н начальные состояния триггер 16, счетчик 5 импульсов и триггеры 26 и 27 блока 6 управления....
Корреляционное устройство для определения задержки
Номер патента: 1410057
Опубликовано: 15.07.1988
Авторы: Абдуллаев, Багиров, Ильканаев, Мкртычев
МПК: G06F 17/15
Метки: задержки, корреляционное
...числотактов, которое определяется исходяиз максимально возможной ошибки между компенсируемой и расчетной геометрической задержкой. Если при этом коды на входах блока сравнения 5 не совпадут, что может иметь место при наличии ошибки в ретранслированном массиве, на выходе переноса второго счетчика 8 формируется импульс, который фиксируется первым счетчиком1 О. При этом происходит сдвиг импульсов в регистре сдвига 2 в противоположном направлении на и тактов. Низкий логический уровень, возникающий на соответствующем выходе дешифратора 9, запирает соответствующие элементы И первой 3 и второй 4 групп, исключая из сравнения ш разрядов регистров сдвига 1 и 2. Число ш должно определяться из условия аК, где К - максимально возможное число...
Транзисторный ключ
Номер патента: 1358085
Опубликовано: 07.12.1987
Авторы: Ильканаев, Самедов, Эфендиев
МПК: H03K 17/60
Метки: ключ, транзисторный
...диод 8, входную шину 9, шину 10питания, общую 11 и выходную 12 шины. 5Вход генератора 4 соединен с входнойшиной 9, первый силовой вывод генератора 4 - с шиной 10 питания, второйсиловой вывод - с общей шиной 11, авыход через резистор 7 - с базой Отранзистора 1. Первый вывод конденсатора 2 соединен с выходом генератора 4, первый вывод резистора 3 - собщей шиной 11, анод диода 8 - с базой транзистора 1, а катод - со средней точкой КС-цепи. Транзистор 1включен по схеме с общим эмиттером,коллектор которого соединен с выходной шиной 12 устройства.Транзисторный ключ работает следующим образом,В исходном состоянии, когда напряжение на шине 9 равно нулю, транзистор 6 открыт и шунтирует через резистор 7 переход база - эмиттер транзис тора 1,...
Источник опорного напряжения
Номер патента: 1053093
Опубликовано: 07.11.1983
Авторы: Ильканаев, Эфендиев
МПК: G05F 3/18
...технической сущности является источник опорного напряжения, включающий полевой транзистор, исток кото- . рого через обратно смещенный переход транзистора (зенеровский диод) 40 соединен с базой плоскостного тран зистора, затвор полевого транзистора соединен с коллектором (или эмиттером 1 плоскостного транзистора, входное напряжение подается между стоком полевого транзистора и эмиттером (или коллектором) плоскостного транзистора, а выходноенапряжение Формируется между истоком полевого транзистора и эмиттером (или коллектором) плоскостного транзистора.Источник опорного напряжения содержит также усилитель постоянного тока и резистор в цепи обратной связи усилителя. Температурная . зависимость напряжения эенеровского диода компенсируется...
Логарифмический преобразователь
Номер патента: 1042035
Опубликовано: 15.09.1983
Авторы: Ильканаев, Исмаилов, Степанова, Хартумов
МПК: G06G 7/24
Метки: логарифмический
...разрядов счетчика соединены с кодовыми входами циф роаналоговых преобразователей, выходы старших разрядов счетчика и выходы аналого-циФрового преобразователя являются выходами логарифмическогопреобразователя,На чертеже изображена функциональная схема предложенного логарифмического преобразователя,Схема включает блок 1 сравнения, блок 2 управленияисточник 3опорного напряжения, первый ключевой элемент 4, интегратор 5, генератор б импульсов, второй ключевойэлемент 7, управляемый делитель 8частоты, счетчик 9, цифроаналоговые преобразователи 10 1, 102,,10 п,масштабные усилители 111,1111,сумматор 12, аналого-цифровой преобразователь 13, вход 14 и выходы 15логарифмического преобразователя,Логарифмический преобразовательработает следующим...
Умножитель частоты импульсов в раз
Номер патента: 1012276
Опубликовано: 15.04.1983
Автор: Ильканаев
МПК: G06G 7/16
Метки: импульсов, умножитель, частоты
...первого масштабного блока, введены блок задержки и блок памяти, причем управляющий вход блока памяти соединен с входом блока задержки, выход которого подключен к соответствующему входу элемента ИЛИ и входу установки нулевого зНЬ- чения интегратора, вход которого соединен с выходом источника опорного 40 напряжения, выход интегратора подключен к первым входам остальных масштабных блоков и к входу блока памяти, выход которого соединен с вторыми входами всех масштабных блоков, вход 45 блока задержки является входом умно- жителя.Кроме того масштабный блок содержит операционный усилитель, между инвертирующим входом и выходом кото рого подключен первый масштабный резистор, к инвертирующему входу операционного усилителя подключен первый...
Умножитель частотно-импульсных сигналов
Номер патента: 968812
Опубликовано: 23.10.1982
Авторы: Ильканаев, Исмаилов, Самедов, Степанова
МПК: G06F 7/68
Метки: сигналов, умножитель, частотно-импульсных
...(+ .+1)-го мультивибратора, причем, вход первого мультивибратора подключен к выходу третьего основного элемента И,На чертеже изображена блок-схема умножителя частотно"импульсных сиг" налов.Умножитель содержит генератор 1 ,опорной частоты, соединенный выходом с сигнальным входом управляемого делителя 2 частоты, подключенного первым управляющим .входом к выходу первого основного элемента И 3, а выходом - к счетному входу счетчикаи к первому входу второго основного элемента И 5. Элемент И 5 соединен выходом с выходной шиной умножителя частотно-импульсных сигналов, а вторым входом - с первым выходом триг гера б. Триггер 6 подключен вторым выходом к первому входу элемента И 3, первым входом - к первому выходу дешифратора 7 и к первому...
Умножитель частотно-импульсных сигналов
Номер патента: 898445
Опубликовано: 15.01.1982
Авторы: Ильканаев, Исмаилов, Самедов, Трифель
МПК: G06G 7/16
Метки: сигналов, умножитель, частотно-импульсных
...Гцх(см, Фиг, 2 10) проходят (и+1) импульс генератора 1 (см. Фиг. 2, 12), На выход умножителя за это же время пройдут й импульсов, так как на прямом выходе триггера 5 формируется импульс длительностью 1/Г, где Г- частота импульсов на выходе делителя 2, Триггер 5 устанавливается в состояние "1" с поступлением входного импульса и возвращается в исходное состояние с поступлением и-го импульса с выхо- фО да делителя 2, т.е. с и-го выхода дешифратора 4, управляемого счетчиком 3. Таким образом й. =Г п (см. Фиг. 2.20;дым в 12,15 2.13, время й- ). На инверсном выходе триггера 5 фор- Я мируется импульс, длительность которого равна длительности между поступлением и-го импульса с выхода де 5шифратора 4 и ближайшим входным импульсом (см, фиг. 2.6)....
Измеритель скорости счета статистически распределенных импульсов
Номер патента: 864165
Опубликовано: 15.09.1981
Авторы: Ильканаев, Искендеров, Трифель
МПК: G01R 23/00
Метки: измеритель, импульсов, распределенных, скорости, статистически, счета
...с одним из входов элемента 3 И, выход которого соединен с суммирующим входом ревер- ;р сивного счетчика 5, входом регистра .9 сдвига и сходом двоичного счетчика 4 с управляемым коэффициентом пересчета, выход которого соединен с синхронрующим д разраэниэателя выход реверсивного счетчика 5 подключен к входу цифроаналогового преобразователя 8 и входу дешифратора 7, выход которого подключен к управляющему входу двоичного счетчика 11 с . управляемым коэффициентом пересчета 30 и управляющим входом управляемого делителя б частоты, выход генератора 10 подключен ко второму входу элемента 3 и к входу управляемого делйтеля б частоты, выход которого подключен ЗЗ к синхронизирующему входу регистра 9, выход которого соединен с вычитающим входом...
Логарифмический преобразователь
Номер патента: 809232
Опубликовано: 28.02.1981
Авторы: Ильканаев, Руднев
МПК: G06G 7/24
Метки: логарифмический
...- напряжение источника опорного напряжения,Г - постоянная времени интегратора 5.По команде с блока 2 управления замыкается второй ключевой элемент 7 и на вход счетчика 9 поступают импульсы от генератора б импульсов с частотой1 201 = Маггде Т - период следования импульсов.К-й импульс генератора б импульсов на выходе младших разрядов счетчика 9 поступает одновременно на регулирующий вход управляемого делителя 8 частоты и вход счетчика 9. При этом в старших разрядах счетчика 9 фиксируется целая часть логарифма,а коэффициент деления управляемого делителя 8 частоты устанавливается рав ным МТеперь импульсы от генератора б импульсов поступают на вход счетчика 9 с частотойф - чу, ( 3)35С появлением К-го импульса с генератора б импульсов на...
Устройство промежуточной памяти разравнивающего типа
Номер патента: 729833
Опубликовано: 25.04.1980
Авторы: Ильканаев, Искендеров, Меликов
МПК: H03K 5/13
Метки: памяти, промежуточной, разравнивающего, типа
...второго триггера, прямой выход каждого триггера соединен с управляющим входом того же триггера через ячейку И-НЕ, второй вход каждой ячейки И-НЕ соединен с инверсным выходом каждого последующего триггера, а выход генератора синхроимпульсов соединен со вторым входом тт - ной ячейки И-НЕ, выход которой является выходом устройсгва, второй вход каждой ячейки И-НЕ соединен с прямым выюдом каждого последующего триггера через инвертор,На чертеже представлена принципиальная схема устройства,Устройство содержит накопительный регистр, состоящий из Р синхронизируемых триггеров 1-4, ячейки И-НЕ 5-83 7298 инверторы 9-11, генератор 12 синхроимпульсов.При соединении прямого выхода каждого трютера с входомэтого же триггера через ячейку И-НЕ и...
Устройство промежуточной памяти разравнивающего типа
Номер патента: 661748
Опубликовано: 05.05.1979
Авторы: Ильканаев, Искендеров, Меликов
МПК: H03K 5/13
Метки: памяти, промежуточной, разравнивающего, типа
...дважды изменяя состояние триггеров от 1-го до и - 2-го(на фиг, 1 не показан), приведет в состояние 1 и - 1-й триггер 3. Наличие логического О на инверсном выходе п-го триггера 4 является запретом для возврата триггера 3 в исходное состояние, Таким образом, каждый из последующих поступающих на вход устройства импульсов будет поочередно переводить в состояние 1 триггеры от и - 2-го до 1-го, зарегистрировав п импульсов.Поступление и + 1-го импульса не изменит состояния 1-го и последующих триггеров, т, к. наличие логического О на асинхронном входе триггера является достаточным условием нахождения его лишь в состоянии 1.С поступлением импульса с выхода генератора 9 на выход и-ой ячейки И - НЕ 8 через время т появится логический О, что...