G06F 15/34 — G06F 15/34

Страница 3

Устройство для вычисления логарифмов чисел

Загрузка...

Номер патента: 746540

Опубликовано: 05.07.1980

Авторы: Золотовский, Коробков, Семерников

МПК: G06F 15/34

Метки: вычисления, логарифмов, чисел

...чем входные стандартные приращения. Для того, чтобы их дальнейшая обраоотка оказалась возможной, их необходимо укоротить до стандартной длины. Для этой цели служит триггер 2 и элемент 3 И-НЕ.и В элементе 4 И-НЕ формируется дизьюнкция приращений с весом 2 " управляемых коммутатором. В результате на выходе элемента 4 И-НЕ формируется приращениес требуемым весом и стандартной25 длительности, Эти приращения поступают на ипщ счетчика 8, фиксируют зйачение зоны, в которой находится аргумент, счетчик 8 фиксирует значение аргумента внутри зоны. К выходам счетчика подключено устройство, собранное на элементах 9, 10,зо 11, 16, 18, 19 И-НЕ; элементах 12 и 13, 14, 15 И и элементе 19 ИЛИ. На выходе элемента 19 И-НЕ возникает единичный...

Устройство для вычисления функции у=х

Загрузка...

Номер патента: 746544

Опубликовано: 05.07.1980

Авторы: Евлах, Хайретдинов, Якубовская

МПК: G06F 15/34

Метки: вычисления, ух, функции

...устройство.На чертеже представлена блок-схемаустройства.Устройство содержит регистр 1,блок 2 памяти, блок 3 вычисления интерполяционных поправок, сумматор 4,первый 5 и второй 6 сдвигатели, распределитель 7.Устройство работает следующим образом.Входной код аргумента зайоминаетсяв регистре 1. С выхода регистра он поступаетна распределитель 7, где осуществляется его анализ. Если величинаокода больше значения Х/2, токод непосредственно без сдвига проходитна входы блока памяти и блока вычисления интерполяционных поправок. Полученные табличные значения функции иинтерполяционная поправка суммируютсяв сумматоре 4 и также без сдвига проходят на выход устройства.В случае, если значение кода аргумента будет равно или меньше Х,о 2тб из...

Устройство для вычисления функций

Загрузка...

Номер патента: 748418

Опубликовано: 15.07.1980

Авторы: Байков, Файвинов

МПК: G06F 15/34

Метки: вычисления, функций

...7, 8, регистр записи 9, шифратор 10, блок управления 11, знаковый разряд накопительного сдвигового регистра 12, элементы И 13, выходы разрядов накопительного сдвигового регистра 14, выходы разрядов регистра записи 15, выходы элементов И 16, выходы шифратора 17, управляющие входы элементов И 18, выходы блока управления 19.Работа устройства основана на следующем. Поскольку в конце операции величина у сводится к нулю, то можно задавать для первого шага Итерации вместо= 0 некоторое начальное значение ф , зависящее от разности между У и нулем, То естыо определяется номером разряда, содержащего первую значущую единицу в двоичном представлении аргумента. Например, у представлен кодом 0,000001101 Тогда 1 = б, и число итераций будет равно...

Процессор для вычисления элементарных функций

Загрузка...

Номер патента: 888131

Опубликовано: 07.12.1981

Автор: Кузин

МПК: G06F 15/34

Метки: вычисления, процессор, функций, элементарных

...входам сумматоров, вторые входы кототорого соединены с вторым выходом блока управления, вход которого соединен с первым выходом сумматоров, третий выход блока управления соединен с первыми входами сдвигателей, четвертыйвыход блока управления соединен с управляющими входами коммутаторов, пя 3 тый выход блока управления соединен свходом блока памяти, выход которогосоединен с третьим входом первого сумматора, от лича ющийс ятем,что, с целью повышения быстродействия,й внего введен четвертый сумматор, первый и второй входы которого соединены с первым и вторым выходами блокауправления соответственно, третьи входы второго и четвертого сумматоров соединены с выходом первого сдвигателя,вход которого соединен с выходом первого коммутатора,...