Устройство для задержки импульсов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(54)(57) УСТРОЙСЯИЯПУПЬСОВ по авт.л и ч а ю щ е е сцелью расширения фможностей за счетрования задержанны ДЛЯ ЗАДЕРЖКИв. Р 892686, о тя тем, что, сункциональных возобеспечения формих импульсов при О ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО, ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ПИСАНИЕ АВТОРСКОМУ СВ отсутствии внешнего запуска и повышения надежности, в него введеныкоммутатор, второй блок сравнениякодов, одни поразрядные входы которого соединены с соответствующимипоразрядными ,выходами счетчика,другие поразрядные входы которогоподключены к шинам двоичного кодапериода, а выход подключен к первомувходу коммутатора, второй вход которого соединен с клеммой внешнего запуска, управляющий вход коммутаторасоединен с клеммой сигнала управления, выход коммутатора соединен свходом формирователя задержки, с входом записи блока памяти и вторымвыходом устройства. Яо 40 45 50 55 60 Изобретение относится к имгальсной технике и может быть использовано для Формирования сигналов синхрниэации в радиолокационных станцияха также в устройствах автоматики дляФормиронания временных интервалов.По основному авт.св. Р 892686известно устройстно для задержкиимпульсов, содержащее последовательнсоединеннье генератор тактовых импульсов и счетчик, разрядные выходыкоторого соединены с поразряднымивходами блока памяти, блок сравнениякодон и Формирователь задержки, выход которого соединен с нулевымвходом счетчика, а вход его соединен с входом записи блока памяти,который соединен с клеммой внешнегозапуска, блок сумматора, вторыепоразрядные входы которого подключены к шинам задающего кода, а первыепоразрядные входы соединены с поразрядными выходами блока памяти, апоразрядные выходы блока сумматорасоединень с поряэрядными входамиблока сраннения кодов, другие поразрядные входы которого подключены ксоответствующим поразрядным выходамсчетчика 13.Недостатком известного устройства является то, что оно позволяетвырабатывать задержанные импульсытолько при наличии сигналов внешнегозапуска. Однако в устройствах синхронизации радиолокационных станций вряде случае возникает необходимостьФормирования задержанных импульсовпри отсутствии внешнегозапуска Приэтом устройство для задержки импульсов является задающим и определяетпериод повторения формируемых импульсов,Пель изобретения - расширениефункциональных возможностей устройства для задержки импульсов за счетобеспечения возможности формиро.ванияэадержаннь 1 х импульсов при отсутствиивнешнего запуска и повышение надежности. Поставленная цель достигается тем, что в устройство для задержки импульсов введены коммутатор, второй блок сравнения кодов, одни поразрядные входы которого соединены с соответствующими поразрядами выходами =четчика, другие поразрядные входы которсго подключены к шинам двоичного кода периода, а выход подключен к первому входу коммутатора, второй вход хоторого соединен с клеммой внешнего запуска, управляющий вход коммутатора соединен с клеммой сигнала упраВления, выход коммутатора соединен одновременно с входом Формирователя задержки, с входом записи блоха памяти и вторым выходом устройства. На фиг, 1 изображена структурнаясхема устройства, на иг. 2 - Функцио- ональная схема блока срсвнения кодов.Устройство для задержки импульсовсодержит последовательно соединенные5 генератор 1 тактовых импульсов исчетчик 2, разрядные ныходы которогосоединены с поразрядными входамиблока 3 памяти блок 4 сравнения кодов и Формирователь 5 задержки, выход 10 которого соединен с нулевю входомсчетчика 2, блок б сумматора, навторые поразрядные входы которогоподан задающий код, а первые поразрядные входы соединены с пораэрядны ми выходами блока 3 памяти, а поразрядные выходы блока б сумматорасоединены с поразрядными входамиблоков 4 сравнения кодон, другиепоразрядные входы которого подключенык соответствующим поразрядным выходам счетчика 2, коммутатор 7, второйблок. 8 сравнения кодов, одни поразрядные входы которого соединены ссоответствующими поразрядными выхода ми счетчика 2, на друГие пОразрядныевходы которого подан двоичный кодпериода, а выход подключен к перномувходу коммутатора 7, второй входкоторого соединен с клеммой внешнегозапуска, а управляющий вход коммутатора 7 соединен с клеммой сигналауправления выход коммутатора 7соединен одновременно с входом формирователя 5 задержки, с нходом эаписи блока 3 памяти и вторым выходом 35 устройства. Блок 8 сравнения кодовсодержит, напримери параллельно соединенных элементов исключающее ИЛИ9, выходы которых объединены чере инверторы 10 на и - нходовом элементе И 11, выход которого является выходом блока 8 соавнения кодсв.устройство для задержки импульсов работает следующим образом.В исходном состоянии счетчик 2 просчитывает тактовые импульсь поступающие с генератора 1 =актовых импульсов. При наличии на управляющем входе коммутатора 7 сигнала управления через коммутатор 7 разрешается прохождение сигналов внешнего запуска, которые поступают на вход Формирователя 5 задержки, на вход записи блока 3 памяти и на выход устройства, К моменту прихода сигнала ннешнего запуска из счетчика. 2 н блок 3 памяти записывается параллельный двоичный код, соответствующий числу тактоных импульсон, просчитанных за время Т, гце Т - всличина периода повторения сигналов внешнего запуска. Двоичный параллельный код с блока 3 памяти поступает на соответствующие входы блока б сумматора. На другие входы которого поступает задающий код, определяющий временноеОпазение ВыхОднОГО импульса. Устаио 1,1 е 1 и ", 1045372на входе устройства параллельный двоичный вход соответствует числу периодов тактовых импульсов за нремя Г, где Г- гостоянная величина, равная времени опережения выходного импульса относительно следующего5 внешнего запуска, При этом задающий код, соответствующий времениустанавливается на входе устройства н инЬерсном виде. В этом случае на соответствующих входах блока 4 сравнения кодов устанавливается статический двоичный код разности Т., поступающий с соответствующих выходов блока б сумматора. Далее задержанный сигнал внешнего запуска, поступающий 15 с формирователя 5 задержки на нулевой вход счетчика 2, сбрасывает его н нуль-исходное состояние. После чего счетчик 2 просчитывает тактовые импульсы в течение следующего периода 20 внешнего запуска. В момент равенства на входах блока 4 сравнения кодов текущего, кода счетчика 2 и статического кода блока б сумматора соответствующего разности Т-Г, на выходе блока 4 сравнения кодов, являющемся одновременно и выходом устройства, формируется импульс, опережающий последующий сигнал внешнего запуска на величину Т-С. При этом счетчик продолжает просчитывать тактовые импульсы до следующего сигнала внешнего запуска. Далее процессы периодически повторяются.Для изменения временного положения задержанного сигнала достаточно соответствующим образом изменить задающий код на входе блока б сумматора, представляющего собой параллельный сумматор с последовательной передачей сигналов переноса. для вычита ния из кода, соответствующего периоду повторения Т сигналов внешнего запуска кода, соответствующего величине опережения Ь последующего внешнего запуска, код неличины опережения Г задается на задающем входе ,устройства в инверсном виде, а выход ,старшего разряда соединен с входом переноса младшего разряда блока б сумматора. 50При отсутствии скгналов управления на управляющем входе коммутатора 7 прохождение сигналов внешнего запуска через него запрещено и на вход формиронателя 5 задержки, на вход записи блока 3 памяти и выход устройства поступает сигнал с ныхода второго блока 8 сравнения кодов. Сигнал на выходе второго блока 8 сравнения кодов формируется в момент равенства на его входах текущего двоичного 60 кода счетчика 2 и статического кода периода, задаваемого на втором входе блока 8 сравнения кодов. Для изменения величинь периода повторения скгналон, формируемых устройством ри отсутствии внешнего загуска, достаточно соответствуюшкм образо,:. г нить двоичньк кОд пер 11 ода 11 а 1"..1 входе блока 8 сравнения кодов.Второй блок 8 сраннеия кодов (фиг. 2) содержит, например к па,1 л - лельо соединенных двухвходоных элементов ИСКЛЮЧАЮЦ 1 ЕГ ИЛИ 9, выходы которьх объединяются через кнверторы 10 на Р -входовом элементе И 11. С 1;гнал на выходе элемента И, являющемся одновременно и выходом блока 8, формируется в момент равенства кодов на входах элеметов ИСКЛЮЧАЮЩЕЕ ИЛИ 9. Блок 4 сравения кодов н 11 О 1- нен аналогично.Использование изобретения позволит оперативно изменять временсе положение формируемого импульса.Кроме того, при отсутствии скгалов Ве 11 него запуска предлагасмОе устро 1 ство позволит формировать задержанные относительно сигнала на его втором выходе импульсы, а также оперативно изменять величину периода повторения формируемых сигналов посредством набора соответствующих кодов на входе кода периода устройс тва. Кодймогут устанавливаться любымк коммутирующими приборамк, При этом величина временного положения задержанного импульса не зависит от периода повторения сигналов на выходе устройства. При изменении периода повторения устройство автоматически скорректирует временное положение задержанного импульса.Таким образом, устройстно посравнению с базовым объектбм (прототипом) обладает расширеными функфиональными возможностями и обеспечивает формкроваш:е задержанныхотносительно сигнала а втором выходе устройства импульсов как пркналичии сигналов ннеш 11 его запуска,так и при кх Отсутств 1 . Кроме того,период повторения формируемых скгналон при отсутствии внешнего запускаможет изменяться в весьма широкихпределах посредством установки спомощью любых коммутирующих приборов соответствующего двоичного кодана входе кода периода устройства.Предлагаемое У строй ст в О для з адержккимпульсов предусматривает возможностьего наращивания для получения многовыходного устройства задержки,посредством добавле 1;я к ему нужного количества функциональных групп,состоящих из блока 4 сравнения кодови блока б сумматора.1045372 сРиг Я Редакто Составитель А. ТитовКовальчук Техред А,Бабинед Кор тор Ю. Макаренко аказ 7573/58 иал ППП "Патент", г, Ухгород, ул. Проектн ВНИИПИ Гопо делам035, Моск ираж 936 Подписноеударственного комитета СССРизобретений и открытийа, Ж, Раушская наб., д. 4/
СмотретьЗаявка
3462737, 30.06.1982
ПРЕДПРИЯТИЕ ПЯ М-5164
ЭРИСТОВ ОЛЕГ ИГОРЕВИЧ, КАЛЕНИК НИКОЛАЙ РОМАНОВИЧ
МПК / Метки
МПК: H03K 5/153
Опубликовано: 30.09.1983
Код ссылки
<a href="https://patents.su/4-1045372-ustrojjstvo-dlya-zaderzhki-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для задержки импульсов</a>
Предыдущий патент: Формирователь импульсов
Следующий патент: Устройство для контроля импульсов
Случайный патент: Способ составления краткосрочного прогноза погоды