Патенты с меткой «мажоритарно-резервированный»

Мажоритарно-резервированный счетчик

Загрузка...

Номер патента: 270356

Опубликовано: 01.01.1970

Авторы: Аузин, Жогло

МПК: G06M 3/00

Метки: мажоритарно-резервированный, счетчик

...ация с выход 2 дополиительиого маж 0111 тЯ 1)ПОГО к;паис заставляет Все элсмситариые счетчики занять оъпаковое состояние, 30 Предлагаемый мажоритарио-резервировшиый счетчик может быть использован прп создашп устройств, работающих в условиях воз.действия импульсиых помех,Ня 1 С 11 ТЕЖЕ 130 б 112 ЭКЕН дс 1 ИИЫИ ЪсжорпГя 11ио-резервированный счетчик.Счетчик состс ит из псрсзсрзировяипых счегс 1 сОВ С , С ,С вь ходи 1, 2, , га ,ООрых включспы соответственно в мажорпяриыс клапапы .11, .11 , .11 Кроме того, счетчик содсрэспп дополнительный мяжорптрныйклаиаи .11 входы 1, 2, ,:г которого вклочсиы соотвстствсипо в одну из стороп разрывВИУГРСИИИХ СВ 5 ЗСИ, с ВЫХОД СОСДИПСИ .0 ВК,Очсипыэи пяр,1,сльио Вторых сторопями р;зрыва.ЛЛ 5 ВКЛОЧСИИ 5...

Мажоритарно-резервированный делитель частоты

Загрузка...

Номер патента: 664299

Опубликовано: 25.05.1979

Авторы: Беляков, Семиглазов, Федоров

МПК: H03K 23/00

Метки: делитель, мажоритарно-резервированный, частоты

...11 и 12 и 0 ф с первыхвыходов триггеров б и 91 на входах 56дополнительных элементов сОвпадения29 и 21 - О. с выходов доцолнительных мажоритарных элементов 17 и 18 и1 ф. - с вторых выходов триггеров бСигнал 0 свыхода элемента .совпадения 13 поступает на входытриггеров 1 и 2, устанавливает их всостояние ,0 и удерживает их вэтом состоянии до тех пор, пока врезультате счета трИггеры, например 4 и 5 (если второй канал деления вданный момент опережает по фазе третий канал деления) не установятсяв состояния О. При эТом триггерб переключится в новое состояние исовпадет по фазе с триггером 3, т.е.в этот момент одноразрядные триггеры1,4; 2,5 и З,б установятся в синфазное состояние. На выходе элемента. сов-.падения 13 появляется сигнал...

Мажоритарно-резервированный триггер

Загрузка...

Номер патента: 766053

Опубликовано: 23.09.1980

Авторы: Нестеренко, Супрун

МПК: H05K 10/00

Метки: мажоритарно-резервированный, триггер

...канале устройства запоьвнают одну и туже инФормацию. При отказе какого-либоэлемента 1 И-ИЛИ-НЕ, типа Обрыв по выходу, триггер (элемент памяти) этогоканала неработоспособен, но на всехвыходных шинах 3 информация вырабаты"вавтся истинная, При отказе какого либо мажоритарного элемента по выхо.- Ьу устройство будет Функционировать,так как на двух других выходных шинах3 будет вырабатываться истинная информация.45 В режиме автоматической проверки(например с помощью тестов) устройств,составными, частями которых являютсямажоритарно-резервированные триггеры,полная работоспособность элементов мажоритарно-резервированного триггера,а также основного Оборудования, выра"батывающвго сигналы, поступающие нашины 4 - 6, определяется следующим образом, В...

Мажоритарно-резервированный делитель частоты следования импульсов

Загрузка...

Номер патента: 930687

Опубликовано: 23.05.1982

Авторы: Волчков, Иванов

МПК: H03K 23/00

Метки: делитель, импульсов, мажоритарно-резервированный, следования, частоты

...нестабильности задержки срабатывания только одного элемента совпадения,ф о р м у л а изобретения Мажоритарно-резервированный делитель частоты следования импульсов, содержащий И каналов деления, каждый из которых состоит иэ счетчика импульсов, счетный вход которого подключен к входной шине, и мажоритарного элемента, соответствующий вход Которого соединен с выходом счетчика импульсов данного канада деления и одноименными входами мажоритарных элементов остальных каналов деления, а выход - с первым входом элемента совпадения этого же канала деления, о т д и ч а ю щ и й с ятем, что, с целью повышения быстродействия устройства и стабильности фазывыходных импульсов, в него введен анализатор несинфазности каналов, каждыйиз 1( входов...

Мажоритарно-резервированный интерфейс памяти

Загрузка...

Номер патента: 953639

Опубликовано: 23.08.1982

Авторы: Нестеренко, Плясов, Супрун

МПК: G06F 11/18, G06F 11/20

Метки: интерфейс, мажоритарно-резервированный, памяти

...на фиг. 5 - структурная схема дешифратора-шифратора;на фиг, 6 - структурная схема регистра неисправноСти памяти,Предлагаемый мажоритарно-резервированный интерфейс памяти (фиг. 1 а"1 Ь) содержит три канала 1. Каждыйканал 1 содержит коммутатор 2 памяти, индикатор 3 брака, блок 4 реконфигурации, блок 5 признака канала,дешифратор-шифратор 6, блок 7 сравнения, блок элементов ИЛИ 8, мажоритарный блок 9 выходной информациипамяти, мажоритарный блок 10 входнойинформации памяти, мажоритарный блок1 О 7 95311 адреса и мажоритарный блок 12 управления, выход которого соединен с управляющим выходом каналаБлок элементов ИЛИ 8 представляет собой Элемент ИЛИ, число входов ,5 которого равно разрядности информации, Названия "мажоритарный блок" и...

Мажоритарно-резервированный аналого-цифровой преобразователь

Загрузка...

Номер патента: 1444946

Опубликовано: 15.12.1988

Авторы: Гибадулин, Щагин

МПК: H03M 1/46

Метки: аналого-цифровой, мажоритарно-резервированный

...18-20 установятся в состояние либо 011, либо 101, либо 110, т,е. на дешифраторе 10 появится возбужденный выход, который создаст через элемент 14 ИЛИ-НЕ на входах элементов И 15, 16, 17 запрещающий низкий уровень, а один из 0-триггеров 6, 7 или 8 "запомнит" состояние выхода компаратора 3 еще одного резервного канала. Далее процесс преобразования не приводит к изменению состояния вновь введенных блоков и завершается известным обра" зом.Сущность предлагаемого мажоритарно"резервированного аналого-цифрового преобразователя заключается в том, что вновь введенные блоки, работая совместно мажоритарно-резервированным аналого-цифровым преобразователем поразрядного уровновешивания, обеспечивают в процессе преобразования авто 1444946матическое...

Мажоритарно-резервированный триггер

Загрузка...

Номер патента: 1578850

Опубликовано: 15.07.1990

Авторы: Шинкаренко, Якименко

МПК: H05K 10/00

Метки: мажоритарно-резервированный, триггер

...1 инверсного выхода мажоритарного элемента 3.По переднему фронту тактовой час" таты, поступающей по шине 8 на С-вход триггера 2 одного из каналов, последний устанавливается в единичное состояние, На соответствующем входе мажоритарных элементов 3 устанавливается уровень "1", 515Аналогичным образом срабатываюттриггеры 2 и в других каналах резервирования. При установке хотя бы надвух входах мажоритарных элементов 3уровня "1" на их выходах устанавливается уровень "О", который мультийлексором 1 подается на входы триггеров2 и приводит к тому,что по следующемуфронту тактовой частоты триггеры вканалах резервирования возвращаютсяв нулевое состояние, при этом на входах мажоритарных элементов 3 устанав.ливаются уровни "О", При установкеуровня...

Мажоритарно-резервированный интерфейс памяти

Загрузка...

Номер патента: 1702434

Опубликовано: 30.12.1991

Авторы: Супрун, Уваров

МПК: G11C 29/00

Метки: интерфейс, мажоритарно-резервированный, памяти

...в нем информации соответствующий разряд регистра 12 устанавливается в единичное состояние.При отказе одноименного оборудования в двух каналах устройство работает в режиме передачи информации из исправного канала в три канала при работе интерфейса с упомянутым оборудованием. Это обеспечивается тем, что при одинаковой информации в трех каналах на выходах мажоритарных элементов 6,1 - 6.3 группы 6 мажоритарных элементов, она преобразуется коммутационным блоком 16 фиг.4) в различные коды на его выходах 64 и 65, что настраивает коммутаторы 2 выходной информации в разных каналах на передачу данных с того входа, который подключен к выходам того канала, в котором исправен блок-источник информации,При отказе блоков более чем в одном канале...

Мажоритарно-резервированный интерфейс памяти

Загрузка...

Номер патента: 1751766

Опубликовано: 30.07.1992

Авторы: Супрун, Уваров

МПК: G06F 11/20

Метки: интерфейс, мажоритарно-резервированный, памяти

...седьмым и восьмым, девятым и десятым, одиннадцатым и двенадцатым межканальными входами канала, выходы первого - третьего мажоритарных элементов соединены с входами блока управления коммутацией, выходы которого соединены с управляющими входами коммутатора выходной информации, управляющий вход дешифратора отказов - с выходом первого элемента И-ИЛИ - НЕ и с первым управляющим входом блока вентилей, второй и третий управляющие входы которого являются входами вторби группы имитации единиц и нулей канала соответственно, вход управления коммутатором адреса является соответствующим входом канала, выходы коммутатора адреса соединены с входами первой группы мажоритарного блока адреса, входы второй и третьей групп которого являются третьей и...