Устройство для изучения языка
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1785029
Авторы: Василевский, Корнейчук, Михайлюк, Рифа
Текст
)5609 В 1 ОПИСА ЕИЗ Б Т являлокаЭф- игод- бора ветГОСУДАРСТВЕННОЕ ПАТЕНТНОЕВЕДОМСТВО СССР(71) Киевский политехнический институт им.50-летия Великой Октябрьской социалистической революции(56) Авторское свидетельство СССРМ 1417025, кл, 6 09 В 19/06, 1986.(54) УСТРОЙСТВО ДЛЯ ИЗУЧЕНИЯ ЯЗЫКА(57) Изобретение относится к автоматике ивычислительной технике, в частности к устройствам для обучения, и может быть исПредлагаемое иэобрете автоматике и вычислительн стности к устройствам для жет быть использовано для процесса обучения иностра Известна машина для стым словам некоторых евр(заявка Японии М 58-1394 связанные соответствующи ройство ввода, запоминаю блок формирования адресние относится к ой технике, в чаобучения, и моавтоматизациинному языку.обучения проопейскихязыков 2), содержащая м образом устщее устройство, а, узел считываройство индикаНедостатком данного устройства ется низкая надежность, сложность б формирования адреса, а также мала фективность, поскольку устройство пр но для изучения ограниченного на наиболее простых слов,Известно также устройство для о ния языку (заявка Великобритани 2137398), содержащее связанные соо пользовано для автоматизации процесса обучения иностранному языку. Целью изобретения является повышение дидактических воэможностей. Устройство для изучения языка содержит блок памяти, первый блок совпадения, блок сравнения, счетчик, выходы которого соединены с адресными входами блока памяти, первый и второй регистры и сумматор, информационные входы первой группы которого соединены с выходами первого регистра, а также два коммутатора, второй блок совпадения, два блока регистров, блок управления, третий регистр и дешифратор. 4 ил,ствующим образом клавиатуру, устройство Я индикации, формирователь, микропроцессор, устройство памяти, выходной блок и синтезатор звукового сигнала.аваевНедостатком данного устройства является ограниченность области применения,связанная с его принципиальной непригод- (Л ностью для изучения глаголов, наречий, местоимений, а также большинства существительных, прилагательных и числи- О тельных,Наиболее близким по технической сущности и достигаемому эффекту к изобретению является электронное устройста для а изучения морфологии иностранного языка (авт,св. М 1417025), содержащее блок ввода, регистр, счетчик, запоминающий блок, элементы И, блок индикации, четыре элемента ИЛИ, схему совпадения, схему сравнения, одновибратор, триггер, селектор, генератор , тактовых импульсов, двухвходовый регистри сумматор, причем, первый выход блокаввода связан с первыми входами первого и мяти, первый и второй регистры и сумматор, второго элементов ИЛИ, двухвходового ре- информационные входы первой группы когистра, триггера, блока индикации и счетчи- торого соединены с выходами первого регика, второй выход блока ввода соединен с стра, новым является то, что введены два первым входом регистра, выход которого 5 коммутатора, второй блок совпадения, два подключен к входу схемы сравнения, перво- блока регистров, блок управления, третий му входу селектора и к соответствующим регистр и дешифратор, входы которого соевходам схемы совпадения, а выход послед- динены с информационными входами перней через первый вход первого элемента И вой группы блока сравнения и с выходами связан со вторым выходом триггера, при 10 первой группы первого блока регистров, явэтом выход триггера присоедийен к первым ляющимися информационными выходами входам третьего элемента ИЛИ, второго устройства, выходы дешифратора соединеэлемента И -и к второму входу селектора, ны соответственно с первым и вторым инвыход которого подключен квторому входу формционными входами блока управления, блока индикацйи, причем первый вход схе третий информационный вход которого явмы сравнения через второй вход третьего ляется входом запуска устройства, а тактоэлемента ИЛИ и прямой входтретьегоэле- вый вход соединен с управляющими мента И подключен к входу генератора так-. входами первого й второго блоков регисттовых импульсов, выход которого ров, первого, второго и третьего регистров присоединен ко вторым входам второго эле и счетчика и является синхронизирующим мента ИЛИ, счетчика и второго элемента И, взодом устройства, первой группой инфора выход второго элемента И через первый мационных входов которого являются соотвход четвертого элемента ИЛИ связан с ветствующие входы второго регистра, вход третьим входом блока ийдикации, при этом записи которого соединен с первым выховторой выход схемы сравнения через одно дом блока управления, а выходы соединены вибраторсоединен со вторыми входами с информационными входами второго блока первого элемента И и первогоэлемента регистров, входы сдвига и записи которого ИЛИ, выход которого подключен к второму соединены соответственно с вторым и . входурегистра,авыхододновибратора при-,третьйм выходами блока управления, а высоедйнен ктретьему входу счетчика, второ ходы подключены к информационным вхому входу четвертого элемента ИЛИ и к дам второй группы блока сравнения, третьему входу второго элемента ИЛИ, свя-.: выходы которого соединены с четвертым и занноговйходбмсвторымвходомдвухвхо-, пятым информационными входами блока дового регистра, причем третий вход управления, четвертый и пятый выходы кодвухвходового регистра связан с выходом 35 торого являются синхронизирующими высумматора,а выход - с первым входом сум- ходами устройства,а шестой матора и через четвертый вход счетчика" с информационный вход соединен с выходом входом запоминающего блока, при этом со- первого блока совпадения, информационответствующие выходы запоминающего ные входы первой группы которого соединеблока связаны с третьим входом селектора, 40 ны с информационными входами первой вторым входом сумматорачетвертым вхо-. группы первого коммутатора, информацидом двухвходового регистра, с инверсным онными входами первого регистра, инфорвходом третьего элемента И и вторым вхо- мационными входами первой группы дом схемы сравнения.: второго блока совпадения и выходами счетОсновным недостатком прототипа яв чика,аинформационныевходывторойгрупляются низкие дидактические возможно- пы соединены с информационными сти, имеющие место вследствие входамй второй группы сумматора и выхонедостаточной информационной емкости, дами третьего регистра, вход записи котокотораяопределяетсянеобходимостьюхра-рого соединен с шестым выходом блока нения в запоминаюЩем устройстве большо управления, а входы соединены с выходами . го количества информации чисто первого коммутатора, информационные служебногохарактера. входы второй группы которого являютсяЦелью изобретения является повыше- второй группой нформацианных входов усние дидактических воэможностей устройст- тройства, а управляющий вход соединен с ва. 55 седьмым выходом блока управления, седьДля достижения поставленной цели в мой информационный вход которого соедиустройетве для изучения языка, содержа- нены с выходом второго блока совпадения, щем блок памяти, первйй блок совпадения, информационные входы второй группы коблок сравнения, счетчик, выходы которого торогосоединенысвыходамипервогорегисоединены с адресными входами блока йа- стра, выходы сумматора соединены с17850295 6информационными входами первой группы венно со вторым и третьйм выходами блока второго коммутатора. информационные 11, а выходы подключены к.информационвходы второй группы которого соединены с ным входам второй группы блока 6, выходы выходами второй группы первого блока ре и 22 которого соедйнены с четвертыми гистров, вход записи которого соединен-с 5 пятым информационнымивходами блока восьмым выходом блока управления, девя, четвертый 23 и пятый 24 выходы которотый и десятый выходы которого соединеныгоявляютсясинхронизируюгщимивыхгодгами соответственносустановочным и записыва- устройства" ,а шестой информационный ющим входами первого регистра; а один- входсоединен с выходом 25 первого блока надцатый выход соединен с управляющим 10 26 совпадения, информационные входы входом второго коммутатора, выходы като-первой группы котОрого гсоединены с ин-рого соединены с информационными входа- формационными входами. перврй группы ми счетчика, суммирующий, вычитающий и первого коммутатора 27, ингформациохнйыс-записывающий входы которого соединеными входами первого регистра 4, йнформацисоответственно с двенадцатым, тринадца онными входамй первой группы второго тым й четырнадцатым выходами блока уп- блока 28 совпадения и выходами счетчика 1, равления,аинформационные входы второй группы соИзвестно использование. счетчика в . единены с информационными входами втоэлектронномсловаресклавишей.автостопа . рой группй Сумматора 3 и выходами (пат. Ь 4438505 США). Однако примейяе третьего регистра 15, вход записи 29 котомый в известном устройстве счетчйк ис- . рого соединен с шедстйм выходом блока 11, пользуется для подсчета числа букв во ., авходысоединенысвыходамипервогоком- вводимом словаре, тогда как в заявляемом мутатора 27, информациойные входй втоустройстве счетчи(с используется для фор-рой группы кОтторогго являвтся второй .мирования адреса, Различны и алгоритмы 25 группойинформационныхвходов 30 устройпоиска информации в заявляемом иизвест- , ства, а управляющий вход 31 соединен с ном устройствах.- ,;седьмым выходом блока 11, седьмой инфор. На фиг, 1 представлена блок-схема".: мационный вход которого соединен с выхопредлагаемого устройства; на фиг. 2 - блок ." дом 32 второго блока 28; информационные управления (вариант блок-схемы); на фиг, 3 30 входы второй группы которого соедйнены с - блок регистров (вариант схемы); на фиг, 4 выходами первого регистра 4, выходы сум - алгоритм работы устройства, матора 3 соединены с информацс"ионйыми: Устройство для изучения языка (фиг. 1)входами первой группы"второго коммутатосодержит счетчик 1, выходы которого соеди-ра 33, информационные входы второй групнен с адреснйм входом блока 2 памяти, 35 пы которогосоединеныс выхода второй сумматорЗ, информационные входй первой группы первого блока регистров 7, вход 34 группы которого связаны с выходами перво- записи которого соедйнен с восьмым выхого регистра 4, дешифратор 5, входы которо- дом блока 11 управления, девятый и десятосоединенысинформационными входамитый выходы которого" соединены первой группы блока 6 сравнения и с выхо соответственно с установочным 35 и запидами первой группы первого блока 7 реги- . сываюцим 36 входами йерквого регистра 4, стров, явЛяющимися информационнымиа одиннадцатый выход соединен с управлявыходами 8 устройства, выходы 9 и 10 де-ющим входом 37 второго коммутатора 33, шифратора 5 соединены соответственно с выходы которого соединены с информаципервым и вторым информационными входа онными входами счетчика 1, суммирующий ми блока 11 управления, третий информаци; вычйтающий 39 и записывающий 40 вхоонный вход которого является входом 12ды которото соединенысоответственно с запуска устройства, а тактовый вход соеди-двенадцатым, тринадцатым и четырнадцанен с управляющими входами первого 7 и тым выходами блока 11.второго 13 блоков регистров, первого 4, вто Заявляемое устройство для изучения рого 14 и третьего 15 регистров и счетчика языка может быть реализовано.сиспольэо и является синхронизирующим входом 16 ванием серийно выпускаемых микросхем устройства, первой группой информацион- различных серий. Например, для реалиэаных входов которого являются соответству- ции узлов 4, 13, 14, 15 могут быть задейство- . ющие входы 17 второго регистра 14,-вход 55 ваны микросхемы 561 ИР 9, для реализации записи 18 которого соединен с первым вы- коммутаторов 27 и 33-микросхемы 561 КП 1, ходом блока 11 управления, а выходы сое- для реализации блока 6 сравнения и блоков динены с информационными входами 26 и 28 совпадения - микросхемы 561 ИП 2, второгоблока 13 регистров, входы сдвига 19 Сумматор 3 может быть выполнен на базе и записи 20 которого соединены соотеетст- микросхем о 61 г 1 М 1.Одним из вариантов выполнения счетчика 1 является использование микросхем типа К 561 ИЕ 12. Дешифратор 5 может быть выполнен на базе микросхем К 561 ЛА 8 и К 561 ЛЕ 5, блок 2 памяти - на базе К 155 РУ 7.Блок 11 управления может быть реализован различным образом, например в виде цифрового автомата или микропрограммного устройства, построенного по одной иэ известных. схем (см. например, книгу Само- фалов К.Г. и др, Электронные цифровые вычислительные машины. Киев, 1976, с.377-382). Кроме того, могут быть использованы серийные микросхемы блоков микропрограммного управления, например 587 РП 1, 588 ВУ 1. 588 ВУ 2, 588 ИК 1, 1183 РТ 1, 1804 ВУ 1, 1804 ВУ 2, 1804 ВУЗ, 1804 ВУ 4, 18704 ВУ 5 и др. (см, книги: Булгаков С.С. и др. Проектирование цифровых систем нэ комплектах микропрограммируемых БИС. М,: Радио и связь, 1984. 240 с.; Хвощ С.Т. и др, Микропроцессорь и микроЭВМ в системах автоматического управлейия. Справочник. Л,: Машиностроение, 1987, 639 с. Абрайтис В,Б, Микропроцессоры и микропроцессорные комплекты интегральных микросхем. Справочник в 2-х томах. М.: Радио и связь, 1988; Корнейчук В.И. и др, Вычислительные устройства на микросхемах. Киев: Техника, 1986; Хвощ С.Т, и др. Инжекционные микропроцессоры в управлении промышленным оборудованием. Л. Машиностроение, 1985).На фиг. 2 приведена блок-схема одного из вариантов блока 11 управления, выполненного в виде автомата с памятью (см. книгу; Самофалов К.ГКорнейчук В,И Тарасенко В,П. Цифровые ЭВМ. Киев; Вищэ Школа, 1989, с, 80-90). Автомат содержит постоянное запоминающее устройство 41 и шесть триггеров(например, К) 421426 Узлы 41 и 42 могут быть реализованй с использованием стандартных микросхем, например 586 РЕ 1, 536 РЕ 2, 145 РЕЗ.564 ТВ 1, 561 ТВ 1, 573 РФ 6, 573 РФ 4 и др. Кроме того, в данный вариант блока 11 входит два ВЯ-триггера 43 и 44 (например, на базе микросхем 561 ТР 2, 564 ТР 2 или др,) и Т-триггер 45 (например, на базе микросхемы 133 ТМ 2).Постоянное запоминающее устройство 41 программируется в соответствии с алгоритмом работы устройства, вариант блоксхемы которого приведен на фиг. 4, Роль блока 41 может выполнять также комбинационная схема ипи ПЛМ,На фиг. 3 приведена одна из возможных схем, по которой может быть построен блок 7 регистров. Его структура подобна структуре стекового регистра, Число регистров М в20 2530 35405055 на две части. В первой расположены слова по алфавиту, во второй находится перевод. Перед началом каждого слова стоит метка начала. Само слово занимает столько ячеек памяти, сколько в нем букв, за ним находится метка конца слова. Одна ячейка содержит код одной буквь или метку. В ячейках, стоящих посте метки конца слова, содержится адрес первой ячейки перевода, Затем снова находится метка начала слова и следующеесловоЯчейки, содержащие перевод, разделены метками конца слова, слова в переводе разделены нулевыми ячейками.Поиск нужного слова происходит следующим образом. Адреса первой и последней ячеек, содержащих коды букв переводимыхслов, хранятся в регистрах 4 и 15, Затем они складываются и делятся пополам. (Эффектделения на два достигается благодаря подсоединению выходов сумматора 3 к информационным входам первой группы коммутатора 33 со сдвигом на один разряд),Дробная часть при делении отбрасываетсяПолученный адрес поступает на вход блока 2 памяти, с выхода которого считываетсясодержимое ячейки памяти. Затем происходит сравнение содержимого этой ячейки с кодом начала слова в дешифраторе 5. Если содержимое ячейки не является кодом начала слова, то происходит поиск ячейки с кодом начала слова, к адресу прибавляетсяединица и с выходов блока 2 памяти считывается следующая ячейка памяти. Если же с выходов блока 2 считалось содержимоеячейки с кодом начала слова, то происходит побуквенное сравнение выбранного слова и искомого слова в блоке 6 сравнения. Если коды первых букв равны, то в адресу добавляется единица, с выходов блока 2 считывается код второй буквы и происходит сравнение вторых букв выбранного и искоблоке 7 определяется соотношением разрядностей выходной шины запоминающего устройства 2( ) и его адресной шины (М) по формуле:й =М/Ц+ 1,где )М/Ц обозначает округление числа М/ к ближайшему большему целому. Вход34 является входом управления приемом информации в параллельном коде,10 Блок 7 может быть реализован из стандартных микросхем регистров, осуществляющих параллельный прием кода, например К 564 ИР 6, К 564 ИР 9 и др. Их структура достаточно подробно описывается в вышеупомянутой литературе, Для описания работы устройства опишем алгоритм поиска переводимого слова и структуру памяти блока 2. Память разделена10 1785029 9мого слов. Таким образом, сравнение про- разряд к коммутатору 33 поделятся попоисходит да тех пор, пока с выхода блока лам. В регистр 14 записывается код словапамяти не считается ячейка с кодом конца (у/18/бл.З), подлежащего переводу катаслова. Тогда дешифратор 5 выдает соответ- рый подается на входы 17, В следующемствующий сигнал и йроисходит считывание 5 такте инфармацйя с выхода сумматора 3адреса ячейки.с кодом первой буквы пере- через коммугаторЗЗ записйвается в счетчиквода или учебной информацииЗатем этот . 1(у(40)бл.4) и с ега выхода поступаетнавходадрес поступает на вход запомийающего .;.: блока 2, Одновременна в блок 13 регистровустройства и происходит считывание пере- записывается код искомого слова (у(20)бл,4)вода или учебной информацйи, .: . 10 и с его выхода кодпервой буквы искомогоВ случае если код буквы на вихрах слова поступает на-вторую группу входовблока 2 памятибольше кода буквы искомого блока 6 сравненйя, В следугощем- такте С.слова, то текущйй адрес сравниваемой бук- выхода блока 2 памяти"содержимое выбранвы записываетоя в регистр 15, в которомной ячейки-памяти йоСтупает".на инфармахранился адрес ячейки с кодом" последйей 15 цианный вход .блока .7 регистров,"буквы переводимых слов, а если"меньше, то, происходит сдвйг содержимого этих региств регйстр 4 с адресом ячейки с кодом первойров на одну ячейку(у(34)бл.5) и в асабодивбуквы. переводимых слов. Новые адреса шиеся разрядй записывается содержимоескладываются и делятся пополам, Новый. считанной ячейкипамяти, Информация садрес поступает навход блока памяти и на . 20 выхода этих разрядовблока 7 поступает наега выходе появится содержимое новой первую группу входов блока 6 и на вход.:ячейки памяти,".,;:дешифратора 5.Далее поиск слова будет происходйть " Блок управления 11 анализирует сйгналаналогично опйсанному выше; адйака па- - (Х(9) бл,б), поступающий на его вход 9 сиск началаслова будет осуществляться не 25 соответствующего выхода дешифратара 5.путем, прибавления, к адресу единицы, а пу- Если сигнал равен."1", товыбранная ячейкатем вычи 1 ания "1". Если же слово опять не. содержйт кад начала слова, если нет, та пробудет найдено; та поиск начала слова в сле- исходйт анализ сигнала (Х(48) бл.7), паступа"дующем такте снова будет происходить пу-ющега С вьгхада триггера 45, В случае если .:тем добавления к адресу единицы; :.30 сигнал У(48) равен "0", в счетчик 1 дабавляВ случаеесли искомагаслава нет вбло-. " ется единица (У(38) бл, 8); если "1", то изке памяти, та на некотором шаге поиска всодержимого счетчикаединица вычитает.один из регистров, хранящих адреса срав- . (У(39) бл,9), В следуЮщем такте содержимоенйваемых ячеек, будет повторна записанновой ячейки записывается в выходной блокхранящийся в нем адрес,через такт вдругай 35 7(У(34) бл.5), и снова происходит анализ сигрегистр будет повторно записан адрес, хра-" . нала (Х(9) бл.б).нящийся в нем. После того, как оба эти со- Работа схемыпродолжается таким аббытия" произойдут, поиск. слова:разом да"тех пор, пока сигнал Х(9) не станетпрекращается,.;: , ." равным "1"., т.е."будет найдена ячейка скоРабота устройства организована со дам начала слова. Тогда в следующем тактегласно алгбритму функционирования, один к содержимому счетчику 1 добавляется едииз вариантов которого приведен на фиг. 4ница (У(39) бл,10) и на вход триггера 45 сКаждый блакалгаритмасоатветствуетодно- . выхода 49 запамийающего устройства 41му периоду тактового сигнала, Х - логиче- . паступаетсигнал, переводящий его винверская единица на 1-входе, % - логическая 45 сное состояние, Если сигнал равен "1", та анединица на )-вьходе блока 11 управленйя" становится равным "О". и наоборот,Сигналы; не упомянутые в каком-либо бло- Если в процессерабаты устройства абаке, считаются равными нулю в течение саот-: сигнала Х(25) и Х(31) равны единицы, хотя быветствующега.тактового периода;,:один раз каждый, то на выходах 46 и 47Схема начинает работу при подаче на 50 триггеров 43 и 44 появится "1", чта, согласновход 12. блока 11 сигнала "Пуск" (блок 2), При: алгоритму на фиг, 3, остановйт работу схемыэтом коммутатор 27 подключает информа- (блок 30 У(23,цианный вход регистра 15 к группе 30 внеш-Если прекращения работы устройстваних входов устройства для установки не произошло, топроисходит анализ выханачального адреса (у/31/бл.З). Этот адрес 55 дав блока б сравнения. Если сигнал на перзаписывается в регистр 15 (у/29/бл,З). Ре- вам выходе равен "0" (Х(21) бл.13), т.е, коды,гистр 4 будетабнулен(у/35/бл,3). Информа-поступающие на первый и второй входы неция с выходов этих регистров поступает на . равны, то происходит анализ сигнала (Х(22)сумматор 3, где адреса складываются и в бл.24), поступающего на блок 11 с выходарезультате подключения со сдвигом на один . блока 6. Если сигнал 22 равен "О", т.е, кад на178502911входах второй группы больше кода, посту- цию. Затемпроисходитдобавлениексодерпающего на входы первой группы, то адрес жимому счетчика 1 единицы (У(38) бл.23).с выхода счетчика 1 записывается в регистр Считывание происходит до тех пор, пока15 (У(29) бл,25). Одновременно происходит дешифратор 5 не выдаст сигнал о совпадезапись искомого слава в блок 13 регистров 5 нии содержимого считанной ячейки с кодом (У(20) бл.25), если сигнал Х(22) равен "1", то конца (Х(10) бл.22). Затем блок управления адрес с выхода счетчика 1 записывается в выдает сигнал У(23), сигнализирующий об регистр 4(У(36) бл. 28) и также происходит окончании работы устройства (блок 30).запись искомого слова в блок 13 регистров . По сравнению с прототипом, предлага- (У(20) бл.28). Новый адрес, аналогично опи емое устройство обладает повышенной емсанномувыше,.приустановкейачэльнцхус- костью, так как в ячейках памяти не ловий, пройдя через коммутатор 33 и содержится пустых битов и длина словар сумматор 3, записывается. в счетчик 1(У(40) ной статьи йе ограничивается разряднобл.29), (У(40) бл.27), блок 11 продолжает стью ячейки памяти, поскольку свою работу согласно алгоритму на фиг. 4, 15 информация, относящаяся к бдному входноначйная с блока 5. Если сигнал (Х(21) бл. 13)му слову; может занимать йесколько соседбыл.равен "1", т,е; коды, поступающие на них ячеек. Следовательно, заявляемое первые и вторые входы блока 6 равны, про- устройство имеет повышенные, по сравнеисхадит анализ сигнала (Х(10) бл.14), посту-. нию с прототипом, дидактические возможпающего на блок 11 управления с выхода 20 ноСти.блока совпадения, Если сигнал равен "0" Ф ар мул а из о брет.ения ;т,е в ячейке, считанной вданный момент из, Устройство для изучения языка, содерблока 2 памяти; не содержитсяМод конца жащее блок памяти, первый блок совпадеслова, то к содержимому счетчику 1 добав- ния, блок сравнения,счетчик, выходы ляется единица (У(38) бл.15), йроисходит 25 которого соединены с адресными входами сдвигсодержимого блока 13 на разрядность блока памяти, первый и второй регистры и однойбуквы(У(19)бл.15). Вследуйщемтак- . сумматор, информационные входы первой те в выходной блок.7 регистров(У(34) бл,16);. " группы которого соединены с выходамизэписывается новая ячейка; считанная из . первого регистра, о т л и ч а ю щ е е с я гем,блока памяти. Затем блок управления, со что, с целью повышения дидактических возгласноалгоритмунафиг.4, переходйткана- можностей устройства, в него введены два лизусйгнала(Х(21) бл.13).;,:.:: . коммутатора, второй блок совпадения, дваВслучаееслисигналХ(10)равен "1",т,е. блока регистров, блок управления, третийкоДц слова,.записанного в блоке 13 и счи- - регистр и дешифратор, входы которого соетэкйого побуквенно из блока памяти, совпа динены с информационнымл входами перли до койца; происходит считывание вой группы блока сравнения и с выходами Йачального адреса соответствующего пере- первой группы первого блока регистров, яв, вода; Блок 7 регистров имеетдлину,достэ- ляющимися информационными выходамиточную для размещения всех ячеек адреса устройства, выходы дешифратора соединеначала служебйой информацйи и ячейки с 40 нысоответственно с первым и вторым инкодом начала слова:;, " " . формационными входами блокаК содержимому счетчика 1 добавляется управления, третий информационный входединица (У(38) бл,17), затем происходит -которого является входом запускаустройст сдвиг содержимого блока 7 на одну ячейку вэ, а тактовый входсоединен супрэвляющи-.У(34).Восвободйвшиесяразрядызэписывэ ми входами первого и второго блоков ется новая ячейка, затем происходитанализ регистров, первого, второго итретьего реги- . сигнала (Х(9) бл. 19),.В случае равействэ его стров и счетчика и является синхронизиру- "0" происходит считывание следующей ющим входом устройства, первой группой . ячейки (бл. 17, бл. 18), а в случае его равен- информационных входов которого являютсяства "1" коммутатор ЗЭ подключает инфор соответствующие входы второго регистра, мационные входы счетчика 1 к вйходэм вход записи которого соединен с первым второй группы блока 7, в котором хранится выходом блока управления, а выходы - с адрес учебной информации (У(37) бл.20), информационными входами второго блока Этот адрес заносится в счетчик 1 (У(40) регистров, входы сдвига и записи которого бл.20)затемпроисходитсчйтывэниеинфар соединены соответственно с вторым и мации, сдвигается блок регистРов 7 (У(34) третьим выходами блока управления, а выбл.21), информация поступает на информа- ходы подключены к информационным вхоционныевходы 8 устройства, Блокуправле- дам второй группы блока сравнения, ния выдает сигнал (У(24) бл.21), выходы которого соединены с четвертым и синхронизирующий выходную информа- пятым информационными входами блокауправления, четвертый и пятый выходы которого являются синхронизирующими выходами устройства, а шестой информационный вход соединен с выходом первого блока совпадения, информационные входы первой группы которой соединены с информационными входами первой группы первого коммутатора, информационными входами первого регистра и информационными входами первой группы второго блока совпадения и выходами счетчика, а информационные входы второй группы соединены с информационными входами второй группы сумматора и выходами третьего регистра, вход записи которого соединен с шестым выходом блока управления, а входы - с выходами первого коммутатора, информационные входы второй группы которого являются информационными входами второй группы устройства, а управляющий вход соединен с седьмым выходом блока управления, седьмой информационный вход которого соединен с выходом второго блока совпадения, информационные входы второй группы которого соединен с выходами первого регистра, вы ходы сумматора соединены с информационными входами первой группы второго коммутатора, информационные входы второй группы которого соединены с выходами второй группы первого блока регистров, 10 вход записи которого соединен с восьмымвыходом блока управления, девятый и десятый выходы которого соединены соответственно с установочным и записывающим входами первого регистра, а одиннадцатый 15 выход соединен с управляющим входом второго коммутатора, выходы которого соединены с информационными входами счетчика, суммирующий, вычитающий и записывающий входы которого соединены со ответственно с двенадцатым, тринадцатыми четырнадцатым выходами блока управления,1785029 Заказ 4368 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям и 113035, Москва, Ж, Раушская наб., 4/5 ТСС венно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина, 101 из Составитель А, Михайлюк
СмотретьЗаявка
4896108, 25.12.1990
КИЕВСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. 50-ЛЕТИЯ ВЕЛИКОЙ ОКТЯБРЬСКОЙ СОЦИАЛИСТИЧЕСКОЙ РЕВОЛЮЦИИ
МИХАЙЛЮК АНТОН ЮРЬЕВИЧ, ВАСИЛЕВСКИЙ АЛЕКСАНДР ВАЛЕНТИНОВИЧ, КОРНЕЙЧУК ВИКТОР ИВАНОВИЧ, РИФА ВАСИЛИЙ НИКОЛАЕВИЧ
МПК / Метки
МПК: G09B 15/06
Опубликовано: 30.12.1992
Код ссылки
<a href="https://patents.su/9-1785029-ustrojjstvo-dlya-izucheniya-yazyka.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для изучения языка</a>
Предыдущий патент: Имитатор повреждений конструкций судна
Следующий патент: Устройство для обучения чувству ритма
Случайный патент: Запорное приспособление