Устройство для контроля времени установления цифроаналогового преобразователя
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1786660
Автор: Клочан
Текст
(56) Авторское свидетельство СССРМ 790298, кл. Н 03 М 1/66, 1979.Авторское свидетельство СССРМ 1481891, кл, Н 03 М 1/66, 1989,(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ВРМЕНИ УСТАНОВЛЕНИЯ ЦИФРОАНАЛГОВОГО ПРЕОБРАЗОВАТЕЛЯ(57) Изобретение относится к автоматикизмерительной технике и может бытьпользовано в качестве самостоятельноблока и в виде составной части прибордля контроля времени установления цифаналогового преобразователя. Целью ибретения является повышение точносконтроля времени установления цифроалогового преобразователя за счет повыния разрешающей способности устройстУстройство содержит задающий генератимпульсов, задатчик кодов, переключатекодов, контролируемый и эталонный циф Е- Осго ов зоти на- шева. ор. Изобретение относится к автоматике и измерительной технике и может быть использовано в качестве самостоятельного блока и в виде составной части приборов для контроля времени установления цифроаналогового преобразователя.Известны устройства для измерения времени установления выходного сигнала ГОСУДАРСТВЕННОЕ ПАТЕНТНОВЕДОМСТВО СССР(51)5 Н 03 М 1/10, 1/6 аналоговые преобразователи, блок задания зоны сравнения, два компаратора, три формирователя импульсов, блок задержки, выполненный на двух линиях задержки и переключателе, элемент ИЛИ, четыре элемента И, блок элементов И, два триггера, регистр, элемент ЭКВИВАЛЕНТНОСТЬ, блок индикации результатов контроля, внешние входы пуска устройства, внешний вход установки в исходное состояние устройства и внешние выходы сигнала неисправности устройства, Особенность устройства заключается в том, что для определения момента установления выходного сигнала контролируемого цифроаналогового преобразователя в пределах заданной эоны используются два компаратора,.эле 1мент И, формирователь импульсов и триггер. Для исключения возможных сбоев в работе блоков устройства на достоверность результатов контроля в нем осуществляется Б выдача сигналов неисправности и блокирования выдачи результата контроля с помощью элемента ЭКВИВАЛЕНТНОСТЬ, двух триггеров и трех элементов И. 5 ил,быстродействующих цифроаналоговых преобразователей, использующие компараторные методы измерений. Погрешность измерения времени установления выходного сигнала цифроаналоговых преобразователей зависит от разрешающей способности по амплитуде и времени и определяется параметрами компараторов (их10 20 30 40 50 чувствительностью по времени и амплитуде), частотой и нестабильностью генераторов импульсов и счетчиков.Известно устройство для измерения времени установления выходного сигнала цифроаналогового преобразователя,содержащее задающий генератор импульсов, задатчик кодов, переключатель кодов, эталонный и контролируемый цифроаналоговые преобразователи, генератор тактовых импульсов, блок задания зоны сравнения, два компаратора, два формирователя импульсов, два счетчика импульсов, блок логических элементов И, блок логических элементов И-НЕ, блок логических инверторов, два триггера, два элемента задержки, два элемента И, три элемента ИЛИ и выходной коммутатор.Недостатком устройства-аналога является сложность и низкая точность измерения времени установления выходного сигнала цифроаналоговых преобразователей, переходный процесс которых имеет колебания, выбросы и другие искажения, т.е. быстродействующих цифроаналоговых преобразователей.Наиболее близким по технической сущности,к предлагаемому устройству является устройство для контроля динамических параметров цифроаналогового преобразователя.Устройство-прототип содержит задающий генератор импульсов, задатчик кодов, переключатель кодов, эталонный цифроаналоговый преобразователь, генератор тактовых импульсов, блок задания зоны сравнения, компараторы, формирователи импульсов, блок индикации результата измерения, элемент задержки, элементы И, элементы ИЛИ, элемент НЕ, пересчетную схему, блок задержки, выполненный на двух линиях задержки и переключателе, блок элементов И, регистр, элемент ЭКВИВАЛЕНТНОСТЬ. Блок задания зоны сравнения выполнен на источниках тока и токоограничивающих элементах в виде резисторов. Устройство позволяет автоматически измерять время распространения, нарастания и убывания выходного сигнала цифроаналогового преобразователя и время установления его выходного сигнала без предварительного определения вида переходного процесса, который может быть как экспоненциальным, так и с выбросами или с затухающими колебаниями,Устройство-прототип представляет собой измеритель с широкими функциональными возможностями, С помощью устройства возможно оценивать динамические свойства как всего цифроаналогового преобразователя, так и его отдельных составных частей. Преимущества такого устройства для контроля динамических параметров относительно медленнодействующих цифроаналоговых преобразователей очевидны, Однако из-за расширения функциональных возможностей, наряду с положительным эффектом, указанное техническое решение имеет тот недостаток, что устройство усложняется и становится малопригодйым для контроля динамических параметров быстродействующих и сверхбыстродействующих цифроаналоговых преобразователей. Трудности реализации генератора и пересчетной схемы гигагерцевого диапазона приводят к огра-. ничению разрешающей способности устройства. Кроме того, наличие логических элементов в цепях определения, момента окончания переходного процесса приводит к возникновению задержек и искажений, увеличивающих погрешность по мере повышения быстродействия контролируемых цифроаналоговых преобразователей;Таким образом, недостатком устройства-прототипа является низкая точность контроля времени установления выходного сигнала быстродействующего цифроаналогового преобразователя из-за ограничен-. ной разрешающей способности устройства и иСкажений в измерительных цепях.Цель изобретения - повышение точности контроля времени установления цифроаналогового преобразователя за счет повышения разрешающей способности устройства.Поставленная цель достигается тем, что в устройство для контроля времени установления выходного сигнала цифроаналогового преобразователя, содержащее задающий генератор импульсов, задатчик кодов, переключатель кодов, эталонный цифроаналоговый преобразователь, блок задания зоны сравнения, два компаратора,два формирователя импульсов, блок задержки, выполненный на двух линиях задержки и переключателе, элемент ИЛИ, четыре элемента И, блок элементов И, регистр, элемент ЭКВИВАЛЕНТНОСТЬ, блок индикации результата контроля и контролируемый цифроаналоговый преобразователь, вводится формирователь импульсов и два триггера. Введение этих блоков и соответствующих связей между ними позволяет уменьшить задержки и искажения сигналов в цепях определения момента окончания переходного процесса, упростить алгоритм контроля и само устройство и тем самым повысить его разрешающую способность, а также выдавать сигналы о возникших неис5 10 15 20 25 30 35 50 правностях в работе устройства, что, в совокупности, повышает точность измерения времени установления цифроаналогового преобразователя и достоверность контроля.Известно техническое решение, имеющее сходную цепь с предлагаемым изобретением и предназначенное для выполнения аналогичной задачи, относится к тестерам для измерения времени установления выходных сигналов сверхбыстродействующих цифроаналоговых преобразователей (Богданскис Э. - А.КБартулис П.Ю, и др, Тестер для измерения динамических параметров сверхбыстродействующих ЦАП. - Электронная промышленность, 1985, М 9, с, 63- 64), Тестер содержит два кварцевых генератора импульсов, формирователь тест-импульсов и формирователь строб-импульсов, исследуемый цифроаналоговый преобразователь, три стробоскопических преобразователя, блок автоматической регулировки усиления, два ключа, блок коррекции, блок защиты цифроаналогового преобразователя, два блока тестирования, программатор, блок компараторов, счетчик, блок задания режимов измерения, блок управления и блок выдачи результатов измерений, Для повышения разрешающей способностив тестере используется стробоскопическое преобразование временного масштаба измеряемых параметров, а . работа тестера основана на многотактном принципе и статической обработке выходных сигналов. Сложность и малопроизводительность таких устройств ограничивает их применения в достижении поставенной цели.Поскольку в предлагаемом устройстве поставленная цель достигается при исполь зовании других технических решений, его сложность ниже, аппаратурные затраты меньше, а точность измерений и быстродействие выше, то предлагаемое устройство обладает всеми необходимыми для изобретения существенными отличиями.Функциональная схема предлагаемого устройства для контроля времени установления цифроаналогового преобразователя изображена на фиг,1Устройство содержит задающий генератор 1 импульсов, задатчик 2 кодов, переключатель 3 кодов, эталонный цифроаналоговый преобразователь (ЦАПм) 4, блок 5 задания эоны сравнейия, компара торы 6 и 7, формирователи 8 - 10 импульсов, блок 11 задержки, выполненный на двух линиях 12 и 13 задержки и переключателе 14, элемент ИЛИ 15, элементы И 16-19, блок 20 элементов И, триггеры 21 и 22, регистр 23,элемент ЭКВИВАЛЕНТНОСТЬ 24, блок 25 индикации результата контроля, контролируемый цифроаналоговый преобразователь (ЦАП) 26, внешние входы 27 пуска задающего генератора 1 импульсов, внешний вход 28 установки в исходное состояние и внешние выходы 29 и 30 сигналов неисправности устройства.Входы задающего генератора 1 импульсов подключены к внешним входам 27 устройства, его выход соединен с входом управления переключателя 3 кодов и через первый формирователь 8 импульсов подключен ко входу первой линии 12 задержки, а через первый формирователь 8 импульсов и элемент ИЛИ 15 подключен к первым входам триггеров 21, 22 и входу установки в исходное состояние регистра 23, которые через элемент ИЛИ 15 подключены также к внешнему входу 28 устройства, Выход генератора 1 через второй формирователь 9 импульсов подключен также к первым входам элементов И 17 - 19. Первые, вторые и третьи выходы задатчика 2 кодов соединены соответственно с соответствующими первыми и вторыми информационными входами пере-ключателя 3 кодов и с соответствующими входами эталонного 4 цифроаналогового преобразователя, выход которого подключен ко входу блока 5 задания зоны сравнения, первый и второй выходы которого . подключены соответственно к первому входу компаратора 6 и второму входу компаратора 7, второй вход компаратора 6 и первый вход компаратора 1 соединены с выходом контролируемого 26 цифроаналогового преобразователя, входы которого подключены к соответствующим выходам переключателя 3 кодов. Выходы компараоторов 6 и 7 через элемент И 16 соединены с входом формирователя 10 импул ьсов и трстьим вхо- дом триггера 21, а выход формирователя 10 импульсов подключен к стробирующим входам блока 20 элементов И и регистра 23. Выходы первой линии 12 задержки соединены с соответствующими выводами неподвижных контактов переключателя 14, вывоД подвижного контакта которого соединен с входом второй линии 13 задержки, выходы которой от первого до (и-го)-го соединены с соответствующими информационными входами блока 20 элементов И, и-й выход которой соединен с вторым входом триггера 21, а (и+1)-й выход второй линии 13 задержки подключен к второму входу триггера 22. Информационные выходы блока 2 О элементов И объединены с соответствующими входами регистра 23 и элемента ЭКВИВАЛЕНТНОСТЬ 24, выход которого подключен к третьему входу триггера 22, инвертирую 17.86660щий выход триггера 22 соединен с третьим входом элемента И 17, второй вход которого соединен с неинвертирующим выходом триггера 21, а выход элемента И 17 подключен к управляющему входу блока 25, информационные входы которого соединены с регистром 23. Инвертирующий выход триггера 21 соединен с вторым входом элемента И 18, неинвертирующий выход триггера 22 соединен с вторым входом элемента И 19, а выходы элементов И 18 и 19 подключены соответственно к внешним выходам 29 и 30 устройства.Генератор 1 импульсов может быть. реализован по одной из типовых схем (см. например, Справочник по йнтегральным микросхемам/Под ред. Б.В.Тарабрина. - М.: Энергия, 1980, Рис. 5-143 на стр, 669, рис. 5-144 на стр. 670 и др.), Период следования импульсов генератора 1 должен по длительности превышать время установления контролируемого 24 цифроаналогового преобразователя,В качестве эталонного 4 цифроаналогового преобразователя может использоваться устройство, реализованное по различным схемам и на разной элементной базе, в том числе на основе серийных интегральных микросхем, например, прецизйонных ИС ЦАП типа К 594 ПА, К 1118 ПА 2 и др. Компараторы 6 и 7 могут быть реализованы на основе серийных ИС, например, микросхем К 597 СА - ИС компаратора с временем задержки выключения не превышающей 6 нс, микросхем К 52 СА 4 и др. Поскольку в предлагаемом устройстве для компараторов 6 и 7 не так важно время срабатывания, как их чувствительность и идентичность, то для высокоточных измерений (10,.;14-разрядных быстродействующих цифроаналоговых преобразователей) могут быть использованы прецизионные компараторы, нэпрймер, ИС сдвоенных компараторов с раздельными выходами.В качестве формирователей 8; 9 и 10 могут быть использьваны типовые схемы формирователей коротких импульсов по фронту для формирователей 8 и 10 и по сразу для формирователя 9 (Там же, Рис.5-140, 5-142 на стр. 667-668), а в качестве элеМентов построения - быстродействующие ИС, например, серий 100, 500 и др.Сущность остальных блоков и элементов предлагаемого устройства ясна из их обозначения.Устройство для контроля времени установления цифроаналогового преобразователя работает следующим образом. В исходном состоянии импульсы на выходе задающего генератора 1 отсутствуют, на первых выходах задатчика 2 кодов установлен код й 1, на вторых выходах -й 2, на 5 третьих выходах -йз. На входах контролируемого 26 цифроаналогового преобразователя установлен код й 1 й 2 что обуславливает на его выходе сигнал с уровнем Чщ, на выходе компаратора бустанов лен единичный сигнал, на выходекомпаратора 7 установлен нулевой сигнал, .переключатель 14 установлен в такое положение, которое обеспечивает задержку импульса на выходе блока 11 задержки на 15 время, соответствующее времени установления контролируемого 26 цифроаналогового преобразователя, элементы И 16-19 закрыты, триггеры 21 и 22 установлены в исходное состояние, т.е. на их неинвертиру ющих выходах установлены нулевые сигналы, а на их инвертирующих выходах - ,единичные сигналы, на выходах регистра 23 - нулевые сигналы, на внешних входах 27 . задающего генератора 1 импульСов сигналы 25 пуска отсутствуют.Для контроля времени установления1 уст, в течение которого выходной сигнал контролируемого 26 цифроаналогового пре. образователя возрастает. от значения 30 Чю до Чиг при й 1й 2, код йзт взадатчике 2 кодов устанавливается так, что сигнал Чэт на выходе эталонного 4 цифроаналогового преобразователяравен установившемуся значению Чм 2 на выходе 35 контролируемого 26 цифроаналогового пре.образователя, На выходах блока 5 задания зоны сравнения устанавливаются сигналы (Чэт - Ьд) и (Чэт + Ьч), первый из которых: поступает на первый вход первого омпара тора 6, а второй - нэ второй вход второгокомпаратора 7, Таким образом, задается.зона установления й Ь выходйого сигнала контролируемого 26 цифроаналогового преобразователя, равная, например, + 0,5.45 младшего кванта его выходного сигнала.Контроль времени установления начинает- .ся с момента прихода сигнала пуска на внешние входы.27 задающегогенератора 1 импульсов.50 При нарастании сигнала на выходе контролируемого 26 цифроаналогового преобразователя работа устройства иллюстрируется диаграммами на фиг,2, На фиг.2,а показан Чр генератора 1, поступаю щий нэ вход переключателя 3 кодов и формирователя 8 импульсов (фиг.2,в) в момент . времени 11, на фиг.2 б - сигнал на выходеконтролируемого 26 цифроаналогового пре. образователя, изменяющийся от значенияЧю до Чщ и сигналы (Чэт +Ьч ) и (Чэт -Ь), выходе триггера 21 устанавливается едизадающие верхнюю и нижнюю зоны уста- ничный сигнал (фиг.2,з), а на его неинвертиновления соответственно, В момент пере- рующем выходе - нулевой сигнал.ключения компаратора 6 (момент 12, фиг,2,г) После окончания действия импульсана его выходе формируется единичный сиг Чг,и генератора 1 сигнал на выходе контронал, который поступает через элемент И 16 лируемого 26 цифроаналогового преобразона вход формирователя 10 импульсов, на вателя опять изменяется и с течениемвыходе которого формируется короткий времени стремится к Чи 1. Одновременно сстроб-импульс (фиг,2,ж), воздействующий этим по срезу импульса Ч, формироватена стробирующие входы блока 20 элементов 10 лем 9 формируется короткий импульс (моИ и регистра 23. При дальнейшем возраста- мент 1 я, фиг,З,к) который поступает черезнии выходного сигнала контролируемого 26 элемент И 16 на управляющий вход блока 25цифроаналогового преобразователя сраба- и разрешает считывание информации с ретывает компаратор 7 (момент тз) и на его гистра 23 в блок 25 индикации результатавыходе формируется нулевой сигнал 15 контроля.(фиг.2,д). С течением времени сигнал на вы- В момент времени, когда изменяющийхое контролируемого 26 цифроаналогового ся сигнал на выходе контролируемого цифпреобразователя начинает убывать. При до- роаналогового преобразователя 26 выходитстижении равенства сигналов на выходе за нижний уровень эоны установленияконтролируемого 26 цифроаналогового пре + Ь, компаратор 6 опять срабатывает, наобразователя и (Ч+ Лу) компаратор 7 сно- его выходе появляется нулевой сигнал и усва переключается (момент 14, фиг.2,д) и на тройство в целом устанавливается в исходеговыходеформируетсяединичныйсигнал, ное состояние, Установка в исходноекоторый поступает через элемент И 16 на состояние триггеров 21 и 22 и регистра 23. вход формирователя 10 импульсов, на выхо осуществляется через элемент ИЛИ 15 либоде которого формируется короткий строб- путем установления единичного сигнала на ,импульс (фиг.2,ж), воздействующий на внешнем входе 28 устройства, либо же, еслистробирующие входы блока 20 элементов И этого не производится, коротким импульи регистра 23. сом формирователя 8 при приходе следуюПри дальнейшем убывании выходного 30 щего импульса Чг, с выхода генератора 1,сигнала контролируемого цифроаналогово- после чего процесс контроля повн"оряется;го преобразователя 26 компаратор 6 воз- Время установления выходногосигналавращается в исходное состояние(момент 1, контролируемого цифроаналогового преоб-.фиг,З,г) и в дальнейшем работа устройства разователя 26 в пределах заданной зоныв целом повторяется, В момент е происхо + Лч определяется как интервал временидит последнее срабатывание компаратора от появления короткого импульса формиро 6, на его выходе устанавливается единич- вателя 8 на входе блока 11 задержки доный сигнал (фиг.2,г), который поступает че- момента последнего совпадения задержанрез элемент И 16 на входформирователя 10 ного импульса на информационных входахимпульсов, на выходе которого формирует элементов И блока 20 со строб-сигналом нася короткий строб-импульс (фиг.2,ж), воз- стробирующем входе этого блока и равнадействующий на стробирующие входы сумме времени задержки линий 12 и 13. блока 20 элементов И и регистра 23, В мо- блока 11, т.е. туст = Ьд 1 + Йзд 2 на моментмент М совпадения задержанного импульса совпадения,на одном из информационных входов (от 1 45 Поскольку время задержки ьд 1 равнодо и) блока 19 элементов И (фиг.2,е) со ожидаемомувремениустановления контростроб-импульсом(фиг,2,ж) на соответствую- лируемого цифроаналогового преобразоващихвыходахблока 20 устанавливаютсяеди- теля 26 и устанавливается с помощьюничные сигналы, которые записываются в переключателя 14 перед началом работы ус- .регистр 23, После этого с течением времени 50 тройства, то результатом контроля, являетсязадержанный импульс устанавливается на определение величины отклонения времении-ом выхоДе линии 13 заДеРжки (момент тт, суст в контРолиРУемом 26 ЦифРоаналоговомфиг.2,е) и воздействует на второй вход триг- преобразователе от ожидаемого знаЧения,гера 21, Если на третьем входе триггера 21 установленного с помощью переключателяв этот момент воздействует единичный сиг 14, Этот результат, равный времени задернал, что происходит в случае, если сигналжки Ьдг, в аиде цифровогокода с выходовконтролируемого цифроаналогового пре- регистра 23 поступает в блок 25, где пройз-образователя 26 находится в зоне установ- водится дешифрация и осуществляется его .ления Ьф, то на неинвертирующемвыдача в принятых единицах размерности, 1786660 12Временная диаграмма работы устройства при контролевремени установления круст, когда выходной сигнал контролируемого цифроаналогового преобразователя 26 возрастает от значения Чи 1 до Чм 2 (при 5 И 1Й 2) в случае вхождения выходного сигнала контролируемого 26 цифроаналогового преобразователя в зону установления стороны верхнего уровня (Чэт + Ьч), показана на фиг.З. При этом устройство работает 10 так же, как и в рассмотренном случае контроля 1 уст, с тем лишь отличием, что в момент Ь происходит последнее срабатывание компаратора 7, на его выходе устанавливается единичный сигнал (Фиг.З,д), который посту пает через элемент И 16 на вход формирователя 10 импульсов, на выходе которого формируется короткий строб-импульс (фиг,З.ж), воздействующий на стробирующие входы блока 20 элементов И и регистра 20 23.Временная диаграмма работы устройства при контроле времени установления тут, когда выходной сигнал контролируемого 26 цифроаналогового преобразователя 25 убывает от значения Чм 1 до Чм 2 (при Й 1 М 2) в случае вхождения выходного сигнала контролируемого цифроаналового преобразователя 26 в зону установления +Ьчсо стороны верхнего уровня (Чэт+ Ьч), показа на на фиг.4, а со стороны нижнего уровня (Чэт - Лч) - на фиг.5. При этом устройство работает так же, как и в рассмотренных случаях контроля туст, с теми лишь отличиями, что в момент 12 первым срабатывает компа ратор 7 и на его выходе устанавливается единичный сигнал (фиг.4, д и 5, с).Для исключения влияния возможных сбоев в работе блоков устройства достоверность результатов контроля в нем осущест вляется выдача сигналов неисправности. Сигнал неисправности формируется триггером 21 повыходным сигналам компаратороа 6 й 7, поступающих через элемент И 16 на третий вход триггера 21, Если к моменту 45 установления задержанного импульса на иомвыходе бока 11 задержки (моменты О на . Фиг,2 и 4 и тз на фиг,З и 5) на третьем входе триггера 21 воздействует нулевой сигнал, что йроисходит в случае, если в тот же мо мент сигнал контролируемого цифроаналогового преобразователя 26 не находится в зоне установленияЬ 1, то на неинвертирующем выходе триггера 21 устанавливается нулевой сигнал, запрещающий в 55 дальнейшем считывание информации из регистра 23 в блок 25, а на инвертирующем выходе триггера 21 устанавливается единичный сигнал, который в конце рабочеготакта устройства поступает через элемент.и 18 на внешний выход 29 и воспринимается как неисправность в работе устройства.Сигнал неисправности формируется также элементом ЭКВИВАЛЕНТНОСТЬ 24 и триггером 22 по выходным сигналам блока 20. В случае, если в результате контроля на всех выходах элементов И блока 20 сформированы нулевые. сигналы или единичные сигналы, то на выходе элемента ЭКВИВАЛЕНТНОСТЬ 24 устанавливается единичный сигнал, по которому в момент установления задержанного импульса на (и+1)-ом выходе блока 11 задержки (моменты тв на фиг.2 и 4 и 110 на фиг.З и 5) на инвертирующем выходе триггера 22 устанавливается нулевой сигнал, запрещающий в дальнейшем считывание информации из регистра 23 в блок 25, а на неинвертирующем выходе триггера 22 устанавливается единичный сигнал (фиг.2,и, З,и, 4,и, 5,и), который в конце рабочего такта устройства поступает через элемент И 19 на внешний выход 30 и воспринимается как неисправность в работе устройства, Причиной появления сигналов неисправности может. служить либо неработоспособность контролируемого 26 цифроаналогового преобразователя, либо сбои в работе блоков устройства, а также ошибки в установке кодов И 1, М 2, паэт и положения переключателя 14 блока 11, Возможность обнаружения неисправности позволяет повысить достоверность результатов контроля. Устройство позволяет контролировать время установления как однополярных цифроаналоговых преобразователей с выходными сигналами положительной или отрицательной полярности, так и биполярных .цифроаналоговых преобразователей, Алгоритм его работы остается таким же, как и в рассмотренных случаях, но при этом изменение выходного сигнала от нулевого значения (или от значения положительной полярности для биполярных цифроаналоговых преобразователей) до значений отрицательной полярности должно восприниматься как его убывание и наоборот, изменение выходного сигнала от значений отрицательной полярности до нулевого значения (или значения положительной полярности для биполярных цифроаналоговых преобразователей) должно восприниматься как его нарастание. Для обеспечения возможности контроля времени установления биполярных цифроаналоговых преобразователей, эталонный 4 цифроаналоговый преобразоватль также должен быть биполярным, что может быть обеспечено путем смещения однополярного диапазона, 13 178 бббОФормула изобретения повышения точности за счет повышенияразрешающей способности устройства, вУ йство для контроля времени уста- него введены третии ормирователь имстроиновления цифроаналогового преобразова- пульсов и два триггера, р ре за аю ий генератор 5 входэлемента ИЛИ является шиной "Исходой вхо сое инен с выимп льсов, вход которого является шиной ное состояние, второи вход со д"П ск", а выход соединен с входом управле- ходом первого р ргофо ми ователя импульсов, ания переключателя кодов и входами перво- выход подк юл чен к вхо ам,становки в "0"Аго и второго ф мформирователей импульсов, регистра, первого и второго триггеров, вын вто, пе вые, вторые и третьи 10 ход второго компаратора соединен снта И выховыхо ы кото ого соединены соответствен- рым входом первого элемейта, выходно с соответствующими первыми и вторыми которого подкф ма ионными входами переключателя входу первого триггера и через третий фори ключен кст обиКОДОВ И С СООТВ етствующими информацион- мирователь импульсов од рл ментов И; и-йными входами эталонного цифроаналогово рующему входу блока элементов, иго преобразователя, выходб выход которого выход блока задержки соединен с входомч н к вхо блока задания эоны синхронизации первого триггера, неинвенподключен к входу локт г по клюцен к персравнения,п ервый и второй выходы которо- тирующии выход которо о дго подключены соответственно к первым вомувходувторогоэлемента, рИ пе вый входго и вто ого компараторов, 20 которого соединен с выходом второго форы которых являются входной мирователя импульсов и обьединен с первторые входы кшиной устройства, выходной шиной которо- ными входами третьегго являются выходы переключателя кодов, элементов И, третий вход второго элементавыход первого кампаратора соединен с пер- И соединен с инвертирующим выходом втовым входом первого элементоа И, выход 25 рого триггера, а Вь 1 ход подключен к управпервого формирователя импульсов подклю- ляющему входу блока индикации результатаб ока задержки, выходь 1 с пер- контроля, инвертирующий выход первоговаго по исоединены с соответствующими триггера соединен с вторым вх д рф ионными входами блока элемен- го элемента И, второй вход четвертого элетов И, выходы которого соединены с соот мента И подключен к неинвер ру щ уветствующими информационными входами выходу второго триггера, вход синхрониэарегистраиэлементаЭКВИВАЛЕНТНОСТЬ, ции которого соединен с и+1-м выходома выходы регистра соединены соответствен- блока задержки, а информационный вход -но с информационными входами лока ивходами блока ин- с выходом элемента ЭКВИВАЛЕНТНОСТЬ,Идикации результата контр л ,о роля элемент 35 выходы третьего и четвертого элементовИЛИ о т л и ч а ю щ е е с я тем, что, с цельюявляются шиной "Неисправность",1786660 оставитель П.Клочаехред М.Моргвнтал Корректор С.Пекар еда аказ 256 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб., 4/5 роизводственно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина, 101
СмотретьЗаявка
4829250, 29.05.1990
ИНСТИТУТ КИБЕРНЕТИКИ ИМ. В. М. ГЛУШКОВА
КЛОЧАН ПЕТР СТЕПАНОВИЧ
МПК / Метки
Метки: времени, преобразователя, установления, цифроаналогового
Опубликовано: 07.01.1993
Код ссылки
<a href="https://patents.su/8-1786660-ustrojjstvo-dlya-kontrolya-vremeni-ustanovleniya-cifroanalogovogo-preobrazovatelya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля времени установления цифроаналогового преобразователя</a>
Предыдущий патент: Устройство восстановления несущей фазоманипулированного сигнала
Следующий патент: Аналого-цифровой преобразователь
Случайный патент: Неподвижная фаза для газохроматографического анализа