Устройство для вывода информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 172712 з 6 06 Р 13/ОО ВЕННЫИ КОМИТЕТТЕНИЯМ И ОТКРЫТИЯМ ОСУДАР ПО ИЗОБР ПРИ ГКНТ ЕТЕИ ЕЛЬСТВУ АВТОРСКОМУ СВ А, Я,ьченк СССР 86,ОДА ИН использовано ных комплекго расширите(21) 4853819/24(54) УСТРОЙСТВО ДЛЯ ВЫВМАЦИИ(57) Изобретение может бытьв управляющих вычислительсах в качестве функционально Изобретение относится к вычислительной технике и автоматике, может быть использовано в управляющих вычислительных комплексах в качестве функционального расширителя для сопряжения с управлявмой, системой,Целью изобретения является расширение функциональных возможностей устройства за счет изменения порядка следования битов в преобразуемом блоке информации.На фиг. 1 приведена функциональная схема предлагаемого устройства; на фиг, 2 - временная диаграмма работы устройства при выводе первого байта данных от ЭВМ; на фиг. 3 - временная диаграмма работы устройства по преобразованию первого байта в последовательный код в моменты выдачи первого бита (логическая "1") и второго бита (логический "0") и записи их;,на фиг, 4 - временная диаграмма работы устля для сопряжения с управляемой системой, Цель изобретения состоит в расширении функциональных возможностей устройства за счет реализации изменения порядка следования битов в преобразуемом блоке информации. Необходимый порядок следования битов задается соответствующим программированием постоянного запоминающего устройства с возможностью многократного программирования. Устройство содержит три счетчика, дешифратор, пять элементов ИЛИ, восемь элементов И, три элемента ИЛИ-НЕ; два элемента И-Н Е, три блока памяти, регистр сдвига, триггер 4 элемент задержки. 4 ил. ройства по формированию первого байта в моменты выдачи седьмого (логическая "1") июавй восьмого (логический "0") битов.Устройство для вывода информации содержит вход информации 1 данных устрой- Э ства, первый вход 2 синхронизации, второй 4 вход 3 синхроимпульсов, вход 4 начальной ъ установки, счетчик 5, дешйфратор 6, эле- Я мент ИЛИ 7, элементы И 8, 9, элемент ИЛИ 10, счетчики 1112, элемент НЕ 13, первый блок памяти (статическое запоминающее устройство) 14, элемент ИЛИ-НЕ 15, эле- в мент ИЛИ 16, элемент ИЛИ-НЕ 17, элемент И 18, триггер 19, регистр сдвига 20, второй блок памяти (постоянное запоминающее устройство с возможностью многократного программирования) 21, элемент И 22, третий блок памяти (статическое оперативное запоминающее устройство) 23, элемент НЕ 24, элемент ИЛИ-НЕ 25, элемент И.26, эле 3 1727127мент И 27, элемент И 28, элемент ИЛИ 29,выход ЗО синхроимпульсов устройства, выход 31 данных устройства, элемент ИЛИ 32,элемент задержки 33, элемент И 34.На фиг, 2 приведены временные диаграммы сигнала 35 байта данных на входе 2устройства, сигнала 36 синхроимпульса отЭВМ, сигнала 37 на первом выходе счетчика12; сигнала 38 на выходе элемента ИЛИ НЕ13.На фиг. 3 приведены временные диаграммы сигнала 39 на входе 2 устройства,сигнала 40 на первом выходе счетчика 11,, сигнала 41 на втором выходе счетчика 11,сигнала 42 на третьим выходе счетчика 1"1,сигнала 43 на первом выходе счетчика 12,сигнала 44 данных на выходах блока (ОЗУ)14, сигнала 45 на выходе элемента И 34,сигнала 46 на выходе элемента задержки33, сигнала 47 данных на восьмом выходерегистра 20, сигнала 48 данных на выходахППЗУ 21.На фиг. 4 прйведены временные диаграммы сигнала 49 на входе 2 устройства,сигнала 50 на первом выходе счетчика 11,сигнала 51 на втором выходе счетчика 11,сигнала 52 на третьем выходе счетчика 11,сигнала 53 на первом выходе счетчика 12,сигнала 54 на выходе элемента И 28, сигнала 55 данных на выходах ППЗУ 21, сигнала. 56 на выходеданных блока(ОЗУ) 23, сигнала57 на выходе элемента задержки 33, сигнала 58 данных на выходе 31 устройства,Устройство работает следующим образом,ЭВМ выдает сигнал начальной установки, который приводит устройство в исходное состояние. На вход 2 устройства от ЭВМпостоянно выдаются импульсы. Далее ЭВМпоследовательно, байт за байтом, выдаетблок информации, поступающий на вход 1устройства, причем одновременно с выдачей каждого байта на вход 3 устройства отЭВМ выдается 24, элемент ИЛИ-НЕ 25, элемент И 26, элемент И 27, элемент И 28,элемент ИЛИ 29, выход 30 синхроимпульсовустройства, выход 31 данных устройства,элемент ИЛИ 32, элемент задержки ЗЗ, эле-,.мент И 34.На фиг 2 приведены временные диаграммы сигнала 35 байта данных на входе 2устройства, сигнала 36 синхроимпульса отЭВМ, сигнала 37 на первом выходе счетчика12, сигнала 38 на выходе элемента ИЛИ-НЕ13.На фиг. 3 приведены временные диаграммы ситнала 39 на входе 2 устройства,сигнала 40 на первом выходе счетчика 11,сигнала 41 на втором выходе счетчика 11,сигнала 42 на третьем выходе счетчика 11, 5 сигнала 47 данных на восьмом выходе регистра 20, сигнала 48 данных на выходах ППЗУ 21. 20 ное состояние. На вход 2 устройства от ЭВМ25. постоянно выдаются импульсы, Далее ЭВМ 30 35 входы блоков 14 и 21, Байты, считанные из40 блока 14 на регистре 20, преобразуются из 50 10 15 сигнала 43 на первом выходе счетчика 12, сигнала 44 данных на выходах блока (ОЗУ) 14, сигнала 45 на выходе элемента И 34,сигнала 46 на выходе элемента задержки 33,На фиг. 4 приведены временные диаграммы сигнала 49 на входе 2 устройства, сигнала 50 на первом выходе счетчика 11, сигнала 51 на втором выходе счетчика 11, сигнала.52 на третьем выходе счетчика 11, сигнала 53 на первом выходе счетчика 12, сигнала 54 на выходе элемента И 28, сигнала 55 данных на выходах ППЗУ 21, сигнала 56 на выходе данных блока ВВОЗУ) 23, сигнала 57 на выходе элемента задержки 33, сигнала 58 данных на выходе 31 устройства. Устройство работает следующим образом,ЭВМ выдает сигнал начальной установки, который приводит устройство в исходпоследовательно, байт за байтом, выдает блок. информации, поступающий на вход 1 устройства, причем одновременно с выдачей каждого байта на вход 3 устройства от ЭВМ выдается синхроимпульс. Счетчик 12 подсчитывает синхроимпульсы и формирует адреса, по которым байты от ЭВМ записываются в блок 14.,По окончании выдачи информации из ЭВМ элементы устройства,кроме. счетчика 5, приводятся в исходное состояние. Затем счетчики 11 и 12, подсчитывая импульсы со входа 2 устройства, формируют адреса, поступающие на адресные параллельного кода в последовательный и побитно подаются на вход данных блока 23.Одновременно с этим, по тем же адресам происходит обращение в блок 21. Данные, считанные из него, подаются на адресные входы блока 23. Таким образом,происходит перекодирование информации, при котором изменяется порядок следования битов в преобразуемом блоке информации. Вид преобразования исходного блока информации определяется программированием блока 23. Преобразованная информация оказывается записанной в блок 23, который имеет организацию Рх 1, где Р емкость ОЗУ, По каждому адресу в блоке 23 расположена ячейка, в которую записывается один бит информации. По окончании перекодирования счетчики 11, 12, регистр 20,триггер 19 приводятся в исходное состояние,Далее осуществляется преобразование выходах до ДК+1 кода, часть которого (разпоследовательного кода и блока 23 в па- ряды ДОДК) подается на адресные входы раллельный код на регистре 20 с выдачей, блока 23, Так как на инверсный вход выбора его навыходы 31 устройства, При выдаче . микросхемы блока 23 с элемента ИЛИ-НЕ каждого байта на выходе 30 устройства фор 25 подана логичесКая "1", то считывания по мируются синхроимпульсы, что позволяет этом адресам не происходит.выводить преобразованный блок информа- При программировании блока 21 зарации из устройства в том же виде и с таким нее известно количество байтов в передаваже синхроимпульсом, как из ЭВМ."По емом от ЗВМ блокеинформации, поэтому окончании выдачи преобразованного. 10 по адресу С, где С - число байтов в блоке блока информации работа устройства информации, записан код;.содержащий лоприостанавливается,: Новый цикл преоб- . гическую "1" в старшем разряде.разования информации начинается выдачей . При этом по предыдущим адресам были ЭВМ сигнала начальной установки иопи. записаны коды, не содержащие логическую санный процесс повторяется. 15 "1". в старшем разряде.Рассмотрим работу устройства более. Таким образом, после прихода послед- подробно, От ЭВМ на вход 4 устройства него сйнхроимпульса отЭВМ последний подается логическая "1" - сигнал начальной байт записывается по адресу С, а на стар- установки. Счетчик 5 устанавливается в ис- шем выходе блока 21 пОявляется логическая ходное состояние, код "ОООО" с его выходое 20 "1", которая подается на вход элемента и 22 преобразуется в логическую "1" на первом и разрешает прохождение логической "1" со выходе дешифратора 6, которая через эле- второго выхода дешифратора б через элемент ИЛИ 16 подается на входы установки мент ИЛИ 29 на счетный вход. счетчика 5, в состояние логической "0" счетчиков 11 (че- После этого содержимое счетчика 5 уверез элемент ИЛИ 32), 12, триггера 19 и реги личивается на единицу и логическая. "1" по- стра 20, приводя. их в исходное состояние, . является на третьем выходе дешифратора 6 Одновременно с этим, логическая "1".а пер- и подается через элемент ИЛИ 16,на входы вого выхода дешифратора 6 поступает через . установки в состояние логической "0" счет- элемент ИЛИ 29 на счетный вход счетчика 5, чиков И (через элемент ИЛИ 32) 12, триггеСодержимое счетчика 5 увеличивается на 30 ра 19 и регистра 20, приводя их.в исходное единицу, соответственно на втором выходе . состояние. Одновреьенно с этим, логичедешифратора 6 появляется логическая "1", ская."1" с третьего выхода дешифратора 6 Логическая ".1" со второго выхода дешифра-: поступает через элемент ИЛИ 29 на счетный тора 6 подается на вход элемента И 9; раз- вход счетчика 5. Содержимое счетчика 5 решая прием синхроимпульсов от ЭВМ. 35 опять увеличивается на единицу и на четКроме того, эта логическая "1" инвертирует- вертом выходе дешифратора 6 появляется ся на элементе ИЛИ-НЕ 15, логический "О"логическая "1", которая подается через элес выхода которого подается на инверсный мент ИЛИ 7 на входэлемента И 8, разрешая вход выбора микросхемы блока 14, В опи- прием внешних импульсое со входа 2 через санном состоянии устройство находится до 40 элемент И 8 на счетный вход: счетчика 11.прихода первого синхроимпульса от ЭВМ, Кроме того, эта логическая "1" инвертируетПервый синхроимпульс от ЭВМ в виде ся на элементе ИЛИ-НЕ 15, логический ".0" логической "1" инвертируется на логиче-с выхода которого подается на инверсный ском элементе НЕ 13 и в виде логического вход выбора микросхемы блока 14, Эта же "0" поступает на инверсный вход режима 45 логическая "1 "подается на второй входэле. блока 14, переводя его в режим записи. Од- мента И 34. Эта же лопаческая "1" инвертиновременно с этим логическая "1" с выхода руется на элементе ИЛИ-НЕ 25, логический элемента И 9 через элементИЛИ 10 подает- "0" с выхода которого подается на инверсся на счетный вход счетчика 12, На выходе ный вход выбора микросхемы блока 23. Эта счетчика 12 появляется первый адрес, по же логическая."1" с четвертого. выхода деступающий на адресные входы блока 14, шифраторабинвертируетсянаэлементе НЕ Первый байт преобразуемого блока,инфор-: 24, логический "0" с выхода которого подамации, выданной ЭВМ вместеспервымсин-:ется на вход режима блока 23, переводя его хроимпульсом, записывается по первому в режим записи. Так как от ЭВМ больше не адресу в блок 14. Далее описанный процесс 55 выдаются синхроимпульсыто с выхода элеповторяется по мере поступления следую- мента НЕ 13 на вход режимаблока 14 подащих байтов от ЭВМ и синхроимпулиав,: ется логическая "1", переводя блок 14 вВ процессе счета адреса с выходов Счет- режим чтения.чика 12 поступают еще и на адресные входы . Первый импульс, поступивший на вход блока 21, что вызывает появление на его 2 устройства после появления логической"1" на четвертом выходе дешифратора 6, через элемент И 8 подается на счетный вход счетчика 11, который формирует три младших разряда адреса обращения к блоку 21,На выходах счетчика 11 формируется первый адрес - в младшем разряде адреса записана логическая "1", в остальных разрядах - логический "0", Логическая "1" первого разряда адреса устанавливает триггер 19 в единичное состояние, логическая "1" с его выхода подается на вход элемента И 18,В первых восьми ячейках блока 21 (с , нулевой по седьмую) записаны только нулевые коды, поэтому в ходе выдачи счетчиком 11 первых семи адресов(с первого по седьмой) в ячейку блока 23 с нулевым адресом записываются нулевые коды с выхода старшего разряда регистра 20, то есть выполняются холостые операции.При поступлении на счетный вход счетчика 11 восьмого импульса на первых трех выходах счетчика 11 появляются логические "0", на четвертом выходе счетчика 11 появ.ляется логическая "1", которая через элемент ИЛИ 10 поступает на счетный вход счетчика 12, и на его первом выходе появляется логическая "1", которая приводит счетчик 11 в исходное положение, а на остальных выходах счетчика 12 остаются логические "0". Первый выход счетчика 12 подключен к первому адресному входу блока 14 и к четвертому адресному входу блока 21, второй выход счетчика 12 подключен ко второму адресному входу блока 14 и к пятому адресному входу блока 21 и так далее, в то же время первый выход счетчика 11 соединен с первым адресным входом блока 21, второй выход счетчика 11 соединен со вторым адресным входом блока 21 третий выход счетчика 11 соединен с третьим входом блока 21. Поэтому, когда на первом выходе счетчика 12 появляется логическая "1", происходит обращение к блоку 14 по первому адресу а к блоку 21 - по восьмому адресу, после чего на выходах блока .14 появляется первый байт преобразуемого блока информации, на выходах О К блока 21 появляется адрес для записи в блоке 23 одного бита из преобразуемого блока информации,Одновременно с этим на входы элемента ИЛИ-НЕ 17 поступают логические "О" с первых трех выходов счетчика 11, а на выходе этого элемента появляется логическая "1", которая через элемент И 18 и элемент И 34 подается на вход разрешения регистра 2 О, переводя его в режим записи информации. Первый байт преобразуемого блока информации записывается в регистр 20, С выхода старшего разряда регистра 20 стар 10 первого выхода счетчика 11 поступает на первый вход элемента ИЛИ-НЕ 17, на его 20 му на адресные входы блока 23 и с выходов25 блока 21. Описанный процесс будет повторяться 30 35 40 45 50 55 ший бит первого байта подается на вход данных блока 23 и записывается по адресу,который подан с выходов блока 21. На счетный вход счетчика 11 поступает следующий импульс, и на первом выходесчетчика 11 появляется логическая "1" и в блоке 21 происходит выборка следующего адреса, который подается на адресные входы блока 23. В то же время логическая "1" с выходе появляется логический "0", который через элементы И 18 и 34 поступает на вход разрешения регистра 20, переводя его в режим сдвига информации Логическая "1" с выхода элемента И 8через элемент задержки 33 подается на динамический вход стробирования регистра 20 и по ее переднему фронту происходит сдвиг содержащегося в регистре 20 байта на один бит в сторону старших разрядов. Появившийся на выходе старшего разряда бит записывается в блок 23 по адресу, поданнодо тех пор, когда на четвертом выходе счетчика 11 появится логическая "1", а на остальных его выходах появятся логические "0". Это произойдет в момент, когда первый байт будет полностью преобразован в последовательный код и записан поразрядно по новым адресам в блок 23. Показания счетчика 12 увеличатся на единицу, из блока 14 в регистр 20 записывается второй байт и происходит его преобразование. Когда будет преобразован последний байт, счетчик 12 выдает адрес, по которому в блок 21 записан код, содержащий логическую "1" в старшем разряде, который уже был использован ранее для остановки процесса приема информации от ЭВМ. Логическая "1" со старшего разряда кода поступает на первый вход элемента И 26, на втором входе которого уже присутствует логическая "1" с третьего выхода дешифратора 6. В результате этого логическая "1" с выхода элемента И 26 через элемент ИЛИ 29 поступает на счетный вход счетчика 5 и на пятом выходе дешифратора 6 устанавливается логическая 1", которая через элемент ИЛИ 16 подается на вход установки в состояние логического "0" счетчиков 11 (через элемент ИЛИ 32), 12, триггера 19 и регистра 29, приводя их в исходное состояние. Одновременно с этим, логическая "1" с пятого выхода дешифратора 6 поступает через элемент ИЛИ 29 на счетный вход счетчика 5. Содержимое счетчика 5 увеличивается на40 единицу, соответственно на шестом выходедешифратора 6 появляется логическая "1",, Логическая "1" с шестого выхода дешифратора 6 подается через элемент ИЛИ7 на второй вход элемента И 8, эта же логическая "1" подается на первый вход элемента И 28 и на второй вход элемента И 27, этаже логическая ".1" инвертируется на элементе ИЛИ-НЕ 25, логический "0" с выхода которого поступает на инверсный вход выбора 10микросхемы блока 23, Этаже логическая "1"подается на последний адресный вход блока 21, Старший разряд выхода счетчика 12;соединен с предпоследним адресным входом блока 21, а последний адресный вход 15блока 21 соединен только с шестым выходом дешифратора 6.Первый импульс, поступивший на вход2 устройства после появления логической"1" на шестом выходе дешифратора 6, через 20элемент И 8 подается на счетный вход счетчика 11, который формирует три младшихразряда адреса обращения к блоку 21. Таккак на старший адресный вход блока 21 подана логическая "1" с пятого выхода дешифратора 6, то хотя счетчики 11 и 12формируют те же адреса, что и для случаяперекодирования информации (логическая"1" на четвертом выходе дешифратора 6), нообращение в блок 21 происходит по новым 30адресам.Так как на четвертом выходе дешифратора 6 в описываемый момент времени присутствует логический "0", то с выходаэлемента НЕ 24 на вход режима блока 23 35подается логическая "1", переводящая его врежим чтения,В момент поступления на счетный вход счетчика 11 первого импульса на адресные шины ППЗУ 21 подается код, содержащий логическую "1" в младшем и в последнем старшем разряде и логические "0" в остальных разрядах. Происходит обращение к блоку 21, полученный код подается на адресные входы блока 23. Бит информации с выхода 45 блока 21 поступает на сдвиговый вход регистра 20,Одновременно с этим, логическая "1" в младшем разряде адреса, выдаваемого 50 счетчиками 11 и 12, устанавливает триггер 19 в единичное состояние, логическая."1" с его выхода подается на второй входэлемента И 18. Кроме того, в это же время логический "0" с выхода элемента ИЛИ-НЕ 17 55 подается на первый вход элемента И 18. Логический "0" с выхода элемента И 18 поступает на вход разрешения регистрй 20 через элемент И 34, переводя его в режимсдвига информации Логическая "1" с выхода элемента И 8 через элемент задержки 33 подается на динамический вход стробирования регистра 20 и по ее переднему Фронту происходит сдвиг информации в сторону старших разрядов на один разряд и первый бит с выхода блока 23 записывается в регистр 20,Описанный процесс повторяется до тех пор, пока в регистр 20 запишется восемь битов информации с выхода блока 23, которые будут присутствовать на выходах 31 устройства, В этот момент на первых трех выходах счетчика 11 будут логические "0", а на четвертом выходе счетчика 11 будет логическая "1", Вследствие этого на выходе элемента ИЛИ-НЕ 17 появится логическая "1", которая через элементы И 18 и 28 подается на выход 30 устройства,: Таким образом, первый байт преобразованного кода в сопровождении синхроимпульса выдается на выходы устройства.Процесс выдачи преобразованного кода будет повторяться до тех пор, когда выберется адрес последнего бита, содержащегося в блоке 23, По следующему адресу в блок 21 записан код, содержащий логическую "1" в старшем разряде. При этом по предыдущем адрЕсам, кроме ранее описанных случаев, логической "1" в старшем разряде нет. Логическая "1" со старшего выхода блока 21 поступает на первый вход элемента И 27, на втором входе которого уже присутствует логическая "1" с пятого выхода дешифратора 6 Логическая "1" с выхода элемента И 27 поступает на вход элемента ИЛИ 29 и далее, подается на счетный вход счетчика 5 который переходит в следующее состояние и на седьмом выходе дешифратора 6 появляется логическая "1", которая через элемент ИЛИ 29 поступает на счетный вход счетчика 5, Счетчик 5 переходит в следующее состояние и работа устройства приостанавливается,Таким образом, предлагаемое устройство позволяет производить преобразование информации путем изменения порядка следования битов в преобразуемом блоке информации.Формула изобретения Устройство для вывода информации, содержащее три блока памяти, три счетчика, регистр сдвига, элементы ИЛИ-НЕ, два элемента И, триггер, первый элемент НЕ, два элемента ИЛИ, элемент задержки, причем информационный вход устройства соединен с информационным входом первого блока памяти, первый вход синхронизации устройства соединен с первым входом первого элемента И, второй вход синхронизации устройства соединен с первым входомвторого элемента И и входом элемента НЕ, вход начальной установки устройства соединен с входом сброса первого счетчика, выход первого элемента И соединен с входом элемента задержки и с счетным входом второго счетчика, первый разряДный выход которого соединен с первым входом первого элемента ИЛИ-НЕ, с входом установки триггера и первым адресным входом второго блока памяти, второй разрядный выход второго счетчика соединен с вторым входом первого элемента ИЛИ-НЕ и с вторым адресным входом второго блока памяти, третий разрядный выход второго счетчика соединен с третьим входом первого элемента ИЛИ-НЕ и с третьим адресным входом второго блока памяти, четвертый разрядный выход второго счетчика соединен с первым входом первого элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, выход первого элемента ИЛИ соединен с счетным входом третьего счетчика, первый разрядный выход. которого соединен с первым входом второго элемента ИЛИ, с первым адресным входом первого блока памяти, с четвертым адресным входом второго блока памяти, второй разрядный выход третьего счетчика соединен с вторым адресным входом первого блока памяти и с пятым адресным входом второго блока памяти, группа разрядных выходов третьего счетчика соединена с группой адресных входов первого блока памяти и .с группой адресных входов второго блока памяти, выходы первого. блока памяти соединены с информационными входами регистра сдвига, выход элемента задержки соединен с входом стробирования регистра сдвига, выходы которого соединены с выходами устройства, последний разрядный выход регистра. сдвига соединен с входом данных третьего блока памяти, о т л и ч а ющ е е с я тем, что, с целью расширения функциональных возможностей устройства за счет реализации изменения порядка следования входных битов, оно содержит дешифратор, второй и .трегий элементы ИЛИ-НЕ, третий, четвертый и пятый элементы ИЛИ, третий, четвертый, пятый, шестой, седьмой и восьмой элементы И, второй элемент НЕ, причем выход третьего блока памяти соединен с входом сдвига регистра сдвига, разрядные выходы первого счетчика соединены с информационными входами дешифратора, первый выход которого соединен с первыми входами третьего и четвертого элементов ИЛИ, второй выход дешифратора соединен с вторым входом второго элемента И, с первым входом вто 5 10 рого элемента ИЛИ-НЕ, с первым входом третьего элемента И, выход которого соединен с вторым входом четвертого элемента ИЛИ, третий выход дешифратора соединен с вторым входом третьего элемента ИЛИ и с третьим входом четвертого элемента ИЛИ, четвертый выход дешифратора соединен с первым входом пятого элемента ИЛИ, с первым входом второго и третьего элементов ИЛИ-НЕ, с первыми входами четвертого и пятого элементов И, с входом второго эле-, мента НЕ, выход четвертого элемента И соединен с четвертым входом четвертого элемента ИЛИ, пятый выход дешифратора 15 соединен с третьим входом третьего элемента ИЛИ и с пятым входом четвертого элемента ИЛИ, шестой выход дешифратора соединен с вторым входом пятого элемента ИЛИ, со старшим адресным входом второго 20 блока памяти, с первым входом шестого элемента И, с вторым входом третьего элемента ИЛИ НЕ и с первым входом седьмого элемента И, выход которого соединен с шестым входом четвертого элемента ИЛИ, 25 седьмой выход дешифратора соединен сседьмым входом четвертого элемента ИЛИ, выход которого соединен с счетным входом первого счетчика,.выход пятого элемента ИЛИ соединен с вторым входом первого 30 элемента И, выход первого элемента НЕ соединен с инверсным входом режима первого блока памяти, выход второго элемента ИЛИ-НЕ соединен с инверсным входом выбора микросхемы первого блока памяти, вы ход третьего элемента ИЛИ соединен свыходами сбросов третьего счетчика, триггера, регистра сдвига и с вторым входом второго элемента ИЛИ, выход которого соединен с входом сброса второго счетчика, 40 выход первого элемента ИЛИ-НЕ соединенс первым входом восьмого элемента И, выход триггера соединен с вторым входом восьмого элемента И, выход которого соединен с вторым входом шестого элемента И и 45 .с вторым входом пятого элемента И, выходкоторого соединен с входом разрешения регистра сдвига, первый выход второго блока памяти соединен с первым входом третьего элемента И, с вторыми входами третьего, 50 четвертого и седьмого элементов И, группавыходов второго блока памяти соединена с соответствующими адресными входами третьего блока памяти, выход шестого элемента И соединен с выходом синхроимпуль сов устройства, выход третьего элементаИЛИ-НЕ соединен с инверсным входом режима третьего блока памяти, выход второго элемента НЕ соединен с инверсным входом выбора микросхемы третьего блока памяти.
СмотретьЗаявка
4853819, 22.05.1990
ВОЙСКОВАЯ ЧАСТЬ 42347
КУТУЗАКИ СЕРГЕЙ ИВАНОВИЧ, КУЛЬЧЕНКО ИГОРЬ ПАВЛОВИЧ, МАЗУРОВ АЛЕКСАНДР ЯКОВЛЕВИЧ
МПК / Метки
МПК: G06F 13/00
Метки: вывода, информации
Опубликовано: 15.04.1992
Код ссылки
<a href="https://patents.su/8-1727127-ustrojjstvo-dlya-vyvoda-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для вывода информации</a>
Предыдущий патент: Устройство для сопряжения вычислительной машины с каналами связи
Следующий патент: Устройство для моделирования процесса обслуживания заявок с различными приоритетами
Случайный патент: Способ очистки дымогарных труб от сажи