Генератор псевдослучайных последовательностей
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1626345
Авторы: Валуева, Замчевский, Золотарев, Иванова
Текст
(61) 1378026 (21) 4496648/21 (22) 20.10.88 (46) 07.02.91, Бюл. М 5 (71) Специальное конструктор гическое бюро" Модуль" Вин литехнического института (72) В,В,Замчевский, С,И. Н.В,Иванова и В,А.Валуева (53) 621,374.2 (088.8) (56) Авторское свидетельство С М 1378026, кл. Н 03 К 3/04, 198(54) ГЕНЕРАТОР ПСЕВДОСЛУЧАЙНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙТЕ Й(57) Изобретение относится к импульсной технике. Цель изобретения - расширение функциональных возможностей за счет генерации псевдослучайной последова 1 ельности кода фибоначчи. Цель достигается введением в генератор псевдослучайных последовательностей двух регистров 18 и 20 сдвига, блоков 19, 22 и 24 коррекции, дешифратора 21, блока 23 счета, регистров 25,1626345 5 10 15 20 25 30 35 40 45 50 26 и образования новых функциональных связей, Генератор содержит также блоки 1 и 2 коррекции, блок 3 счета суммы, элементы задержки 4, 5 и 12, блоки 6 и 7 счета символов, регистры 8, 9 и 10, шину 11 Изобретение относится к импульснойтехнике, гложет быть использовано н информационно-измерительной технике и является усовершенствованием изобретения поант. сн, М 1378026,Цель изобретения расширение функциональнык возможностей зд счет генерациипсевд . ; я.гнппослпдондтел ности кодачанг:он л,1. 1, 1 представлена структурнаял етричг .клсхема генератора псевдослучайных нс.следандзельностей. нд фиг, 2-4электрические .; ункциональные семы гримеров конкретной реализации третьего,четвертого и пягого блоков коррекции соотнетсгвон о,Генератор нсевдослучдиных последонатеьнос гей содержит первый блок 1 коррекции, первый вход когорого соединен свыходом второго блока 2 коррекции и с перныг входом блока 3 счета сумгы, первыйэле;.;ен1 задор: ки выход которого соединен с входа, е;орого элемента 5 задержки,с перныг",и входами первого и второго блоков б и 7 счета символов, первый, еторои итреий регистры 8, 9 и 10, входы которыхсоединены с шинои 11 "Пуск", третий элемент 2 задержки, шину 13 тактовых импульсов, соединенную с входомсинхронизации генератора 14 псевдослучайной последовательности, выход которого соединес входом элемента НЕ 15,последовательно соединенные элемент1 ЛИ 16 и генератор 17 одиночных импульсон, последовательно соединенные первыйрегистр 18 сдвига, третий блок 19 коррекции, второй регистр 20 сдвига, дешифратор21, четнертыи блок 22 коррекции блок 23счета и пятыи блок 24 коррекции вторая итретья группы входов которого соединены ссоответствующими выходами четвертого ипятого регистров 25 и 26, входы синхронизации которых соединены с шиной 13 тактовых импульсов, с входами первого элемента4 зддержки. с входом синхрониздции первого регистра 18 сдвига, с входом синхронизации третьего блока 19 коррекции, с входомсинхронизации второго регистра 20 сдвига,с входами синхронизации четвертого и пятого блоков 22 и 24 коррекции и с третьимвходом блока 23 счета, второй вход которогосоединен с выходогл пятого блока 24 г оррек"Пуск", шину 13 тактовых импульсов, генератор 14 псевдослучайностей последовательности, элемент НЕ 15, элемент ИЛИ 16 и генератор 17 одиночных импульсов, 3 з,п, ф гы,4 ил,ции, первый вход которого соединен с четвертым входом четвертого блока 22 коррекции и с третьим входом третьего блока 19 коррекции, выход которого соединен с третьим входом четвертого блока 22 коррекции, выход которого соединен с вторым входом пятого блока 24 коррекции, Шина 11 Г 1 уск" соединена с входами четвертого и пятого регистров 25 и 26, с вторым входом второго блока 7 счета символов, с вторым входогл первого блока б счета символов, с вторым входом блока 3 счета суглмы и с входом генератора 14 псевдослучайной последовательности, выход которого соединен с третьим входом второго блока 7 счета сиглволов и с первым входом второго блока 2 коррекции, второй вход которого соединен с третьим входом первого блока б счета символов, с выкодом второго блока 7 счета символов и с первым входом элемента ИЛИ 16, второй вход которого соединен с четвертым входом второго блока 7 счета символов, с выходом первого блока б счета символов и с третьим входом второго блока 2 коррекции, четвергый вход которого соединен с третьим входом блокд 3 счета сугигы, с выходом второго элемента 5 задержки и с входом гретьего элемента 12 задержки, выход которого соединен с вторым входом первого блока 1 коррекции, третий и четвертый входы которого соединены с первыгл и нторым выходами блока 3 с ета суг мы группа нходое которого соединена с ныходагии первого регистра 8 Выходы трегьего регистра 10 соединены с группой входов второго блока 7 счета символов, пятый вход которого соединен с выходом генератора 17 одиночных импульсов и с четвертым входом первого блока б счета символов, пятый вход которого соединен с выходом элемента НЕ 15, Выходы нторого регистра 9 соединены с группой входов первого блока 6 счета символов. Выход первого блока 1 коррекции соединен с информационным входом первого регистра 18 сдвига и с четвертым входом третьего блока 19 коррекции, второй вход которого соединен с вторым выходом первого регистра 18 сдвига.Третий блок 19 коррекции (фиг, 2) содержит О-триггер 27, последовательно соединенные элемент ИЛИ-НЕ 28. первыйэлемент и 29 и элемент ИЛИ 30, последовательно соединенные счетчик 31 импульсов, триггер 32, элемент 33 задержки и второй элемент И 34, выход которого соединен с установочным входом счетчика 31 импульсов, вход синхронизации которого соединен с входом синхронизации О-триггера 27 и является входом синхронизации третьего блока 19 коррекции, четвертый вход которого соединен с информационным входом О- триггера 27, выход которого соединен с вторым входом элемента ИЛИ 30, выход которого является выходом третьего блока 19 коррекции, первый и второй входы которого соединены с входами элемента ИЛИ-НЕ 28, Третий вход третьего блока 19 коррекции соединен с вторым входом второго элемента И 34 и с вторым входом триггера 32, первый вход которого соединен с вторым входом первого элемента И 29.Четвертый блок 22 коррекции (фиг. 3) содержит последовательно соединенные счетный триггер 35, первый О-триггер 36, элемент И 37, первый элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 38 и второй элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 39 последовательно соединенные второй О-триггер 40 и элемент 41 задержки, последовательно соединенные регистр 42 сдвига и элемент НЕ 43, выход которого соединен с вторым входом элемента И 37. Выход элемента 41 зддеркки соединен с вторым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 39, выход которого является выходом четвертого блока 22 коррекции, первый вход которого соединен с информационным входом первого О-триггера 36, вход синхронизации которого соединен с вхсдом синхронизации второго О-триггера 40 и с вторым выходом с етного триггера 35, вход синхронизации которого является входом синхронизации четлергого блока 22 коррекции и соединен с входом синхронизации регистра 42 сдвига, информационный вход которсго является третьим входом четвертого блока 22 коррекции, второй вход которого соединен с информэционным входом второго О-триггера 40, вход установки которого соединен с первым выходом счетного триггера 35, вход установки которого является четвертым входом четвертого блока 22 коррекции, Выход регистра 42 сдвига соединен с вторым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 38.Пятый блок 24 коррекции (фиг. 4) содержит последовательно соединенные первый счетчик 44 импульсов, триггер 45, второй счетчик 46 импульсов, коммутатор 47 и элемент ИЛИ 48, запоминающее устройство 4950 55 При подаче на шину 11 "Пуск" положительного импульса производится запись информации в первый 8 и второй 9 регистры, При этом в первый регистр 8 записывается длина серий одноименных импульсов, а во второй регистр 9 записывается величина К =1-Х, где К-число бит информационного слова, не нуждающихся в корректировке; - длина информационного слова; Х - текущая цифровая сумма для заданного кода,5 10 15 20 25 ЗО 35 40 45 и элемент И 50, первый вход которого соединен с вторым выходом триггера 45 и с выходом управления коммутатора 47, информационные входы которого соединены с соответствующими выходами запоминающего устройства 49, вход управления которого соединен с выходом пятого блока 24 коррекции и с первым выходом триггера 45, второй вход которого соединен с входом управления первого счетчика 44 импульсов и является первым входом пятого блока 24 коррекции, вход синхронизации которого соединен с входом синхронизации второго счетчика 46 импульсов и с входом синхронизации первого счетчика 44 импульсов, группа входов которого является третьей группой входов пятого блока 24 коррекции, первая и вторая группа входов которого соединена с соответствующими адресными входами запоминающего устройства 24 Второй вход пятого блока 24 коррекции соединен с вторым входом элемента И 50, выход которого соединен с вторым входом элемента ИЛИ 48,Генератор псевдослучайных последовательностей работает следующим образомДля кода И ОО, формируемого блоком 24 коррекции (см, "Вых. 2" на фиг. 1), существуют следующие условия. кодопое слово не может начинаться ООХХХ; кодовое слово не мокет начинаться ХХХ 11; в любом информационном потоке не могуг встречаться комбинации Хо ., ХХХ 1000 ХХХ,. Хл и Хо1110 ХХХ.Хл (Х - любое принимаемое значение "О" или "1", знаком - подчеркнуты четные разряды, Хо - младший разряд кс до-. вого слова, Хп - старший разряд кодового слова), для чего блок 2 коррекции производит коррекцию начала кодового слова, дешифратор 21 выявляет запрещенные кодовые комбинации, блок 22 коррекции корректирует выявленные запрещенные кодовые комбинации, а блок 24 коррекции корректирует конец кодового слова и делает его рдвновесньм, Перед началом работы все элементы и узлы устройства устанавливаются в заданное исходное состояние (цепи не показаны), 16263455 10 15 20 25 30 35 40 45 50 Ногример, если необходимо сгенерировдть код ИОО и изве/ тна длина информацианаго слова= 16) и Х = 2, то К.= 16-2-2 = 12, т.е. некорректированными останутся 12 разрядов инФормациоНного слова, а последних негыре разряда будут скорректированы тд н образом, чтобы кодовое числа не кончалось а Ха ХХХ 11 и было равновесным,С подл ей тактовых импульсов на шину13 тактовых ипульсов и кода с выхода блока 1 коррекции а информационный вход регистра 18 сдвига и нд четвертый вход третье-а блокд 19 коррекции, на выходе регисро 18 и 20 сдвига получается укдзанн ый ,.Од Б Гдрс//ельо и. д .. л / еи ,,1/ обнаружения в начале кодового слбвл комбидция РОХХХ Хп и поспедуощего се корректирования необходима с выход гив;. 18 сдвига вьвеси разряда Э гд информация поступает нд элег.н , 1- 28 (фиг, 2). на выходе которога по ,сг . гал логической ед ц, в случае повпеи двух нулей в соседних разрядах регистра 18 сдвига. Счетчик 31 импульсов считает первые два такта каждого кодс/оо с овд, Положительныи имгульс с в.х.дл ларого рлзряда сетчикл 31 импуп,сов, возникающий на втором такте кодового слою, устанавливает триггер 32 в нулевое состоя ие и далее через элемент 33 зддер:кки и элемент И 34 устанавливает счетчик 3 импупьсои в нулевое сосояние (счетчк 31 импульсов гложет быть установлен в улевое состояние такке сигналом с шины НЧ, этим же сигналом триггер 32 устдглвпидется в единичное состояние дпя того, чтобы нд втором такте слова перейти в нулевое состояние и обнулить счетчик 37 имгульсав).Нд втором такте кодового слова сигнал логической единицы поступает такк; на второй вход элемента И 29. Если к этому мог.;диту времеи на гервол входе эпеметд И 29 грисутствует сигнал логической единицы, что говори г о том, что в начале кодового слова проыли два нуля, то на входе элемента ИЛЛ 30 также появляется сигнал логической единицы, На О-вход триггера 27 поступлет код, сформированный б/оком 1 коррекции, Нл выходе триггера 27 имеем тот ке код, но задержанный на один такт относительно кода, который поступает на регистр 18 сдвига, Если в начале кодового слова было два нуля, то первый разряд кодового словд будет заменен на единицу сигналам с элемента ИЛИ 30, Такиги образом, блок 19 коррекции корректирует ндчдпо кодового слова, если оно начинается двумя нулями. Если кодовое слово начинается на любую другую комбинацию, то ано проходит на выход блока 9 коррекции без изменеия, но зддеркднным на один такт,Для выявления запрещенных кодовых комбинаций необходимо проанализировать четыре разряда кодового слова одновременно, С этой целью код с выхода блока 19 коррекции поступает в регистр 20 сдвига, с выходов четьрел разрядов которого информация поступает нл деифрлтор 21, выявляющий комбинации Хо ХХХ 1000 ХХХ, Хп и Хо 0001110 ХХХ, Хп,Выявленные запрещенные комбинации корректируотся блоком 22 коррекции (фиг,3) Код с выхода блока 19 коррекции посгуплет на вход регистра 12 сдвига и с тактовой частотой подвигается а его я ейкам, На первый вход блока 22 коррекции поступает сигнал логической единицы с первого выхода дешифрдтарл 21 говорящий о том, что обнарукепд комбинация Хо ХХХ 1000 ХХХ,. Хп.Ндсчетномтрпг ер 35 иО-триггерах 36 и 40 редпизолнл схемл позвопющая пропустить сигнал о тог, что обнлружены запрещенные кодовые камбиндции, для дальнейшей коррекции только в гломенть времеи, соответст;увцаре четныг тактам, так как по правилам формирования кода ИОО за комбидцией 10 н может следовдгь коглбинация 00, а зд комбинацией 11 не мокет спедовэть комбинация 10,Первым тактовым импульсом кодового слова счетный тригг р 35 устанавливается в диничнае состояние, которое устанавливает О-триггерь 36 и 410 в нупсвое состояние, -,е.; самым здпрецдя здись сигалов в них с первого и второго входов блока 22 коррекции При приходе втооого тдктового импульса кодового слова нл инверсом выходе счетного трггерд 35 появляется единичный уровень, франтог. которого здписывается в О-триггерь 36 и 40 лнформлция о том, что еобходимл коррек,/я, если псступил сигнлл о тогл, чго обэр,жел одна из запрещенных кодовых комбинаций, Следующим тактом кодового словэ счетный триггер 35 устднавпивдется в нулевое состояние, устанавливая в нулевое состояние тлкже О-триггеры 36 и 40, запрещал тем самым прохождение сигнала о том, чта обнаружена злпрещен адовая комбинация в нечетные такты. К моменту появления сигнала о том, что обнаружена запрещенная кодовая комбинация, информация в регистре 42 сдвига расположена следуощим сбрдзагл.С вьхода второй ячейки регистра 42 сдвига сигнал логического уля поступает5 10 15 20 30 35 40 45 50 55 на вход элемента НЕ 43, с выхода которого сигнал логической единицы поступает на второй вход элемента И 37, на первом входе которого в это время присутствует сигнал логической единицы. С выхода элемента И 37 сигнал логической единицы поступает на вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 38, На второй вход этого элемента поступает сигнал с выхода второй ячейки регистра 42 сдвига, задержанный относительно сигнала, говорящего о том, что выявлена запрещенная комбинация на два такта. Элементом ИСКЛЮЧАЮЩЕЕ ИЛИ 38 нуль в коде Хо, ХХХ 1000 ХХХ Хп заменяется на единицу; Хо.ХХХ 1010 ХХХ Хп, Скорректированный по одной из запрещенных кодовых комбинаций код поступает на первый вход элемента ИСКЛЮЧАОЩЕЕ ИЛИ 39, на второй вход которого поступает сигнал логической единицы в случае, если в коде обнаружена кодовая комбинация Хо ХХХ 1110 ХХХ, Хп, задержанная на оди такт элементом 41 задержки, Это необходимо для того, чтобь вторую единицу в запрещенной кодовой комбинации зал 1 енить нулем, В этом случае на первом входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 39 присутствует сигнал логической единицы из ода на втором входе этого элемента присутствует также сигнал логической единицы, говоря щий, что в коде обнаружена загрещеная кодовая комбинация Хо,. ХХХ 1110 ХХХ Хп На выходе элелента ИСКЛЮАОЩЕЕ ИЛИ 39 получают скорректированный код Хо ХХХ 1010 Хп, который является выходньм кодом блока 22 коррекции. Введение элемента 41 задержки необходимо для того, чтобы корректировать необходимый такт в коде. В случае, если в коде не обнаружено запрещенных кодовых комбинаци, он, поступая на вход регстра 42 сдвига, повторяется на выходе блока 22 коррекции таа на первом входе злелента ИСКЛОЧАОЩЕЕ ИЛИ 38 будет присутствовать сигнал логического нуля, а на второгл - од, которыи повторяется на выходе этого элемента и на первом входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 39, на втором вход которого также присутствует сигнал логи еского нуля, следовательно код повторяется.и на выходе элемента ИСКЛЮЧАОЩЕЕ ИЛИ 39, а значит и на выходе блэка 22 коррекции.Блок 24 коррекции фиг, 4) осуществляет коррекцию конца кодового слова так, чтобы оно не заканчивалось двумя единицами и было равновесньл. В начальное нулевое состояние в блоке 24 коррекции устанавливается триггер 45, сигнал с первого выхода которого подается на вход счетчика 46 импульсов, устанавливая его в нулевое состояние, на вход управления разрешения выборки) запоминающего устройства 49, запрещая выборку из него, записывая в блок 23 счета (стандартньй счетчик) число семь (относительньй нуль), Блок 23 счета предназначен для подсчета текущей цифровой суммы. С инверсного выхода триггера 45 уровень логической единицы подается на вход управления коммутатора 47, запрещая передачу на его выход информации. Уровень логической единицы подается также на первый вход элемента И 50, разрешая прохождение кода с второго входа блока 24 коррекции на его выход через элемент ИЛИ 48,В счетчик 44 импульсов записывается информация из регистра 26 - число К - количество бит (тактов) инфорл 1 ационного слова, ненуждающихся в корректировке, Рово сголько кодов будет передаваться с второго входа блока 24 коррекции на "Вых. 2" устроиства, Через К тактов на выходе (переноса) счетчика 44 импульсов появится сигнал, который установит триггер 45 в едини 11 ое состояние. Урогень логической единицы установится на входе управления (разрешения выборки) заомингнощего устройства 49, а входе блока 23 счета, устанавливая его в рекиг хранения. Из запол 1 инающего устройства 49 выбирается инфорл 1 ация в зависимости от адреса, установленного на его адресных входах с выходов блока 23 счета и с выходов регистра 25 (длчны серии одоименных импульсов). С вьход запоминаощего устройства 49 информация поразрядно выводится через оммутатор 47 через элемент ИЛИ 48 а выход устройства. Адреса для кол 1 мутатора 47 задаются с етчиком 46 импульсов, начиная с нулевого, Таигл образом. н,чивая с (Кг 1)-го такта кодовое слово дополняется информацией, записанной в запоглинаощем устройстве 49. На первом входе элемента И 50 в это вреля присутствует уровень логического нуля, запрещая прохождение кода с второго входа блока 24 коррекции. Таким образом, на "Вых. 2" устройства формируется псевдослучайная последовательность кода Фибоначчи (равновесная форма ИОО), а на "Вых, 1" устройства - псевдослучайная последовательность, ограниченная по текущей цифровой сумме и количеству следующих друг за другом символов, Выбор необходимой последовательности (или "Смеси" фраглегтов из нее) является прерогативой пользователя, для чего он может использовать комлутаторы, мультиплексоры и т.д, 1626345 125 10 15 20 25 30 35 40 50 55 Формула изобретения 1, Генератор псевдослучайных последовательностей по авт, св, М 1378026, о т л ич а ю щ и й с я тем, что, с целью расширения функциональных возможностей за счет генерации псевдослучайной последовательности кода Фибоначчи, в него дополнительно введены последовательно соединенные первый регистр сдвига, третий блок коррекции, второй регистр сдвига, дешифратор, четвертый блок коррекции, блок счета и пятый блок коррекции, четвертый и пятый регистры, выходы которых соединены соответственно с второй и третьей группами входов пятого блока коррекции, выход которого соединен с вторым входом блока счета, третий вход которого соединен с шиной тактовых импульсов, с входом синхронизации четвертого и пятого блоков коррекции и второго регистра сдвига, вход которого соединен с третьим входом четвертого блока коррекции, четвертый вход которого соединен с третьим входом третьего блока коррекции и с первым входом пятого блока коррекции, второй вход которого соединен с выходом четвертого блока коррекции, шина тактовых импульсов соединена с входами синхронизации четвертого и пятого регистров и первого регистра сдвига, информационный вход которого соединен с выхоДом первого блока коррекции и с четвертым входом третьего блока коррекции, вход синхронизации которого соединен с шиной тактовых импульсов, входы четвертого и пятого регистров соединены с шиной "Пуск".2, Генератор по и, 1, о т л и ч а ю щ и йс я тем, что третий блок коррекции содержит О-триггер, последовательно соединенные элемент ИЛИ-НЕ, первый элемент И и элемент ИЛИ, последовательно соединенные счетчик импульсов, триггер, элемент задержки и второй элемент И, выход которого соединен с входом установки счетчика импульсов, вход синхронизации которого является входом синхронизации третьего блока коррекции и соединен с входом синхронизации О-триггера, выход которого соединен с вторым входом элемента ИЛИ, выход которого является выходом третьего блока коррекции, трений вход которого соединен с вторым входом второго элемента И и с вторым входом триггера, первый вход которого соединен с вторым входом первого элемента И, первый и второй входы третьего блока коррекции соединены с входами элемента ИЛИ-Н Е, четвертый вход третьего блока коррекции соединен с информационным входом О-триггера. 3. Генератор по и, 1, о т л и ч а ю щ и йс я тем, что четвертый блок коррекции содержит последовательно соединенные счетный триггер, первый О-триггер, элемент И, первый элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и второй элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, последовательно соединенные второй О-триггер и элемент задержки, последовательно соединенные регистр сдвига и элемент НЕ, выход которого соединен с вторым входом элемента И, первый вход четвертого блока коррекции соединен с информационным входом первого О-триггера, вход синхронизации которого соединен с входом синхронизации второго О-триггера и с вторым выходом счетного триггера, первый выход которого соединен с входом установки второго О-триггера, информационный вход которого является вторым входом четвертого блока коррекции, вход синхронизации которогосоединен со счетным входом счетного триггера и с входом синхронизации регистра сдвига, выход ко 1 орого соединен с вторым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, информационный вход регистра сдвига является третьим входом четвертого блока коррекции, четвертый вход которого соединен с входом установки счетного трригера, выход элемента задержки соединен с вторым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого является выходом четвертого блока коррекции.4, Генератор по п. 1, о тл и ча ю щи йс я тем, что пятый блок коррекции содержит последовательно соединенные первый счетчик импульсов, триггер, второй счетчик импульсов, коммутатор и элемент ИЛИ, элемент И, запоминающее устройство, выходы которого соединены с соответствующими информационными входами коммутатора, вход управления которого соединен с первым входом элемента И и с вторым выходом триггера, второй вход которого соединен с входом управления первого счетчика импульсов и является первым входом пятого блока коррекции, вход синхронизации которого соединен с входами синхронизации первого и второго счетчиков импульсов, второй вход элемента ИЛИ соединен с выходом элемента И, второй вход которого является вторым входом пятого блока коррекции, первая и вторая группы входов которого соединены с адресными входами запоминающего устройства, вход управления которого соединен с первым выходом триггера и является выходом пятого блока коррекции, третья группа входов которого соединена с информационными входами первого счетчика импульсов,162634513Ячейки регистра Ин омаив фиг. г1626345 Составитель Ю,Бурмистроведактор А.Мотыль Техред М,Моргентал Корректо мч НТС тельский комбинат "Патент", г. Ужгород, ул.Гагарина, 10 роиэводствен но-и акаэ 283 Тираж 469 Подписное ВНИИПИ Государственного комитета по изобретениям и открытия 113035, Москва, Ж. Раушская наб 4/5
СмотретьЗаявка
4496648, 20.10.1988
СПЕЦИАЛЬНОЕ КОНСТРУКТОРСКО-ТЕХНОЛОГИЧЕСКОЕ БЮРО "МОДУЛЬ" ВИННИЦКОГО ПОЛИТЕХНИЧЕСКОГО ИНСТИТУТА
ЗАМЧЕВСКИЙ ВАЛЕРИЙ ВЛАДИМИРОВИЧ, ЗОЛОТАРЕВ СЕРГЕЙ ИВАНОВИЧ, ИВАНОВА НЕОНИЛА ВЛАДИМИРОВНА, ВАЛУЕВА ВИКТОРИЯ АЛЕКСАНДРОВНА
МПК / Метки
МПК: H03K 3/84
Метки: генератор, последовательностей, псевдослучайных«
Опубликовано: 07.02.1991
Код ссылки
<a href="https://patents.su/8-1626345-generator-psevdosluchajjnykh-posledovatelnostejj.html" target="_blank" rel="follow" title="База патентов СССР">Генератор псевдослучайных последовательностей</a>
Предыдущий патент: Генератор импульсов
Следующий патент: Генератор случайного потока импульсов
Случайный патент: Стекло на основе двуокиси кремния, окиси свинца и окиси калия