Устройство для приема и обработки информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1444856
Автор: Друз
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИРЕСПУБЛИК ЯО 144 54 С 08 С 19/ ИСАНИЕ РЕТ ЕТЕЛЬСТВУ ВТОРСМОМУ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(56) Авторское свидетельство СССРУ 1049951, кл, - " 08 С 19/28, 1982.(57) Изобретение относится к автоматике и телемеханике и может быть использовано для приема и обработкиинформации, передаваемой в безрегистровых и многорегистровых кодах. Цельюизобретения является расширение области применения устройства путемобеспечения приема и обработки информации как в безрегистровых, так имногорегистровых кодах с их взаимнообратчым преобразованием. Устройствосодержит два регистра, два мультиплексора, распределитель импульсов, демультиплекСор, четыре триггера, дваблока определения признаков, три дешифратора, блок сравнения, элементНЕ, пять элементов И, два элементаИЛИ, коммутатор н преобразователь кодов. Устройство обеспечивает приеми обработку информации как в безрегистровых, так и в многорегистровыхкодах с соответствунццим взаимно обратным преобразованием и выдачу обработанной информации во внешнее устройство. 5 ил.Изобретение относится к автоматике, телемеханике и вычислительнойтехнике и может быть использовано дляприема и обработки информации, передаваемой как в безрегистровых, таки многорегистровых кодах.Цель изобретения - расширение области применения путем обеспеченияприема и обработки информации как 10в безрегистровых, так и в многорегистровых кодах с последующим преобраздванием ее в многорегистровые ибезрегистровые коры соответственно.На Фиг. 1 представлена функциональная схема предлагаемого устройства, на фиг. 2 - функциональная схема распределителя импульсов, на фиг.3 - функциональная схема блока определения признаков на фиг. 4 и 5 - 20Функциональные схемы первого и второго дешифраторов соответственно,Устройство содержит первый и второй регистры 1 и 2, первый и второймультиплексоры 3 и 4, распределитель 255 импульсов, демультиплексор 6, первый-четвертый триггеры 7-10, первый11 и второй 12 блоки определенияпризнаков, первый-третий дешифраторы13-15, блок 16 сравнения, элементНЕ 17, первый-пятый элементы И 18-22первый 23 и второй 24 элементы ИЛИ,коммутатор 25 и преобразователь 26кодов, первую 27 и вторую 28 группывходов устройства, первую 29 и вторую 30 группы выходов устройства,первый 31 и второй 32 выходы устройства, первый-четвертый входы устройства 33-36 соответственно,Распределитель 5 импульсов содержит триггер 37, счетчик 38, элементИЛИ 39, дешифратор 40, коммутатор4 1 элемент НЕ 42 и мажоритарный элемент 43, причем 44-46 - первый-третийвыходы распределителя импульсов, а 45г,47-49 - первый-третий входы распределителя импульсов. Блоки 11 и 12 определения признаков содержат первый-третий элементы ИЛИ 50-52, первый-третий триггеры 53- 55, причем 56-58 - первый-третий входы блоков, а 59-61 - первый-третий выходы блоков,Первый дешифратор 13 содержит первый-третий элементы И 62-64, причем 65 - группа входов первого дешифратора, а 66-68 - первый-третий выходы первого дешифратора. Второй дешифратор 14 содержит первый-четвертый элементы И 69, - 69,группу элементов НЕ 70, элемент ИЛИ71, причем 72-76 - выходы второго дешифратора, а 77 - группа входов второго дешифратора,Устройство работает в двух режимах: в режиме приема информации в семиэлементных безрегистровых кодах,обработка ее и выдача в пятиэлементных трехрегистровых кодах (ИТК) ив режиме приема информации в пятизлементных кодах трехрегистровых (МТК),обработка ее и выдача в семиэлементных безрегистровых кодах во внешнееустройство.Режим приема информации в семиэлементных кодах устанавливается импульсным сигналом 33, который извнешнего устройства поступает на единичный вход триггера 9 и устанавливает его в единичное состояние. Сигналы с прямого и инверсного выходовтриггера 8 управляют состояниями второго мультиплексора 4 и демультиплексора 6. При включенном триггере 8мультиплексор 4 подключен входамипервой группы к выходам мультиплексора 3, демультилпексор 6 - выходамивторой группы к входам группы дешифратора 14 и к выходам второй группывыходов устройства, Кроме того, триггер 8 подготавливает к открываниюэлемент И 18 и закрывает элемент И 19.Параллельно импульс сигнала 33 черезэлемент ИЛИ 24 устанавливает в единичное состояние триггер 37 распределителя 5, на второй вход которого подается последовательность тактовыхимпульсов, Триггер 37 снимает черезэлемент ИЛИ 39 сигнал сброса в нульсо счетчика 38 и подает на негосигнал разрешения счета тактовых импульсов. Состояния счетчика 38 декодируются дешифратором 40, которыйформирует в одном цикле работы три уп.равляющих сигнала. Выходы дешифратора 40 стробируются через коммутатор41 инверсным тактовым импульсом свыхода элемента НЕ 42, Сигнал счетвертого выхода дешифратора 40 обнуляет через мажоритарный элемент43 и элемент ИЛИ 39 счетчик 38. Мажоритарный элемент 43 открываетсяпри совпадении двух сигналов на еговходах - сигнала с четвертого выходадешифратора 40 и инверсного тактового импульса с выхода элемента НЕ 42,которое содержит две области памяти,обеспечивающие работу устройства вобоих режимах, Первая область памяти,работающая в первом режиме, имеет двезоны: зону символов и зону признаков.В зоне символов по адресам, задаваемым семиэлементными кодами, записаныпятиэлементные коды соответствующихсимволов (комбинации У 1-26 МТК),в зоне признаков по адресам, задаваемым дешифратором 13 - три пятиэлементных кода регистровых признаков (русский, латинский, цифра МТК), Вовторой области памяти, работающей вовтором режиме, записаны семиэлементные коды символов, а адреса Формируются в зависимости от поступающего пятиэлементного кода символа и кодаего регистрового признака в МТК.Таким образом, в первом цикле работы распределителя 5 после выдачи им второго импульса на входе преобразователя 26 установлен адрес выборки признака в пятиэлементном коде. Третийимпульс распределителя 5 через эле-мент И 21, подготовленный к открыванию сигналом с инверсного выходатриггера 10, подается на считывающийвход преобразователя 26. С выходовпреобразователя 26 пятиэлементный кодсоответствующего признака подаетсячерез демультиплексор 6 на выходывторой группы устройства и входы дешифратора 14, В зависимости от поступившего кода признака дешифратор 14устанавливает в единичное состояниесоответствующий изтриггеров 53-55 вблоке 11 и триггер 7, который закрывает элемент И 18, В следующем втором цикле работы распределителя 5первый импульс не проходит на запросследующего символа через элемент И18, так как обработка предыдущегоеще не завершена. После срабатыванияодного из триггеров 53-55 в блоке 11сигналы на входах блока 16 сравнениясовпадают и он выдает сигнал, который подготавливает к. открыванию элемент И 22 и через эаементНЕ 17 закрывает элемент И 20. Второй импульсвторого цикла распределителя 5 черезэлемент И 22 устанавливает в единичное состояние триггер 9. Триггер 9переключает мультиплексор 3 с выходов . дешифратора 13 на выходы регистра При этом, семиэлементный код, записанный в регистре 1, через мультиплексоры 3 и 4 подается на входы группы 3 1444856Элемент 43 при открывании самоблокируется за счет обратной связи с еговыхода на третий вход. Это обеспечивает прохождение тактового импуль 5са через элемент 43 без его сразенияпосле обнуления счетчика 38, дешифратора 40 и сброса сигнала с его четвертого выхода. После обнуления распределитель 5 включается в следующий 10цикл работы и т,д. Импульсный сигналс первого выхода распределителя 5обнуляет регистр 2 и триггер 10,работающие во втором режиме, и подается на входы элементов 18 и 19. В 15начальном состоянии устройства приотсутствии информации на входах и выходах дешифратора 14 триггер 7 находится в нулевом положении и подготавливает к открыванию элемент И 18. 20Первый импульс с выхода распределителя 5 открывает элемент И 18, сигналс выхода которого обнуляет регистр 1и подается на внешнее устройство длязапроса семиэлементного кода. Семиэлементный код одного символа черезвходы первой группы входов устройствазаписывается в регистр 1, с выходовкоторого подается на входы первойгруппы мультиплексора 3 и входы группы дешифратора 13. Дешифратор 13анализирует значения шестого и седьмого разрядов семиэлементного кодадля определения его признака (русский, латинский, цифра) и выдает соответствующий сигнал на входы второйгруппы блока 16 сравнения и входывторой группы мультиплексора 3. В начальном состоянии устройства отсут ствуют сигналы на выходах дешифрато- аОра 14, триггеры 53-55 блока 11 находятся .в нулевом состоянии, и на выходе блока 16 сравнения сигнал такжеотсутствует. Поэтому через элементНЕ 17 подготавливается к открыванию 45элемент И 20. Импульс со второго выхода распределителя 5 подается накоммутатор 25, который работает вовтором режиме, и через элемент И 20обнуляет триггер 9. Сигналы с прямо Ого и инверсного выходов триггера 9,находящегося в нулевом состоянии, под.ключают входы второй группы мульти-,плексора 3 к выходам дешифратора 13.Сигнал соответствующего признака с 55выхода дешифратора 13 через мультиплексоры 3 и 4 поступает на входыгруппы преобразователя 26 кодов. Преобразователь 26 выполнен на базе ПЗУ, 5 1444856 6 преобразователя 26. Импульс с тре) для запроса пятиэлементного кода. тьего выхода распределителя 5 через Пятиэлементный код признака подается элемент И 21 считывает из зоны сим- в регистр 2, с вых д рвыхо ов которого посволов первой области памяти преобра тупает на соответствующие входы втозователя 26 пятиэлементный код сим- рой группы входов мультиплексора 4 и вола. Этот код через демультиплек- на входы дешифр рф ато а 15.Дешифратор 15 сор 6 подается на выходы второй груп-выявляет признак поступившего кода пы устройства и на входы дешифрато- (русский, латинскии, циФра) . Импульс, ра 14. Дешифратор 14 формирует сигнал 10 со второго выхода распределителя 5 "Символ", который обнуляет триггер через коммутатор 25 записывает деко устройство заканчивает прием и об- дированный сигнал признака на соответ Рработку первого семиэлементного кода ствующнй из триггеров 53-55 в блоке символа и переходит в состояние за и через элемент ИЛИ 23 устанавлипроса следующего символа в следующем 15 вает в единичное состояние триггер цикле работы распределителя 5. Если 10. Триггер 10 закрывает элемент И следующий семиэлементный символ име, и третий импульс распределителяч ет тот же признак, что и предыдущий, 5 не проходит на считывающии вход то сигнал-признак на выходе дешифра- преобразователя 26 кодов. С выходов тора 13 совпадает с признаком, хра - 20 блока 12 соответствующие сигналы поснящемся в блоке 11, и устройство вы- тупают на соответствующие входы треполняет один цикл для обработки дан- тьей группы мультиплексора 4. В этом ного семиэлементного символа и вы- положении в следующем цйкле работы дачи соответствующего пятиэлементного распределителя 5 первый его импульс кода. Если следующий семиэлементный 25 обнуляет регистр 2, триггер 1.0 и засимвол имеет признак, отличающийся прашивает пятиэлементныи код символа, от признака предыдущего символа, то который аналогично записывает в ресигналы признаков на входах блока 16 гистр 2, При этом в соответствующее сравнения не совпадают, и устройст- состояние устанавливаются соответство выполняет два цикла для обработки З 0 вующие входы второй группы мультиплекданного семиэлементного кода: в пер- сора 4, а на входах группы преобразовом цикле формируется пятиэлементный вателя 26 - полный адрес для выборки код признака, во втором - код симво- соответствующего семиэлементного кола. После приема и обработки всего да из второй области памяти преобмассива семиэлементной информации З 5 разователя. Второй импульс распредевнешнее устройство выдает сигнал кон- лителя 5, который подается на коммуца массива (36), который обнуляет татор 25, не изменяет состояние в триггер 37 и распределитель 5 отклю- блоке 12, а третий импульс через элечается. мент И 21 подается на считывающийРежим второй - приема информации в 40 вход преобразователя 26. Из преобрапятиэлементных кодах устанавливается зователя 26 считывается семиэлементимпул сным сигналом (34) которыйьФ ный код, который выдается на внешнее из внешнего устройства поступает на . устройство через демультиплексор нулевой вход триггера 8 и устанавли- Если следующий пятиэлементный код яв" вает его в нулевое состояние, При 45 ляется символом, то значение старших отключенном триггере 8 мультиплексор разрядов адреса преобразователя 26 4 подключен входами второй группы к не изменяется, так как не изменяется выходам регистра 2, входами третьей признак. Изменяется только значение группы - к блоку 12, демультиплексор младших разрядов в соответствии с ко" 6 - к выходам первой группы устройст дом принятого пятиэлементного симвова В нулевом положении триггера 8 ла. При этом выборка семиэлементногог элемент И 18 закрыт, элемент И 19 кода производится в одном цикле раооподготовлен к открыванию. Параллель- ты распределителя 5. Если следующий но импульс сигнала (34) через элемент пятиэлементный код является кодом ИЛИ 24 аналогично описанному выкпюча другого признака, то значение старет распределитель 5. Первый импульс ших разрядов адреса изменяется и выраспределитела пределителя 5 обнуляет регистр 2, борка семиэлементного кода произвотриггер 10 и через элемент И 19 пода- дится в следующем цикле работы расется на внешнее устройство (выход пределителя 5 после поступления кодасимвола, Аналогично первому режиму, после приема и обработки всего массива пятиэлементной информации внешнее устройство выдает сигнал конца массива, который обнуляет триггер 37, и распределитель 5 отключается.Устройство обеспечивает прием и обработку информации как в безрегистровых, так и в многорегистровых кодах с соответствующими взаимно обратным преобразованием и выдачу обработанной информации во внешнее устройство.Формула изобретенияУстройство для приема и обработки информации, содержащее первыйи второй регистры, первый и второй дешифраторы, первый, второй и третий выходы последнего подключены к соответствующим входам первого блока определения признаков, третий дешиФратор, первый триггер, инверсный выход которого подключен к первому входу первого элемента И, второй триггер, инверсный выход которого подключен к первому входу второго элемента И, элемент НЕ, выход котсрого подключен к первому входу третьего элемента И, выход которого подключен к первому входу третьего триггера, четвертый триггер, инверсный выход которого подключен к первому входу четвертого элемента И, пятый элемент И, первый и второй элементы ИЛИ, первые группы входов и выходов устройства и первые вход и выход устройства, о тл и ч а ю щ е е с я тем, что, с целью расширения области применения путем обеспечения приема и обработки информации как в безрегистровых так и в многорегистровых кодах с последующим преобразованием в многорегистровые и безрегистровые коды, соответственно, в него введены первый и второй мультиплексоры, демультиплексор, преобразователь кодов, второй блок определения признаков, блок сравнения, коммутатор и распределитель, входы группы входов первого регистра являются входами первой группы входов устройства, выходы первого регистра подключены к входам первой группы входов первого мультиплексора и к входам первого дешифратора, первый, второй и третий выходы которого подключены к соответствующим входам первой группы входов блока25 го мультиплексора и к входам третье 30 35 40 45 50 55 к соответствующим входам третьейгруппы входов второго мультиплексора,выходы которого подключены к входамгруппы входов преобразователя кодов,выходы которого подключены к входамгруппы входов демультиплексора, выходы первой группы выходов которого являются выходами первой группы выходовустройства, выходы второй группы выходов.демультиплексора подключены квходам второго дешифратора и являютсявыходами второй группы выходов устройства, первые входы вторых триггераи элемента ИЛИ объединены и являютсявторым входом устройства, вторые входы вторых триггера и элемента ИЛИ объединены и являются первым входом устройства, прямой выход второго триггера подключен к первым входам второгомультиплексора и демультиплексора ик второму входу первого элемента И,выход которого является первым выходом устройства, инверсный выход второго триггера подключен к вторым входам второго мультиплексора и демульти 5 10 15 20 сравнения и к соответствующим входамвторой группы входов первого мультиплексора, выходы которого подключенык входам первой группы входов второго мультиплексора, первый, второй итретий выходы первого блока определения признаков подключены к соответствующим входам второй группы входовблока сравнения, выход которого подключен к входу элемента НЕ и к первому входу пятого элемента И, выходкоторого подключен к второму входутретьего триггера, прямой и инверсный выходы которого подключены к первому и второму входам первого мультиплексора, соответственно, четвертый и пятый выходы второго дешифрато,ра подключены к первому и второмувходам первого триггера, группа входов второго регистра является входамивторой группы входов устройства, выходы второго регистра подключены квходам второй группы входов второго дешифратора, первый, второй итретий выходы которого подключены кпервому, второму и третьему входамкоммутатора, соответственно, первый,второй и третий выходы которого подключены к соответствующим входам первого элемента ИЛИ и второго блока определения признаков, первый, второйи третий выходы которого подключены9 14448 5 б оплексора, выход второго элемента И теля подключен к второму входу четявляется вторым выходом устройства, вертого элемента И, выход которого первый выход распределитепя подклю- подключен к входу преобразователя кочек к входу второго регистра, к пер дов, выход первого элемента ИЛИ подвому входу четвертого триггера, к ключен к второму входу четвертого третьему входу первого элемента И и триггера, выход второго элемента ИЛИ к второму входу второго элемента И, подключен к первому входу распредели- второй выход распределителя подклю- теля, второй и третий входы которого чен к четвертому входу коммутатоРа и 10 являются третьим и четвертым входами к вторым входам третьего и пятого устройства соответственно.элементов И, третий выход распределииР Максимишинец оррект ческое предприятие, г, Ужгород, ул. Проектн Вроизводственно-полиг Составитель И.КузнецоРедактор М.Парфенова Техред М. Ходанич з 6483/ 52 Тираж 558 ВНИИПИ Государственно по делам изобретен 113035, Москва Ж
СмотретьЗаявка
4235065, 23.04.1987
ПРЕДПРИЯТИЕ ПЯ А-3706
ДРУЗЬ ЛЕОНИД ВОЛЬФОВИЧ
МПК / Метки
МПК: G08C 19/28
Метки: информации, приема
Опубликовано: 15.12.1988
Код ссылки
<a href="https://patents.su/8-1444856-ustrojjstvo-dlya-priema-i-obrabotki-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для приема и обработки информации</a>
Предыдущий патент: Устройство для передачи и приема сигналов
Следующий патент: Устройство для приема команд телемеханики
Случайный патент: Способ контроля гидродинамического давления промывной жидкости внутри бурильного инструмента в процессе бурения