Устройство преобразования временного интервала в код
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1785072
Автор: Ермаков
Текст
.4 фж ОЗ СОВЕТСКИХ ЦИАЛИСТИЧЕСКИ СПУБЛИК(505 Н ГОСУДАРСТВЕННОЕ ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ТЕНТН ЗОБРЕТЕНЛИСТВУ(56) Авторское свидетельство СССР )Ф 980279, кл. Н 03 М 1/50, 1981.Авторское свидетельство СССР М 1193823, кл, Н 03 М 5/08, 1984. (54) УСТРОЙСТВО ПРЕОБРАЗОВАНИЯ ВРЕМЕННОГО ИНТЕРВАЛА В КОД(57) Изобретение относится к измерительной технике и может быть использовано в автоматизированных системах контроля для измерения временных интервалов, Изобретение позволяет повысить точность преобразования временного интервала в код за счет замены низкоточных элементов линий ОПИСАНИЕ К АВТОРСКОМУ СВИ задержки на распределитель импульсов, выполненный на интегральных микросхемах со своим генератором импульсов. По сигналу ПУСК с шины 5 устройства взводится триггер 4, который разрешает работу счетчика 8, измеряющего временнойинтервал до прихода сигнала СТОП с шины 1 устройства с точностью периода То опорных импульсов с генератора 7. Несинхронность периода сигналов ПУСК и СТОП относительно импульсов То измеряется с помощью распределителя, собранного на сдвиговом регистре 16, триггере 14, генераторе 19, двух элементах НЕ 15, 16 и элементе 2 ИЛИ 17. Результаты измерения получаются путем поразрядного вычитания содержимого регистра 21 из регистра 22 и регистра 25 из регистра 26 с помощью общих для них блоков 23 и 27 разности, 1 з,п, ф-лы, 1 ил,Устройство относится к информацион- многократного преобразования для снижено-измерительной технике и может быть ис- ния погрешности измерения.пользовано в автоматизированных Наиболее близким к предлагаемому уссистемах контроля для измерения времен- тройству является устройство, содержащееных интервалов. 5 генератор импульсов, элемент Н Е, два тригВ настоящее время при разработке уст- гера, группу последовательно соединенныхройств измерительной и импульсной техни- щ линий задержки, три элемента И, два элеки появилась необходимость решать мента ИЛИ, рва регистра.вопросы контроля вр моля временных длительно- Недостатком известного устройства явстей у 6 р 5 вляющйх и синхронизирующихся 10 ляется применение для подсчета Ь 11 исигналов в различных устройствах с высо- Ь 2, обусловленных несинхронностью накой точностью, а также контролировать пра- чала и конца временных интервалов и счет-,вильность прихода сигналов обмена между ными импульсами, группы последовательноразличными устройствами при их взаимо- соединенных в линий задержки, как правидействии. 15 ло выполненные на элементах, имеющихС целью увеличения быстродействия и низкуюточность работы, например, широкоточности контроля выходные сигналы фор- применяется линия задержки ММЛЗ имеетмируЮтсяпривя анривязан ными к тактовой часто- . точность 10 . А это совершенно недопустите. Причем, с целью использования мо при решении задач измерения временрезультатовпреобразованиядляработыпо ных интервалов с точностью грубогоследующих устройств с необходимой точно- преобразования То, которая определяетсястью, нужно избавиться. в устройствах генератором импульсов, собранном напрес разования вр мб вания времени в код от элемен- кварцевом резонаторе высокой точности,тов, которые загрубляют результаты преоб- Цель изобретения - повь 1 шение точноразования. 25 сти преобразования устройства за счет заОдним из вариантов решения этой за- мены низкоточных элементов линийдачи является предлагаемое техническое задержки на распределитель импульсов,решение. выполненный на интегральных микросхеИзвестна система вентильных схем для мах.преобразования время-код, содержащая 30 Поставленная цель достигается тем, чтосчетчик выходного кода,ного ко а, схему синхрониза- в устройство преобразования временногоции,счетчиксдвига, вентили, число которых интервала в код, содержащее первый генеравно количеству ступеней счетчика сдвига. ратор импульсов, выход которого соединенВ этом устроистве входне одной сигнал с по- с первым входом первого элемента И, выходмощью схемы синхронизации привязывает которого соединен со счетным входом счет- .ся к синхросигналу и и тн л и поступает на счетчик чика импульсов, выходы которого являютсясдвига, сигналы с которого управляют, со- первой выходной шиной, а входустановки ввместно с управляющим чющим счетчиком вен- ноль обьединен с одноименным входомтильными схемами, подключающими на первого регистра, первыми входами первовыходной счетчик синхросигналы, пропорци го и второго элементов ИЛИ и является шиональные входному временному сигналу, ной "Сброс", первыи ЯЯ-триггер, входНедостатком данного устройства явля- установки в единицу которого является шиется то, что в результате вр мременной привяз- ной "Пуск", прямой выход соединен со втоки входного сигнала к опорным рым входом первого элемента И, первымсинхросигналам теряется ия информация о 45 входом второго элемента И и входом занедлительности между начал ом и окончанием сения второго регистра, а вход установки ввходного временного сигнала и иа первым им- ноль - . с выходом второго элемента ИЛИ,пульсом привязки синхр осигнала,аэтосни- второй вход которого является шинойжает точность устройс ройства при "Стоп", второй ВЯ-триггер, третий элементи в емя-ко, 50 И, первый инвертор, введены 2 п блоков разя ность пе вого егистИзвестен также преобразователь ин- ности, где п -разрядность перв ртервала времени в цифровойфровой код содержа- ра, третий и четвертый регистры, трищий генератор эталоннои ча тастоты блок инвертора, сдвиговый регистр, ЗК-триггер,правления, эталонныи счетчик,с етчик блок пере- третий элемент ИЛИ, второй генератор имуноса с входом запрета, однотактактный счет пульсов, выход которого соединен с такточик; счетчик преобразовании, элемемент ИЛИ вым входом сдвигового регистра, первымд "И рэлва элемента И, сумматор, элр, элемент управ- входом третьего элемента И и вторым входом второго элемента . И, выход котороголения, дешифратор.егиНедостатком данного устр.о устройства явля- соединен с входом занесения третьего рется сяожноста устройства н неооходн мостастра, вход установки в ноль которого соединен с выходом третьего элемента ИЛИ, второй вход которого через первый инвертор соединен с выходом первого элемента И, выход которого через второй иввертор соединен с входом установки в единицу второго ВЯ-триггера, вход установки в ноль которого объединен с первым входом третьего элемента ИЛИ, входом установки в ноль и первым управляющим входом сдвйгового регистра и является шиной "Сброс", второй вход первого элемента ИЛИ через третий инвертор, соединен с выходом старшего разряда сдвигового регистра, выход младшего разряда которого, через четвертый инвертор, соединен с С-входом ХК-триггера, 3- и К-входы которого объединены с вторым управляющим входом сдвигового регистра и подключены к инверсному выходу 3 К-триггера, В-вход которого соединен с выходом первого элемента ИЛИ, а выход третьего элемента И соединен с входом занесения первого регистра, информационные входы которого объединены с соответствующими информационными входами второго, третьего и четвертого регистров и подключенык соответствующим выходам сдвйгового регистра, а выходы соединены с первымй входами соответствующих с первого по п-й, блоков разности, вторые входы которых соединены с соответствующими выходами второго регистра, а выходы являются второй выходной шиной устройства, третьей выходной шиной которого я вля ются выходы блоков разности с и-го по 2 п-й, первые входы которых соединены с соответствующими с первого по п-й выходами третьего регистра, а вторые входы соединены с соответствующими выходами четвертого регистра, вход занесения которого подключен к прямому выходу первого триггера, блок разности выпблнен на двух инверторах, элементе И, элементе ИЛИ, элементе 2-2 И-ИЛИ, выход которого соединен с первым входом элемента ИЛИ; выход которого является выходом блока, а второй вход соединен с выходом элемента И, первый вход которого объединен с входом первого инвертора, первым входом элемента 2-2 ИИЛИ и является вторым входом блока, а второй вход объединен со вторым входом элемента 2-2 И-ИЛИ и подключен к выходу второго инвертора, вход которого объединен с третьим входом элемента 2-2 И-ИЛИ и является первым. входом блока, при этом выход первого инвертора соединен с четвертым входом элемента 2-2 И-ИЛИ.Сущность предлагаемого изобретения заключается в том, что, введение в известное устройство второго генератора, трех элементов НЕ, элемента ИЛИ, двух регистров, триггера и сдвигового регистра, которые составляют электронный распределитель импульсов, позволяет из бавляться в устройствах данного класса отприменения низкоточйцх"лийий задержки, которые значИтельно"сйИЖают точность преобразования устройств данного класса.Применение же по каждому разряду 10 распределителя импульсов, первогорегистра, второго регистра и блока вычитания, собранного на двух элементах НЕ, элементах 2-2 И-ИЛИ,2 И и 2 ИЛИ, позволяют избавиться от необходимости синхронизации двух 15 генераторов устройства между собой, т,к, навыходных шинах точного преобразования содержится код; изкоторогойроизошло вычитание начального Состояния распределителя.20 Главная задача устройства - это повышение точности измерения несинхронности прихода сигналов ПУСК и СТОП по отношению к счетным опорным импульсам,"которые постухают нвсчетчик" с йервого 25 генератора и являются результатом грубогопреобразования.В известных устройствах несихронность прихода "измЕряется с" йбмощью линий задержкй, которые имеют большую 30 погрешность преобразования, а значит изначительно снижают точность измерения.Применение в известных устройствахраспределителей импульсов, выполненных на электронныхсхемах и работающих от 35 высокоточных кварцевых генераторов, синхронизирующих их временные привязки, значительно повышает точность устройств "преобразования времени в код. Задавая необходимую частоту следования опорных им пульсов тактовой частоты второгогенератора, можно в необходимых пределах варьировать точностью подсчета"импульсов временных интервалов Ь с 1 и Ь т 2, обус- ловленных несинхронйостью начала и кон ца временных интервалов и счетнымиопорными импульсами; Появляется возможность подстройки точности работы данного устройства преобразования к устройствам, стоящим после данного устройства, а это 50 позволяет унифицировать весь класс подобных устройств.Проведя сопоставительный анализ отечественных и зарубежных устройств преобразования времени в код данного класса 55 было установлено, что для решения этойзадачи используются принципы преобразования временных привязок к тактовой частоте входных сигналов, многократного повторения преобразования, сдвигания опорныхимпульсов с помощью линий за10 15 20 25 30 35 40 50 55 держки для измерения несинхронности начала иокончания входных сигналов, все эти принципы преобразования имеют недостатки в виде низкой точности преобразования или значительных затрат оборудования. Предлагаемое устройство, за счет использо"вания распределителя импульсов и регистров с блоком вычитания, позволяет расширить принципы преобразования подобных устройств, повысить точность работы устройства, сделать устройства данного класса более универсальными.На чертеже представлена структурная схема устройства преобразования временного интервала в код,Устройство содержит первый генератор 1 импульсов, первый элемент 2 2 И, счетчик 3 импульсов, выходные шины 4 устройства, первый регистр 5, первый элемент 6 2 ИЛИ, второй элемент 7 2 ИЛИ, свину 8 СБРОС, первый триггер 9, шину 10 ПУСК, второй элемент 11 2 И, второй регистр 12, шину 13 СТОП, второй триггер 14, третий элемент 15 2 И, первый элемент 16 НЕ, второй генератор 17, сдвиговый регистр 18, третий регистр 19, третий элемент 20 2 ИЛИ, второй элемент 21 НЕ, третий элемент 22 НЕ, четвертый элемент 23 НЕ, 3 К-триггер 24, четвертый регистр 25, блок 26 разности, выходные шины 27 устройства, выходные шины 28 устройства, блок 29 разности, каждый блок разности 26, 29 содержит: элемент 30 2-2 И-ИЛИ, элемент 31 2 ИЛИ, элемент 32 2 И, элемент 33 НЕ, элемент 34 НЕ.Первый генератор 1 импульсов, выход которого соединен с первым входом первого элемента 2 2 И, выход которого соединен со счетным входом счетчика 3 импульсов, выходы которого являются первыми выходными шинами 4, а вход установки в ноль объединен с одноименным входом первого регистра 5, первыми входами первого 6 и второго 7 элементов 2 ИЛИ и является шиной 8 СБРОС, первый ВЯ-триггер 9, вход установки в единицу которого является шиной 10 ПУСК, прямой выход соединен со вторым входом первого элемента 2 2 И, первым входом второго элемента 11 2 И и входом занесения второго регистра 12, а вход установки в ноль - с выходом второго элемента 7 2 ИЛИ, второй вход которого является шиной 13 СТОП, второй ВЯ-триггер 14, третий элемент 15 2 И, первый элемент 16 НЕ, второй генератор 17 импульсов, выход которого соединен с тактовым входом сдвигового регистра 18, первым входом третьего элемента 15 2 И и вторым входом второго элемента 11 2 И, выход которого соединен с входом занесения третьего регистра 19, вход установки в ноль которого соединен с входом занесения третьего регистра 19, вход установки в ноль которого соединен с выходом третьего регистра 19, вход установки в ноль которого соединен с входом занесения третьего регистра 19, вход установки в ноль которого соединен с выходом третьего элемента 20 2 ИЛИ, второй вход которого через первый элемент 16 НЕ соединен с выходом первого элемента 2 2 И,выход которого через второй элемент 21 НЕ соединен с входом установки в единицу второго ВЯ-триггера 14, вход установки в ноль которого объединен с первым входом третьего элемента 20 2 ИЛИ, входом установки в ноль и первым управляющим входом сдвигового регистра 18 и является шиной 8 СБРОС, второй вход первого элемента 6 2 ИЛИ, через третий элемент 22 НЕ соединен с выходом старшего разряда сдвигового регистра 18, выход младшего разряда которого через четвертый элемент 23 НЕ соединен с С-входом 3 К-триггера 24, 3- и К-входы которого объединены со вторым управляющим входом сдвигового регистра 18 и подключены к инверсному выходу 3 К-триггера 24, В-вход которого соединен с выходом первого элемента 6 2 ИЛИ, а выход третьего элемента 15 2 И соединен с входом занесения первого триггера 5, информационные входы которого объединены с соответствующими информационными входами второго 12, третьего 19 и четвертого 25 регистров и подключены к соответствующим выходам сдвигового регистра 18, а выходы соединены с первыми входами соответствующих, с первого по п-й, блоков 26 разности, вторые входы которых соединены с соответствующими выходами второго регистра 12, а выходы являются второй выходной шиной 27 устройства, третьей выходной шиной 28 которого являются выходы блоков разности 29 с п-го по 2 п-й. первые входы которых соединены с соответствующими с первого по и-й выходами третьего регистра 19, а вторые входы соединены с соответствующими выходами четвертого регистра 25, вход занесения которого подключен к прямому выходу первого триггера 9, в блоках разности 26, 29 имеется элемент 30 2 И-ИЛИ, выход которого соединен с первым входом элемента 31 2 ИЛИ, выход которого является выходом блоков разности 26. 29, а второй вход соединен с выходом элемента 32 2 И, первый вход которого объединен с входом элемента 33 НЕ, первым входом элемента 30 2-2 ИИЛИ и является вторым входом блоков 26,29 разности, а второй вход объединен со вторым входом элемента 30 2-2 И-ИЛИ и подключен к выходу элемента 34 НЕ, вход которого объединен с третьим входом элемента 302-2 И-ИЛИ и является первым входом блоков 26, 29 разности, при этом выход элемента 33 НЕ соединен с четвертым входом элемента 30 2-2 И-ИЛИ,Устройство работает следующим образом,Перед началом работы элементы устройства приводятся в исходное состояние путем подачи импульса по шине 8 СБРОС. Этот импульс поступает на входы сброс счетчика 3, регистра 5, сдвигового регистра 18 и триггера 14, через элементы 2 ИЛИ 7, 20, 6 отрицательной логики приводит в исходное состояние соответственно триггер 9, регистр 19 и триггер 24. В исходном состоянии на прямом выходе триггера 9 стоит низкий уровень сигнала, а на инверсных выходах триггеров 24, 14 - высокий. После окончания импульса СБРОС с шины 8 на управляющих входах А, В сдвигового регистра 18 и на его обнуляющем входе установится высокий уровень напряжения. По переднему фронту первого тактового импульса с выхода генератора 17 импульсов на первом выходе сдвигового регистра 18 установится высокий уровень напряжения лог."1". Этот сигнал поступает на информационные входы параллельных регистров 5, 12, 19, 25, а также через элемент 23 НЕ взводится К-триггер 24. Низкий уровень напряжения с инверсного выхода триггера 24 поступает на его )- и К-входы, запретив этим самым реагировать триггеру 24 на сигналы тактового входа, и на второй управляющий вход сдвигового регистра 18. Управляющие входы А и В сдвигового регистра 18 объединены по функции 2 И, (например, регистр типа 134 ИР 8), поэтому по переднему фронту следующего регистра импульса с выхода генератора 17 на первом выходе сдвигового регистра 18 установится низкий уровень напряжения, а на втором - уровень лог."1".Таким образом будет йроисходить сдвиг лог,"1" последовательно на всех выходах сдвигового регистра 18 по импульсам с выхода генератора 17, При поступлении на последний выход регистра 18 уровня лог."1", через элемент 22 НЕ и элемент 6 2 ИЛИ сигнал пройдет на вход сброс триггера 24, который сбросится. Высокий уровеньнапряжения с выхода 3 К-триггера 24 поступит на управляющий вход сдвигового регистра 18 и на входы ) К-триггерэ 24. Триггеру 24 будет разрешено реагировать на сигналы по его тактовому входу, а на управляющих входах А, В регистра 18 установятся сигналы лог."1", поэтому по переднему фронту первого же импульса с выхода генератора 17 импульсов на первом выходе сдвиговогорегистра 18 установится высокий уровень лог."1", Таким образом электронный распределитель начнет работать в следующем цикле.По сигналу ПУСК с шины 10 устройства взводится первый триггер 9 Высокий уровень сигнала с его прямого выхода своим передним фронтом однократно заносит код с выходов сдвигового регистра 18 в параллельные регистры 12, 25 и разрешает работу 10 30 установочному входу, на его инверсном выходе появляется низкий уровень сигнала, который запрещает прохождение импульсов через элемент 15 2 И с генератора 17 на тактовые входы параллельного регистра 5. Запись кода с выхода сдвигового регистра 18 прекратится. На выходе регистра 5 будет стоять код 1 и, который установится на выходе регистра 18 с момента прихода сигнала ПУСК и первым импульсом генератора 1 опорной частоты. На выходе регистра 12 35 40 будет стоять код б 1 б, равный значению какого-то состояния кода сдвиговогс регистра на момент прихода сигнала ПУСК. В результате вычитания из кода 1, с выхода регистра 5 кода с выхода регистра 12 с помощью группы элементов 34,33 НЕ, элемента 30 2-2 И-ИЛИ, элемента 32 2 И и элемента 31 2 ИЛИ на выходных шинах 27 устройства будет стоять код К 1 Кправный значению 50 отрезка времени между приходом сигнала ПУСК и первым опорным импульсом генерэтора 1 опорной частоты - время Л тъ Например, код б 1 бп регистра 12 в момент прихода сигнала ПУСК запомнился 00010 (2 в), а код ъп регистра 5 в момент прихода первого импульса с генератора 1 стал 55 0 , 1111 (15 в),то на выходнь,х шинах 27 устройства будет стоять код 0,1101 (13 в) равный разности кбдов регистров. Прик",снение второго генератора 17 боле.". высокой частоэлементов 2 и 11 2 И. Импульсы с выхода генератора 17 поступают через элемент 11 2 И на тактовый вход регистра 19 и через элемент 15 2 И на тактовый вход паралг 6 пь ного регистра 5. В регистры 19 и 5 все времязаносится новый код с выхода сдвигового регистра 18. Высокий уровень сигнала с выхода триггера 9 также разрешает работу элемента 2 2 И и импульсы с генератора 1 20 опорной частоты поступают на вход счетчика 3, с выхода которого на выходных шинах 4 появляется код грубого преобразования т 1 лп,. Импульсы тактовой частоты с генератора 1 через элемент 16 НЕ и элемент 20 25 ИЛИ поступают на входы сброс параллельного регистра 19 и периодически сбрасывают содержимое этого регистра, Первый же импульс с генератора 1 через элемент 2 2 И и элемент 21 НЕ взводит триггер 14 по его10 15 20 30 рой ВЯ-триггер, третий элемент И, первый инвертор, о т л и ч а ю щ е е с я тем, что, с 40 45 50 55 ты, чем опорный генератор 1; позволяет повысить точность измерения рассогласования временного интервала между сигналом ПУСК и опорными импульсами, С приходом по шине 13 сигнала СТОП триггер 9 сбросит ся, на его прямом выходе установится низкий уровень сигнала, который запретит прохождение импульсов с выхода генератора 1 на счетчик 3 грубого преобразования, На выход элемента 20 2 ИЛИ через инвертор 16 не будут проходить импульсы сброса параллельного регистра 19, а на тактовые входы регистра 19 через элемент 11 2 И не будут поступать импульсы записи информации, Такимобразом в регистре 19 останется код Ь 1 Ьп, записанный с выхода сдвигового регистра в промежутке между приходом последнего опорного импульса с выхода генератора 1 и сигналом СТОП с вины 13 устройства, Регистр 25 в начале работы запомнил начальный код а 1 ап, с которого распределитель импульсов начал работать при поступлении сигнала ПУСК с шины 10, поэтому при вычитании кода регистра 25 из кода регистра 19 с помощью схемы вычита ния, собранной на двух элементах 34, 33 Н Е, элементе 30 2-2 И-ИЛИ, элементе 32 2 И и элементе 31 2 ИЛИ, на выходных шинах 28 устройства появится код С 1 Сп, который будет отражать интервал временной рассогласования между импульсами опорной частоты устройства и моментом прихода сигнала СТОП - Лс 2,Таким образом в счетчике 3 записывается код т 1 лп с точностью до периода Т 0 3 последовательности счетных импульсов с генератора 1, так называемый код грубого преобразования.На выходных шинах С 1 СП стоит результат преобразования временного отрезка, обусловленного несинхронностью окончания временного интервала и счетным импульсом периода То, а на выходных шинах К 1.Кп стоит результат преобразования временного отрезка, обусловленного несинхронйостью начала временного интеовала и счетным импульсом периода Т 0 Выбирая период следования импульсов второго генератора 17 много меньше периода следования импульсов генератора 1 можно всегда с необходимой точностью измерить времена Л т 2 и Л т 1, обусловленныхнесинхронностью прихода сигналов СТОП и ПУСК по отношенйю к счетным опорным импульсам,Таким образом предложенное устройство позволяет заменить низкоточные элементы линий задержки на распределитель импульсов, выполненный.на ийтефальных элементах, повысив этим самым точность преобразования времени в код за счет более точного измерения интервалов Ь с 2 и Л 1, обусловленных несинхронностью конца и начала временного интервала и счетными импульсами.Двухрегистровое построение выходных регистров позволяет избавиться от необходимости синхронизировать опорйые генераторы, т,к. начальный код распределителя второго генератора всегда ойчитается,Формула изобретения 1, Устройство преобразования временного интервала в код, содержащее первый генератор импульсов, выход которого соединен с первым входом первого элемента И,выход которого соединен со счетным входом счетчика импульсов, выходы которого являются первой выходной шиной, а вход установки "0" объединен с одноименным входом первого регистра, первьми входами первого и второго элементов ИЛИ и является шиной СБРОС, первый ВЯ-триггер, вход установки в "1" которого является шиной ПУСК, прямой выход соединен с вторым входом перобго элемента И, первым входом второго элемента И и входом занесения второго регистра; а вход установки в "0" - с выходом второго элемента ИЛИ, второй вход которого является шиной СТОП, втоцелью повышения точности преобразования, в устройство введены 2 п блоков разности, где и-разрядность первого регистра, третий и четвертый регистры, три инвертора, сдвиговый регистр, ЗК-триггер, третий элемент ИЛИ, второй генератор импульсов, выход которого соединен с тактовым входом сдвигового регистра, первым входом третьего элемента И и вторым входом второго элемента И, выход которого соединен с входом занесения третьего регистра, вход установки в "0" которого соединен с выходом первого элемента ИЛИ, второй вход которого через первый.инвертор соединен с выходом первого элемента И, выход которого через второй инвертор соединен с входом установки в "1" второго ВЯ-триггера, вход установки в "0" которого объединен с порвым входом третьего элемента ИЛИ, входом установки в "0" и первым управляющим входом сдвигового регистра и является шиной СБРОС, второй вход 1 ретьего элемента ИЛИ через третий инвертор соединен с выходом старшего разряда сдвигового регистра, выход младшего разряда которого через четвертый инвертор соединен с С-входом ЗК-триггера, и К-входы которого объединены с вторым управляющим входом сдвига13 1785072 ходами четвертого регистра, вход занесения которого подключен к прямому выходупервого триггера. Составитель .В. ЕрмаковТехред М.Моргентал Корректор А,Мотыл ь Редактор Заказ 4370 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 ваго регистра и подключены к инверсному выходу ЗК-триггера, й-вход которого соединен с выходом третьего элемента ИЛИ, а выход третьего элемента И соединен с входом занесения первого регистра, информационные входы которого объединены с соответствующими информационными входами второго, третьего и четвертого регистров и подключены к соответствующим выходам сдвигового регистра, а выходы соединены с первыми входами соответствующих с первого по и-й блоков разности, вторые входы которых соединены с соответствующими выходами второго регистра, а выходы являются второй выходной шинойустройства, третьей выходной шиной которого являются. выходы блоков разности с (и)-го по 2 п-й, первые входы которых соединены с соответствующими с первого по и-й выходами третьего регистра, а вторые входы соединены с соответствующими вы 5 2. Устройство по и, 1, о т л и ч а ю щ е ес я тем, что блок разности выполнен на двух инверторах, элементе Иэлементе ИЛИ, элементе 2 И-ИЛИ, выход которого соединен с первым входом элемента ИЛИ, выход 10 которого является выходом блока, а второйвход соединен с выходом элемента И, первый вход которого объединен с входом первого инвертора, первым входом элемента 2 И-ИЛИ и является вторым входом блока, а 15 второй вход объединен с вторым входомэлемента 2 И-ИЛИ и подключен к выходу второго инвертора, вход которого объединен с третьим входом элемента 2 И-ИЛИ и является первым входом блока, при этом 20 выход первого инвертора соединен с четвертым входом элемента 2 И-ИЛИ,
СмотретьЗаявка
4898632, 03.01.1991
НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ АВТОМАТИКИ
ЕРМАКОВ ВАЛЕРИЙ ВИКТОРОВИЧ
МПК / Метки
МПК: H03M 1/50
Метки: временного, интервала, код, преобразования
Опубликовано: 30.12.1992
Код ссылки
<a href="https://patents.su/7-1785072-ustrojjstvo-preobrazovaniya-vremennogo-intervala-v-kod.html" target="_blank" rel="follow" title="База патентов СССР">Устройство преобразования временного интервала в код</a>
Предыдущий патент: Преобразователь напряжения в длительность импульсов
Следующий патент: Преобразователь время-код
Случайный патент: Способ получения фосфоро-содержащих удобрений