Управляемый делитель частоты
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1621169
Автор: Гросфельд
Текст
(я)з Н 03 К 23/66 ОПИ ЕТ СВИДЕТЕЛЬСТ АВТОРСКОГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯПРИ ГКНТ СССР(56) Авторское свидетельство СССР Ф 1403366, кл. Н 03 К 23/66, 12,11,86.Авторское свидетельство. СССР М 1226662, кл. Н 03 К 23/66, 15.10.84.(54) УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ . (57) Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники. Цель изобретения - повышение надежности функционирования за счет обеспечения возможности корректного выбора величин длительности и периода выходных импульсов - достигается путем введения в делитель элементов ИЛИ - НЕ 16,17, коммутаторов 18,19, элемента ИЛИ 20 и образования новых функциональных связей; Кроме того, делитель содержит элементы сравнений 3,4,10, элемент И - НЕ 5, элементы ИЛИНЕ 6,7, счетчик 8 импульсов, элемент И 11, триггер 12, шины 1,2,9,13,14,15; первую кодовую, вторую кодовую, входную, первую выходную, вторую выходную, начальной установки соответственно. 4 ил,50 Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники.Цель изобретения - повышение надежности функционирования путем обеспечения возможности корректного выбора величин длительности и периода выходных импульсов,На фиг.1 представлена структурная электрическая схема управляемого делителя частоты; на фиг,2 - 4 - .временные диаграммы, поясняющие его работу,Управляемый делитель частоты содержит первую и вторую кодовые шины 1 и 2, которые соединены соответственно с первой и второй группами входов первого элемента 3 сравнения, второй элемент 4 сравнения, выход "Равно" которого соединен с первым входом элемента И - НЕ 5, первая группа входов соединена с соответствующими входами первого элемента ИЛИ - НЕ б, выход которого соединен с первым входом второго элемента ИЛИ-КЕ 7, счетчик 8 импульсов, счетный вход которого соединен с входной шиной 9, разрядные выходы соединены с второй группой входов второго элемента 4 сравнения и первой группой входов третьего элемента 10 сравнения, выход "Равно" которого соединен с первым входом элемента И 11, выход которого соединен со счетным входом триггера 12, Я-вход которого соединен с выходом элемента И - НЕ 5, а прямой и инверсный выходы соединены соответственно с первой и второй выходными шинами 13 и 14, Делитель содержит также шину 15 начальной установки, третий и четвертый элементы ИЛИ - НЕ 16 и 17, первый и второй коммутаторы 18 и 19 и элемент ИЛИ 20, выход которого соединен с Р-входом триггера 12, первый вход - с вьходом второго элемента ИЛИ - НЕ 7, второй вход - с В-входом счетчика 8 импульсов и выходом третьего элемента ИЛИ - НЕ 16, первый вход которого соединен с шиной 15 начальной установки и вторым входом второго элемента ИЛИ - НЕ 7, второй вход - . с выходом "Равно" третьего элемента 10 сравнения, третий вход - с выходом первого элемента ИЛИ - НЕ б с первым входом четвертого элемента ИЛИ-НЕ 17, выход которого соединен с вто. рым входом элемента И - НЕ 5 и третьим входом второго элемента ИЛИ - НЕ 7, а второй вход - с вторым входом элемента И 1", и выходом "Равно" первого элемента 3 сравнения, выход "Больше" которого соединен с входами управления первого и второго коммутаторов 18 и 19, выходы которых соединены соответственно с первой группой входов 10 15 20 25 30 35 40 45 второго элЕмента 4 сравнения и второй группой входов третьего элемента 10 сравнения, а первая группа входов первого коммутатора 18 соединена с первой кодовой шиной 1 и второй группой входов второго коммутатора 19, первая группа входов которого соединена с второй одовой шиной 2 и второй группой входов первого коммутатора 18,При составлении временных диаграмм было принято, что разрядность кодовых шин 1 и 2, коммутаторов 18 и 19, элементов 3,4 и 10 сравнения и счетчика 8 равна трем.На временных диаграммах фиг,2 - 4 обозначены; а - сигнал иа шине 9; б - сигнал на шине 15; в,г,д - сигналы на кодовой шине 1 (в - младший, д - старший разряды); е,е,ж - сигналы иа кодовой шине 2 (е - младший, ж - старший разряды); з,и - сигналы иа выходах "Равно"и "Больше" элемента 3 сравнения соответственно; й,к,л - сигналы на выходах коммутатора 18 (й - младший, л - старший разряды); м,н,о - сигналы иа выходах коммутатора 19 м - младший, о - старший разряды); и - сигнал на выходе элемента ИЛИ - НЕ б; р,с,т - сигналы на выходах счетчика 8 р - младший, т - старший разряды); у,ф - сигналы иа выходах элементов 4 и 10 сравнения; х,ч,ш,щ,э - сигналы на выходах элементов ИЛИ-НЕ 17, И-НЕ 5, И 11, ИЛИ-НЕ 7 и 16 и ИЛИ 20 соответственно; ю - сигнал на шине 13, я - сигнал на шине 14, На фиг,2 принято, что на кодовых ликах 1 и 2 заданы коды соответственно чисел 2 и б; на фиг,3 - иа кодовых шинах 1 и 2 заданы коды соответственно чисел б и 2; иа фиг.4 - иа кодовых шинах 1 и 2 заданы коды числа 3,Управляемый делитель частоты (УДЧ) работает следующий образом.В качестве признака, по которому устройство осуществляет выбор кода длительности и кода периода следования выходных импульсов, выступает. величина. числового эквивалента каждого из двух кодов, При этом алгоритм функционирования устрОЙства состоит из следующих фаз: 1. Сравнение величин заданных программирующих коров между собой;2, Если величины исходных кодов ие равны, то выбор кода, имеющего минимальное значение, в противном случае - выбор любого из кодов; 3. Сравнение выбранного значения с нулевым значением; 4. При положительном результате сравнения запрет работы устройства, при отрицательиом - инициализация рабочего цикла10 20 25 30 35 45 50 55 и формирование выходного импульса заданной длительности;5. По окончании формирования выходного импульса выбор второго из программирующих кодов и продолжение работы по формированию заданного периода следования выходного сигнала.Выбранный алгоритм функционирования УДЧ исключает возможность некорректного программного обращения к нему по кодовым шинам, поскольку в результате селекции программирующих кодов по заданному признаку минимальной из поступивших кодов (независимо от того на какой из кодовых шин он находится) трактуется УДЧ как код длительности выходного импульса, а максимальный код- как код периода следования выходных импульсов, Подача на данное устройство одного или одновременно двух нулевых кодов может рассматриваться как преднамеренный программный запрет его работьг,После включения УДЧ должен быть установлен в исходное состояние подачей положительного импульса на шину 15, При этом на выходах элементов ИЛИ -НЕ 7 и 16 и на выходе элемента ИЛИ 20 во время действия этого импульса имеется уровень "0", который устанавливает в "0" все разряды счетчика 8 импульсов и триггер 12.В исходном состоянии УДЧ тактовые импульсы на шину 9 не поступают, на кодовых шинах 1 и.2 заданы произвольные двоичные коды, счетчик 8 импульсов и триггер 12 установлены в "О", на шине 15 имеется уровень."0".Пусть в исходном состоянии на кодовых шинах 1 и 2 заданы нулевые коды. В этом случае на выходе "Равно" элемента 3 сраенения имеется уровень "1", который формирует уровни "0" и "1" на выходах соответственно элементов ИЛИ-НЕ 17 и 5, на выходах коммутатора 18 и 19 имеются нулевые коды; на выходе элемента ИЛИ-НЕ б, выходах "Равно".элементов 4 и О сравнения и выходе элемента И 11 действуют уровни "1", а на выходах элементов ИЛИНЕ 7 и 16 и на выходе элемента ИЛИ 20 - уровни "О". Подача тактовых импульсов в этом режиме на шину 9 не приводит к изменению состояния УДЧ, поскольку счетчик 8 импульсов и триггер 12 блокированы по их й-входам,Пусть в исходном состоянии на кодовойшине 1 задан нулевой код, а на кодовой шине 2 - код, отличный от нулевого. В этом случае на обоих выходах элемента 3 сравнения действует уровни "0", на выходы коммутатора 18 проходит код с кодовой шивы 1, на выходы коммутатора 19 проходит код с кодовой шины 2 (коммутаторы 18 и 19 при уровне "0" на их входах управления пропускают на свои выходы код с первой группы входов, а при уровне "1" - код второй группы входов); на выходе элемента ИЛИ-НЕ 6, на выходе "Равно" элемента 4 сравнения и на выходе элемента И - НЕ 5 имеются уровни "1", а на выходе "Равно" элемента 10 сравнения, на выходе элемента ИЛИ - НЕ 17, на выходе элемента И 11 и на выходах элементов ИЛИ-НЕ 7 и 16 и ИЛИ 20 действуют уровни "0", Подача тактовых импульсов в этом режиме на шину 9 не приводит к изме- . нению состоянияУДЧ, поскольку счетчик 8 импульсов и триггер 12 блокированы по их й-входам.Пусть в исходном состоянии на кодовой шине 1 задан код, отличный от нулевого, а на кодовой шине 2 - нулевой код. В этом случае на выходе "Больше" элемента 3 сравнения действует уровень "1", на выходы коммутаторов 18 и 19 проходят коды соответственно с кодовых шин 2 и 1; на выходе элемента ИЛИНЕ 6, на выходе "Равно" элемента 4 сравнения и на выходе элемента И-НЕ 5 имеются уровни "1", а на выходе "Равно" элемента 10 сравнения, на выходах элементов ИЛИ- НЕ 17 и И 11 и на выходах элементов ИЛИ НЕ 7 и 16 и ИЛИ 20 действуют уровни "О", Подача тактовых импульсов в этом режиме на шину 9 также не приводит к изменению состояния УДЧ, поскольку счетчик 8 импульсов и триггер 12 блокированы по их Р-:,ходам,Таким образом, если в регул:-.тате иограммного обращения к УДЧ хстя бы один из программирующих кодов, заданных на кодовых шинах 1 и 2, имеет нулевое значение, то УДЧ находится в исходном состояании независи.;о от наличия или стсутствия тактовых импульсов на шине 9. Следовательно, подобный режим является режимом программного запрета работы УДЧ,Пусть в исходном состоянии на кодовых шинах 1 и 2 заданы коды, отличные от нулевых, причем значение первого из них меньше значения второго ,фиг,2). В этом случае на обоих выходах элемента 3 сравнения имеются уровни "0", на выходы коммутатора 18 проходит код с кодовбй шины 1, на выходы коммутатора 19 - код с кодовой шины 2; на выходе элемента ИЛИ-НЕ б, на выходах "Равно" элементов 4 и 10 сравнения, на выходах элементов И 11 и ИЛИ-НЕ 7 установлены уровни "0", а на выходах элементов И - НЕ 5, ИЛИ-НЕ 17 и 16 и ИЛИ 20 - уровни "1", После подачи тактовых импульсов на шину 9 счетчик 8 импульсов осуществляет их пересчет, Когда состояние счетчика 8 импульсов становится равным значению кода, 1621169имеющегося на выходах коммутатора 18, на выходе "Равно" элемента 4 сравнения и на выходе элемента И - НЕ 5 последовательно формируются уровни "1" и "О" соответственно, что вызывает переключение в "1" триггера 12 и изменение состояния шин 13 и 14, на которых формируются передние фронты выходных импульсов, Под действием следующего тактового импульса состояние счетчика 8 импульсов увеличивается на единицу, вследствии чего на выходе "Равно" элемента 4 сравнения устанавливается уровень "О", а на выходе элемента И - НЕ 5 формируется уровень "Г, который переводит триггер 12 в режим хранения предыдущего состояния. Далее счетчик 8 импульсов продолжает пересчет тактовых импульсов до тех пор, пока его состояние не станет равным величине кода, имеющегося ча выходах коммутатора 19, При этом на выходе "Равно" элемента 10 сравнения формируется уровень "1", а на выходах элементов ИЛИ - НЕ 16 и ИЛИ 20 - уровни "О", что вызывает сброс в "0" всех разрядов счетчика 8 импульсов, триггера 12 и возврат УДЧ в исходное состояние. На этом цикл работы УДЧ завершен, Если тактовые импульсы продолжают поступать на шину 9, то дальнейшая работа УДЧ осуществляется аналогично.Пусть в исходном состоянии на кодовых шинах 1 и 2 заданы коды, отличные от нулевых, причем значение первого из них больше значения второго (фиг.3), В этом случае на выходе "Больше" элемента 3 сравнения имеется уровень "1", что обеспечивает прохождение на выходы коммутаторов 18 и 19 кодов соответственно с кодовых шин 2 и 1, При этом на выходе элемента ИЛИ - Н Е 6, на выходах "Равно" элементов 4 и 10 сравнения, на выходах элементов И 11 и ИЛИ - НЕ 7 установлены уровни "0", а на выходах элементов И-НЕ 5, ИЛИ-НЕ 17 и 16 и ИЛИ 20 действуют уровни "1". После подачи тактовых импульсов на шину 9 функционирование УДЧ осуществляется аналогично описанному в предыдущем режиме работы,Таким образом, если в результате программного обращения к УДЧ на кодовых шинах 1 и 2 заданы коды, отлицные От нулевых и имеющие различную величину, то УДЧ производит селективный выбор кодов длительности и периода следования выходных импульсов, При этом минимальный из программирующих кодов принимается УДЧ за код длительности, а максимальный - за код периода, независимо от того, на какой из кодовых шин 1 и 2 установлен каждый из кодов,5 10 )Г 20 30 35 40 45 Пусть в исходном состоянии УДЧ на кодовых шинах 1 и 2 заданы коды, равные по величине и отличные от нулевых (фиг,4). В этом случае на выходе "Равно" элемента 3 сравнения имеется уровень "1", на выходах коммутаторов 18 и 19 установлен один и тот же код; на выходе элемента ИЛИ-НЕ 6, на выходах "Равно" элементов 4 и 10 сравнения и на выходах элементов ИЛИ - НЕ 17 и И 11 действует уровень "0", а на выходах элементов И - НЕ 5, ИЛИ-НЕ 7 и 16 и ИЛИ 20 - уровень "1". После подачи тактовых импульсов на шину 9 счетчик 8 импульсов Осуществляет их пересчет до тех пор, пока его состояние не станет равным величине кода, имеющегося на выходах коммутаторов 18 и 19, При этом на выходах Равно" элементов 4 и 10 сравнения формируется уровень "1", что вызывает формирование уровней "1" и "0 на выходах элементов И 11 и ИЛИ - НЕ 16, В результате этого происходит переключение по счетному входу в "1" триггера 12 и сброс по В-входу в "0" всех разрядов счетчика 8 импульсов, Это приводит к формированию уровней "О" на выходах "Равно" элементов 4 и 10 сравнения и элемента И 11 и уровня "1" на Выходе элемен;э ИЛИ-НЕ 16, Дальнейшая работа УДЧ осуществляется аналогично, с тем отличием, что последуошие переключения триггера 12 по его счетному входу происходят поочередно в противоположные состояния,Таки"; образом, если: результате программного обращения к УДЧ на кодовых :;инах 1 и 2 заданы коды, равные по величинеотличные . г нулевых, УДЧ переходит в режим формирования выходного сигнала по сумме про раммирующих кодоь. при этом он формирует выходной сигнал типа меандр,Формула изобретения управляема й делитель частоты, содержащии первую и втору,о кодовые шины. ко;орые соединены соответственно с первой и Второй группами входов первоо элемента сравнения, второй элемент сравнения, выход "Равно" которого оедивен с первым входом элемента И-НЕ, первая группа входов соединена с соответствующими входами первого элемента ИЛИ - НЕ, выход КотОРОГО СОЕДИНЕН С ПЕРВЫМ ВХОДОМ ВТОРОГО элемента ИЛИ-НЕ, с .,чик импульссв, счетный вход котороо сосдинен с входной шиной, разрядные выходы соединены с второй группой входов второо элемента сравнения и первой группой входов третьего элемента сравнения, выход "Равно" которого соединен с пврвым входом элемента И, Вы. Од которого соединен со счетнь м вхо 1 б 21169дом триггера, 5-вход которого соединен с выходом элемента И-НЕ, а прямой и инверсный выходы соединены соответственно с первой и второй входными шинами, о т л ич а ю щ и й с я тем, что, с целью повышения 5 наде кности Функционирования путем обеспечения воэможности корректного выбора величин длительности и периода выходных импульсов, в него введены шина начальной установки, третий и четвертый элементы 10 ИЛИ - НЕ, первый и второй коммутаторы и элемент ИЛИ, выход которого соединен с В-входом триггера, первый вход соединен с выходом второго элемента ИЛИ - НЕ, второй вход соединен с К-входом счетчика импуль сов и выходом третьего элемента ИЛИ-НЕ, первый вход которого соединен с шиной начальной установки и вторым входом второго элемента ИЛИ-НЕ, второй вход соединен с выходом "Равно" третьего элемента 20 сравнения, третий вход соединен с выходом первого элемента ИЛИ-НЕ и первым входом четвертого элемента ИЛИ-НЕ,.выход которого соединен с вторым входом элемента И-НЕ и третьим входом второго элемента ИЛИ-НЕ, а. второй вход соединен с вторым входом элемента И и выходом "Равно" первого элемента сравнения, выход Больше которого соединен с входами управления первого и второго коммутаторов, выходы которых соединены соответственно с первой группой входов второго элемента сравнения и второй группой входов третьего элемента сравнения, а первая группа входов первого коммутатора соединена с первой кодовой шиной и второй группой входов второго коммутатора, первая группа входов которого соединена с второй кодовой шиной и второй группой входов первого коммутатора.1621169 Составитель Л.Клевцова ехред М. Моргентал Редактор А.Лежиина Т Корректор Т.Малец изводственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 аз 4254 Тираж ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб., 4/5
СмотретьЗаявка
4605952, 15.11.1988
ПРЕДПРИЯТИЕ ПЯ А-1431
ГРОСФЕЛЬД ЕВГЕНИЙ ГАРРИЕВИЧ
МПК / Метки
МПК: H03K 23/66
Метки: делитель, управляемый, частоты
Опубликовано: 15.01.1991
Код ссылки
<a href="https://patents.su/7-1621169-upravlyaemyjj-delitel-chastoty.html" target="_blank" rel="follow" title="База патентов СССР">Управляемый делитель частоты</a>
Предыдущий патент: Делитель частоты на пять
Следующий патент: Цифровой синтезатор частоты прямого действия
Случайный патент: Устройство для определения аэродинамических сил, действующих на те. по сложной формы