Устройство для задержки видеосигналов

Номер патента: 1037421

Авторы: Клевчиков, Кукушкин, Самохин, Шенбиков

ZIP архив

Текст

,.801037421 А 03 К 5 САНИЕ ИЗОБРЕТЕНИ ВТОРСНОМУ СВИДЕТЕЛЬСТВУ госудю ственный комитет сссепо делАм изОБРетений и отнеытий(56 ) 1. Авторское свидетельство СССРВ .271566, кл. Н 03 К 5/13, 27.03.69.2. Авторское свидетельство СССРпо заявке Р 3248958/18-21,кл. Н 03 К 5/13, 20,02.81(прототип).(54)(57) 1. УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИВИДЕОСИГНАЛОВ, содержащее ФоРмиРУющий триггер, входной дифференцирую-щий элемент, вход которого подключенк первому входу устройства, а выходсоединен .с объединенными входамипервого и второго блоков ограниченияамплитуды сигналов, выхоруя которыхсоединены с первыми входами соответственно первого и второго узлов задержки, вторые входы которых объединены и подключены к второму входуустройства, а их выходы подключенык соответствующим входам формирующего триггера, о т л и ч а ю щ е ес я тем, что, с целью расширенияФункциональных возможностей путемобеспечения возможности управляемойзадержки видеосигналов с амплитудноимпульсной модуляцией, в него введены первый и второй блоки выделениямаркера, блок раскоммутации каналов,К блоков памяти, К элементов И, элемент ИЛИ и блок раскоммутации импульсов, К выходов которого подключены. к. вторым входам соответствующих элементов И, первые входы которых сОединейы с выходами соответствующихблоков памяти, а выходы - с соот. ветствующими входами элемента ИЛИ,выход которого является выходомустройства, первый вход устройства.соединен с первым входом блока раскоммутации каналов, между первым и вторьаМ входами которого подключен первый блок выделения маркера, а вы ходы которого соединены.с входами блрков памяти, выход формирующего триггера соединен с объединенными первым. входом блока раскоммутации импульсов и входом второго блока выделения маркера, .выхрд которого соединен с вторым входом блока рас. коммутации импульсов, третий вход которого соединен с выходом первого узла задержки.2, Устройство по п.1, о т л ич а ю щ е е с я тем, что блок раскоммутации импульсов содержит элемент ИЛИ,К элементов И первой груп-пы.элемейтов, К триггеров, К элемен. тов И второй .группы элементов, первые входы которых объединены и подключены к третьему входу блока и выход каждого из которых через ,соответствующий триггер подключен к первому входу соответствующего элемента И первой группы элементов, выход которого является одним из К выходов блока раскоммутации импульсов, вторые входы элементов И, первой группы объединены и подключены к первому входу блока раском- мутации импульсов, второй вход предшествующего 1-го триггера объединен с первым входом последующего(1+1 -г триггера, второйвход К-го триггера объединен с первые входом первого триггера, выход предшествующего -г триггера подключен к второму входу последующего (1+1)-го элемента И вто рой группы элементов, выход К-го триггера через элемейт ИЛИ подключен к второму входу первого элемента И второй группы элементов,. второй вход элемента ИЛИ соединен с вторым входом блока раскоммутации импуль сов.Изобретение относится к радиотехнике и предназначено для управляемойзадержки видеосигналов в телеметрических истемах с временным разделением каналовИзвестно устройство, содержащее 5последовательно соединенные первыйвременной селектор, реверсный счетчик импульсов и дешифратор нуля,выход которого подключен к первомувходу триггера, с входом первого 10временного селектора объединен входпоследовательно соединенных дифференцирующей цепи и схемы задержкифронта импульса, выход которой подключен к второму входу триггера, 15первый выход которого является выходом устройства, а второй черезвторой временной селектор подключенк второму входу реверсивного счетчика импульсов, к объединенным вторымвходам временных селекторов подключен выход генератора счетных импульсов 1.Недостатками известного устройстваявляются низкое быстродействие,ограниченная точность задержки,невозможность задержки видеосигналов с амплитудно-импульсной модуляцией. Точность задержки в устройстве определяется частотой следованиясчетных импульсов, которая, в свою ЗОочередь, ограничивается возможностя,ми по быстродействию счета импульсов реверсивными счетчиками. Из ус-ловия обеспечения необходимой точности задержки накладываются ограничения на частоту следования и длительность задерживаемых импульсов.Наиболее близким к предлагаемомупо технической реализации являетсяустройство, содержащее формирующий 40триггер и первый узел задержки изК параллельных блоков формированиясигналов задержки, каждый из которыхвключает в себя триггер и дифференцирующий элемент, входной дифференцирующий элемент и аналогичный второйузел задержки а в каждый из узловзадержки введен блок ограниченияамплитуды сигналов и элемент ИЛИ,при этом в адо из узлов задержки. 5 Ов каждый из первых Кблоков форми.рования сигналов задержки дополнительно введены элемент И, элементЗАПРЕТ, датчик интервалов задержки,а в К-ый блок формирования сигналовзадержки каждого из,узлов задержки 55введен датчик интервалов задержки,причем вход триггера подключен к входу блока формирования сигналов задерж.ки, а выход объединенного по входу с.первым входом триггера элемента И 60подключен к первому выходу блока формирования сигналов задержки, междупервым входом и выходом триггераподключен элемент ЗАПРЕТ, выход которого через датчик интервалов задерж ки подключен к второму входу триггера, выход которого подключен к объединенным второму входу элемента И и входу дифференцирующего элемента, выход которого подключен к второму выходу блока формирования сигналов задержки, в К-ом блоке формирования сигналов задержки между первым и вторым входами подключен датчик интерва лов задержки, выход триггера подключен к входу дифференцирующего элемента, выходы дифференцирующих элементов блоков формирования сигналов задержки подключены к соответствующимвходам элемента ИЛИ, выход которого подключен к выходу узла задержки, а вход блока ограничения амплитуда сигналов, подключенного к входу первого блока формирования сигналов задержки. соединен с входом узла задержки входы первого и второго узлов задержки объединены и подключенык выходу входного дифференцирующего элемента, вход которого подключен к входу устройства, а выходы первого и второго узлов задержки подключены к соответствующим входам формирующего триггера, выход которогоподключен к выходу устройства, объединенные вторые входы датчиковинтервалов задержки обоих узлоовзадержки подключены к первому управляющему входу, а объединенныетретьи Ъходы датчиков интерваловзадержки - к второму управляющемувходу устройства 2 ,Недостатком, этого устройства является йевозможность управляемойзадержки импульсов с амплитудночмпульсной модуляцией.Цель изобретения - расширение функциональных возможностей путем обеспечения возможности управляемойзадержки видеосигналов с амплитудноимпульсной модуляцией.Поставленная цель достигается тем,что в устройство, содержащее формирующий триггер, входной дифференцирующий элемент, вход которого подключен к первому входу устройства,а выход соединен с объединеннымивходами первого и второго блоковограничения амплитуды сигналов, выходы которых соединены с первымивходами соответственно первого и второго узлов задержки, вторые. входыкоторых объединены и подключенык второму входу устройства, а ихвыходы подключены к соответствующим входам формирующего триггера, введены первый и второй блоки выделения маркера, блок раскоммутации каналов, К блоков памяти, К элементов И, элемент ИЛИ и блок раскоммутации импульсов, К выходов которого подключены к вторым входам соответствующих элементов И, первые входы которых соединены с выходами соответствующих блоков памяти, а выходы с соответствующими входами элемента ИЛИ, выход которого являеТся выходом устройства, первый вход устройства соединен с первым входом блока раскоммутации каналов, между первым и , вторым входами которого подключен первый блок выделения маркера, а вы- ходы которого соединены с входами блоков памяти, выход формирующего триггера соединен с объединенными . первым входом блока раскоммутации импульсов и входом второго блока выделения маркера, выход которого соединен с вторым входом блока рас- . коммутации импульсов, третий вход которого соединен с выходом первого узла задержки.Блок раскоммутации импульсов содержит элемент ИЛИ, К элементов И первой группы элементов, К триггеров, К элементов И второй группы элементов, первые входы которых объединены и подключены к третьему входу блока и выход каждого из кото" рых через соответствующий триггер подключен к первому входу соответствующего элемента И первой группы элементов, выход которого является одним из К выходов блока раскоммутации импульсов, вторые входы элементов И первой группы объединены и подключены к,первому входу блока раскоммутацин импульсов, второй вход предшест вующего 1-го триггера объединен с первым входом последующего +1) -го триггера, второй вход К-го триггера объединен с первым входом первого триггера, выход предшествующего 1 -го триггера подключен к второму входу последующего 1 +11-го элемента И вто ,рой группы элементов, выход К-го триггера через элемент ИЛИ подключен к второму входу первого элемента И второй группы элементов, второй вход элемента ИЛИ соединен с .вторым входом блока раскоммутации импульсов.Конкретное выполнение узлов задержки может быть таким,. как в . известном устройстве.На Фиг,1 приведена Функциональная схема предлагаемогоустройства на фиг.2 - схема выполнения блока раскоммутации импульсов, на фиг.3 и 4- временные диаграммы.Устройство содержит входной диф- ференцнрующнй элемент 1, первый и второй блоки 21 и 22 ограничения амплитуды, первый и второй блоки 31 и 32 выделения маркера, причем вход первого из них соединен с входом входного дифференцирующего элемента 1 и входом блока 4 раскоммутации каналов, соединенного своими выходами с входами блоков 5:1 - 5 па-.мяти, первый н второй узлы 6.1 и 62 еадержки, элементы И 7. - 7,1 , соеди,ненные выходами с входами элемента ИЛИ 8, Формирующий триггер 9 соединенный первым входом с третьим входом блока 10 раскоммутации импульсов, а выходом с первым входом бло-,ка 10 раскоммутации импульсов, содержащего элементы И 11- 11 первой группы, одни входы которых объе-.динены и подключены к вервому входу блока раскоммутации импульсов,,а вторые подключены соответственно 1 О к выходам триггеров 12- 12, первыевходы которых подключейы к выходамсоответствующих элементов И 13- 13второй группы, первые входы которыхобъединены и подключены к третьему 5 входу блока 10 раскоммутации импульсов. Выходы и вторые входы предшествующих триггеров 12.,- 120 соединенысоответственно с вторыми входамии с выходами последующих элементовИ 132- 13 х второй группы, второйвход последнего триггера 12 К соединен с первым входом первого триггера12 а выход его через элемент ИЛИ 14подключен к второму входу первого25 элемента И 13 второй группы, второйвход элемента ИЛИ 14 подключен к вто.рому входу блока 10 раскоммутацииимпульсов. Первый вход 15 устройства соединен с входом входного диффе- О ренцирующего элемента 1, а второйего вход 16 - с объединеннйми вторыми входами узлов 6 и 62 задержки,выход 17 входного дифференцирующегоэлемента 1 подключен к объединеннымвходам блоков 2 и 22 ограниченияамплитуды, выходы которых соединеныс первыми входами 18 и 18 узлов61 и 62 задержки, выходы 19 - 19 к блоков 5 - 5 памяти подклвченй к первым1входам элементов И 7 - 7, а выходы 40 20 и 202 узлов би 62 задержки соедийены соответственно с первым и вто.рым входами Формирующего триггера9, выход которого соединен с входом. 21 второго блока 32 выделения марке ра, соединенного выходом с вторымвходом блока 10 раскоммутации импульсов, а выход элемента ИЛИ 8 соединен с выходом 22 устройства. Узлы61 и 6 задержки могут быть выполне нй аналогично исполнению в известномустройствеСтруктурная схема одногоиз них приведена на фиг,2.Узел задержки состоит из М блоковФормирования сигналов задержки 23-123-й. Каждый из.первых Йблоковсодержит триггер 24-1-24-(Мсоответственно, .первый вход которогоподключен к первому входу соответствующего блока 23-1-23-18-11 формирования сигналов задержки и к одному 60 из входов .элемента 25-1-25-Н) запрета, другой вход которого подключенк выходу триггера 24-1 24-ОЧ -1), авыход - к первому входу соответствующего датчика 26-1 -26 (М -1) интер валов задержки соединенного вторым25 26- й, 26-12, 26-22 26-Ж интервалов задержки,Датчики 26-14, 26-2, ,26- М,26-1 , 26-2226- Й 2 управляютсяпо уйравляющему входу 16 от устройства измерения разности в системах авто.5матической подстройки и синфазирования импульсных последовательностей.Устройство обеспечивает задержкуимпульсной последовательности впределах периода следования одного 10из маркеров телеметрического кадранапример маркера основного коммутатора фиг.3 и 4 ), поэтому и количество К ) блоков памяти должно соответствовать количеству каналов в кад 15ре от маркера до маркера ),Восстановленная на выходе формирующего,триггера Э с задержкойструктура принимаемого телеметрического сигнала не несет информации 2 Оо контролируемых параметрах, поскольку лишена амплитудной модуляции.Второй блок 3 выделения маркераиз задержанной восстановленнойструктуры,телеметрического сигналавыделяет соответствующий маркер;блок 10 раскоммутации импульсовпроизводит распределение импульсоввосстановленной структуры телеметрического сигнала по соответствую"щим каналам. При этом открываютсясоответствующие элементы И 7 7 ,.7 к в моменты времени 1 определяемыемоментами Формирования импульсоввосстановленной задержанной структуры телеметрического сигнала З 5фиг.4, вход 21 ) и разрешаетсясчитывание через элементы И 7, 72,7 и элемент ИЛИ 8 представленныхв цифровой форме и хранящихся в блоках 51, 52,..,5памяти значений амплйтуды импульсов.В результате работы устройствана его выходе Формируется задержанный на установленное время телеметрический кадр с представлением инФормационного параметра амплитудимпульсов вцифровой форме, наиболее удобной для последующей обработки и регистрации,Блок 10 раскоммутации импульсовработает следующим образом.Начало работы блока определяется появлением импульса на выходевторого блока 3 выделения маркера.При появлении импульса открываетсяпервый элемент И второй группыэлементов 13и первым после маркера импульсом переводится в "единичное" состояние первый триггер12 При этом открываются первыйэлемент Й первой группы элементов11, разрешая прохождение импульса первого канала (фиг,4,вход 21 )для считывания цифровой информациииз первого блока 51 памяти и второйэлемент И 132, разрешая запусктриггера 12 импульсом с выхода 202второго канала, Последующая работаблока 10 аналогична рассмотренной.Результатом работы блока 10 является раскоммутация импульсов каналов, обеспечивающая считыванйе с установленной задержкой сообщений,хранящихся в блоках 51, 52,.5памяти,Предлагаемое устройСтво отличается от известного возможностью задержки видеосигналов с амплитудно- импульсной модуляцией.,дхаИОВООИ ЖХОУ гЗ,. Ва ООО ад 7 Я 8 имЩ ОЮ ВНИИПИ 3 акаэ 6036/59 ВЭХООТираж 936 Подписное Филиал

Смотреть

Заявка

3430500, 30.04.1982

ВОЙСКОВАЯ ЧАСТЬ 13991

КУКУШКИН СЕРГЕЙ СЕРГЕЕВИЧ, КЛЕВЧИКОВ НИКОЛАЙ АНАТОЛЬЕВИЧ, САМОХИН ВИТАЛИЙ МИХАЙЛОВИЧ, ШЕНБИКОВ ВАЛЕРИЙ ВАСИЛЬЕВИЧ

МПК / Метки

МПК: H03K 5/13

Метки: видеосигналов, задержки

Опубликовано: 23.08.1983

Код ссылки

<a href="https://patents.su/7-1037421-ustrojjstvo-dlya-zaderzhki-videosignalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для задержки видеосигналов</a>

Похожие патенты