Устройство для автоматической выборки информации с обнаружением ошибок

Номер патента: 550997

Автор: Бернхард

ZIP архив

Текст

ОПЙСАНИЕ ИЗОБРЕТЕНИЯ Союз Советских Социалистических Республик(32) 12,01.71ФРГ Государственный комите Совета Министров ССС по делам изобретенийи открытий ДК 621,3.088(088.8) бликовано 15,03,7 юллетень Лое 10 сания 30.03,7 ата опубликовани 2) Автор 1 зооретения Иностранец Бернхард Хильдебрандт1 ностранная фнр Сименс АГявитсль УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОЙ ВЫБОРИНФОРМАЦИИ С ОБНАРУЖЕНИЕМ ОШИБОК Изобретение может найти пр роля прн постр ческой выборке ошибками.Известны ус обработки инф ты памяти, бло ния, блок обоз я увеличение поние информации относится к тслемеханике и именение в системах телеконтснии устройств для автоматиинформации с наименьшими ройства для автоматической рмации, содержащие элеменсравнения и принятия решеачения кодовой комбинации 1,10Недостатком известного устройства является конструктивная сложность и отсутствиесредств защиты от воздействия помех,Известны также устройства для автоматической обработки информации, содержащие 1накопители информации, входы которых подключены к входу устройства, блоки проверкикодов, блоки сравнения, элементы И и ИЛИ,счетчики ошибочных знаков, переключательошибочных знаков, входы которого соединены с выходами разрядов первого счетчикаошибочных знаков, управляющий счетчик,промежуточный накопитель, триггер и датчиктактовых импульсов 2.Целью изобретения являетсмехоустойчивости и нахождес наименьшими ошибками.Это достигается тем, что в предлагаемом устройстве выход последней ячейки первого накопителя информации и выход первой ячейки второго накопителя информации соединены со входами первого блока сравнения, выход которого подключен к первому входу элемента ИЛИ, второй вход которого через первый блок проверки кодов соединен со входом устройства, выход элемента ИЛИ соединен со входом первой ячейки второго накопителя информации и запускающим входом второго счетчика ошибочных знаков, выход последней ячейки второго накопителя информации соединен с первым входом первого элемента И, второй вход которого соединен с выходом триггера и первым входом второго элемента И, выход которого подключен к входу начальной установки первого счетчика ошибочных знаков, выходы счетчиков ошибочных знаков соединены с соответствующими входами второго блока сравнения, выход которого соединен с установочным входом триггера, третий вход второго блока сравнения и первый вход с отрицанием третьего элемента И соединены со вторым выходом датчика тактовых импульсов, второй вход третьего элемента И соединен с последним выходом второго счетчика ошибочных знаков и первым входом четвертого элемента И, второй вход которого соединен3с выходом переключателя ошибочных знаков, а выход соединен с запускающим входом управляющсго счетчика, вход начальной устаповки которого соединен с выходом третьего элемента И, выход управляющего счетчика соединен с выходом устройства, выход первого элемента И подключен к входу промежуточного накопителя и к входу второго блока проверки кодов, выход которого подключен к запускающему входу первого счетчика ошибочных знаков, вход установки в начальное положение триггера соединен с первым выходом датчика тактовых импульсов, вход начальной установки второго счетчика ошибочных знаков и второй вход второго элемента И соединены с третьим выходом дачтнка тактовых импульсов,На фиг. 1 показана блок - схема предлагаемого устройства; на фиг. 2 - временная диаграмма работы устройства.Устройство содержит накопитель информации 1, накопитель информации 2, блок сравнения 3, элемент ИЛИ 4, блок проверки кодов 5, второй счетчик ошибочных знаков 6, элемент И 7, триггер 8, промежуточный накопитель 9, блок проверки кодов 10, первый счетчик ошибочных знаков 11, элемент И 12, блок сравнения 13, элемент И 14, элемент И 15, переключатель ошибочных знаков 16, управляющий счетчик 17, первый, второй и третий выходы 18, 19, 20 датчика тактовых импульсов (не показан).Принимается, что передача подобной информации циклически повторяется многократно. При этом информация из К-позиций должна состоять из К=12 знаков, представленных в и из и двоичных кодов.Каждый знак попадает от приемного устройства (не показано) в первый накопитель информации 1 с (К+1) =13 ячейками памяти и одновременно во второй накопитель информации 2 с К=12 ячейками памяти и всякий раз с иг=5 элементами памяти. Выход последней ячейки первого накопителя информации 1 соединен с входом блока сравнения 3. Другой вход этого блока сравнения соединен с выходом первой ячейки второго накопителя информации 2. Блок сравнения 3 проверяет идентичность знаков каждой более новой информации, переданной в первую ячейку накопителя информации 2 с соответствующими знаниями более старой информации, переданной в накопитель 1, соответствующие знаки которой к этому моменту времени поступают в последнюю ячейку накопителя 1. Блок сравнения 3 вырабатывает сигнал ошибки к элементу ИЛИ 4, если сравниваемые знаки являются неидентичными.В первом блоке проверки кодов 5, кроме того, проверяется каждый знак перед накоплением во втором накопителе информации 2 на соблюдение 2 из 5 - кода. При этом, если определяется на 2 произвольная ошибка кода, то блок проверки кодов 5 формирует сигнал ошибки к элементу ИЛИ 4. Одног10 15 20 2,1 30 35 40 45 50 55 60 65 временно происходит проверка на идентичность и проверка кодов. 11 ри сигнале ошибки на одном илн обоих входах элемента ИЛИ 4 вырабатывается выходной сигнал, который переключает второй счетчик ошибочных знаков 6 всякий раз на одну счетную ступень и в первой ячейке второго накопителя информации 2 вместо принимаемого знака накапливается определенный знак ошибки,Выход второго накопителя информации 2 соединен с входом первого элемента И 7, другой вход которого подключен к выходу бистабильного триггера 8. Выход первого элемснта И 7, соединен с входом промекуточ 1 ого накопителя 9 и с входом второго блока проверки кодов 10. ромежуточный накопитель 9 имеет в данном случае К=12 ячеек с иг=5 элементами памяти, промежуточный накопитель 9 соединен с блоком вывода данных (не показан) .Второй блок проверки кодов 10 работает точно так же как и первый блок проверки кодов 5 и при ложном коде проверяемого знака и каждом ошибочном зна(е формирует сигнал переключения к первому счетчику ошибочных знаков 11, вход начальной установки котороГо под(люен к выходу второго элемента И 12, Счетчики 6 и 11 имеют то же самое число максимальное К=12 счетных ступеней, выходы которых соединены с входом второго блока сравнения 13. Блок сравнения 13 всякий раз включается на короткое время после К=12 знаков каждой информации и при этом вырабатывается импульс установки в состояние единицы к триггеру 8, если счетная ступень второго счетчика ошибочных знаков 6 является более низкой, чем первого счетчика ошибочных знаков 11.Для установки в исходное состояние счетчиков ошибочных знаков 6 и 11, управляющ,"- го счетчика 17, блока сравнения 13 и триггера 8 предусмотрены тактовые импульсы, формируемые датчиком импульсов. Зти тактовые импульсы У, У 2, Уз близко следуют друг за другом к соответствующим выходам 18, 19, 20 соответствующего датчика и повторяются после накопления из К= 12 знаков каждой информации в накопителях 1 и 2.Импульс У вызывает возврат триггера 8 в заштрихованное положение. Импульс У 2 включает блок сравнения 13 и нагружают первый вход третьего элемента И 14, который имеет второй с отрицанием вход. Импульсы У, возвращают непосредственно счетчик ошибочных знаков 6, и через четвертый элемент И 15, если триггер 8 находится в незаштрихованном положении, счетчик ошибочных знаков 11 в свои нулевые положения. Если счетчик 6 при считывании ошибочных знаков попадает между двумя тактовыми импульсами в его конечное положение, то он вырабатывает запирающий потенциал к входу с отрицанием третьего элемента И 14 и открывающий потенциал к входу элемента И 15. Если к этому моменту времени первый счетчик ошибоч5ных знаков 11 стоит на счетной ступени, которая равна или меньше, чем допустимое число ошибок, установленное с помощью переключателя ошибочных знаков, то также на другом входе элемента И 15 находятся открывающий потенциал. Тогда этот элемент И формирует переключающий импульс к управляющему счетчику 17. При достижении заданной счетной ступени управляющий счетчик через его выход выдает сигнал, который разрешает прием информации с минимальными ошибками из промежуточного накопителя 9 в устройство вывода данных. Если счетчик 6 не попадает между двумя тактовыми импульсами У в свое конечное положение, то к выходу с отрицанием элемента И 14 приложен незапирающий потенциал, и тактовый импульс Ж возвращает в нулевое положение через элемент И 15 управляющий счетчик 17.На фиг. 2 изображены тактовые импульсы К 1 Ь 2 и У, знаки в последней ячейке накопителя информации и в первой ячейке второго накопителя информации 2 перед блоками проверки кодов и идентичности, выходные сигналы элемента ИЛИ 4, кодовые знаки после проверки кодов и идентичности в первой ячейке второго накопителя информации или ошибочные знаки Л (строка 2 Л), счетные ступени второго счетчика ошибочных знаков 6, выходные импульсы второго блока проверки кодов 10, счетные ступени первого счетчика ошибочных знаков 11, выходные импульсы блока сравнения 13, незаштрихованное положение триггера 8, знак, содержащийся в первой ячейке промежуточного накопителя 9, выходные импульсы четвертого элемента И 15 и трстьего элемента И 14 и счетные ступени управляющего счетчика 17.Для схемы, показанной на фиг, 1, принимаемая информация составлена из К=12 знаков. Па фнг. 2 для простоты прием информации показан только с четырьмя знаками. При этом должна быть передана информация А, В, С, Р. Во время приемной фазы Р 1 и передачи первой информации в последней ячейке первого накопителя информации 1 содержатся следующие друг за другом кодовые знаки с оцибками, которые указаны буквой Х. В первой ячейке второго накопителя информации 2 во время приемной фазы Я после первого кодового знака с ошибкой накапливаются 2 кодовые знаки В, С, и Р, что и в блоке сравнения 3, однако при сравнении знаков в этой ячейке не устанавливается идентичность и вырабатывается при каждом сравнении знаков сигнал ошибки на элементе ИЛИ 4, Выходные сигналы элемента ИЛИ обеспечивают накопление ошибочного знака Л в первой ячейкс накопителя 2 (строка 2 У) и включают второй счетчик ошибочных знаков на четвертую счетную ступень. Тактовые импульсыЧ и Л. здесь еще не действуют, Напротив, тактовый импульс возвращает счетчик 6 в свое нулевое положение.Во время приемной фазы Я 2 в последней 5509976ячейке первого накопителя кодовый ошибочный знак Х и знаки В, С, Р. Хотя в следующей приемной фазе Я передаваемая информация А, В, А, Р содержит исключительно 2знаки, однако, при сравнении этой информации с прежде переданной информацией надвух друг с другом сравниваемых местах, аименно, в первом и третьем местах, нарушается идентичность, Блок сравнения 3 вызываетв этих местах в элементе ИЛИ 4 выходныесигналы, благодаря чему в первой ячейке второго накопителя информации 2 вместо неидентичного знака накапливается знак ошибки У. Кроме того, счетчик 6 переключается навторую счетную ступень.При включении устройства первый счетчикошибочных знаков 11 установлен на максимальную счетную ступень, После второй приемной фазы Р счетные ступени счетчиков 6 и11 сравниваются при тактовом импульсе Ю 2 спомощью второго блока сравнения 13. Поскольку счетчик 6 установлен на более низкуюсчетную ступень, чем счетчик 11, то блоксравнения 13 включает триггер 8 в незаштри 2 д хованное положение, благодаря чему подготавливается переключение элемента И 7. Следующий тактовый импульс Л 1 возвращаетсчетчики 6 и 11 в свои нулевые положения.Во время приемнои фазы й 1 ближайшаяинформация А, В, С, Р передается без ошибок, знаки которой последовательно накапливаются в первой ячейке второго накопителяинформации 2. При этом знаки Л, В, 2, Р более старой информации, содержащейся прежде во втором накопителе информации 2(строка 2 Ж) через подготовленный элемент И7 поступают в накопитель 9. Только еще втретьем знаке С самой новой информации А,В, С, Р еще нет идентичности с третьим зна 4 о ком А более старой информации А, В, А, Р.Поэтому блок сравнения 3 выдает сигналошибки через элемент И,1111 4 только к счетчику 6, который благодаря этому переключается на первую ступень. Одновременно в первой ячейке второго накопителя информациинакапливается вместо знака С ошибочныйзнак Л. При дальнейшем гключенни старойинформации Л, В, Л, Р в промежуточный накопитель 9 ошибочные сигналы, поступающие50 от блока проверки кодов 10 при обоих ошибочных знаках У, переключают первый счетчик ошибочных знаков 11 на вторую счетнуюступень. После переключения информациитриггер 8 благодаря тактовому импульсу Жвозвращается в заштрихованное положение.При тактовом импульсе Л второй блок сравнсния 13 формирует установочный имп льсна триггер 8, поскольку счетная степень счетчика ошибочных знаков 6 является более6 О близкой, чем счетная ступень счетчика ошибочных знаков 11. Тактовый импульс Лз возвращает оба счетчика 6 и 11 в исходное положение,Во время приемной фазы й, первый блоксравнения 3 не устанавливает ни в каком7месте нарушение идентичности передаваемой информации относительно более старой информации. Поэтому счетчик 6 остается в нулевом положении. При дальнейшем переключении старой информации А, В, Л, В из приемной фазы Рз накопителя информации 2 в накопитель 9 блок проверки кодов 10 определяет ошибочный знак Л и включает счетчик 11 на первую счетную ступень. При этом содержащаяся информация Я, В, Л, .О в промежуточном накопителе 9 стирается. Тактовый импульс Нз приемной фазы Р переключает счетчик 11 в нулевое положение.Во время приемной фазы Р; устанавливается только 2 и идентичные знаки на следующих друг за другом соответствующих местах поступающей информации и более старой информации. Поэтому оба счетчика остаются в нулевом положении. При тактовом импульсе У блок сравнения 12 не устанавливает раз личных счетных ступеней и триггер 8 остается благодаря тактовому импульсу Л в принятом заштрихованном положении.Знаки А, В, С, П информации из приемной фазы Р во время приемной фазы Рпоступают еще из второго накопителя информации 2 в промежуточный накопитель 9, Эта информация имеет минимальные ошибки и остается в накопителе до тех пор пока не будет считана юсредством сигнала па выходе управляющего счетчика 17.Если ответное устройство удаляется от эффективной области опросчика, то принимаемый сигнал все больше ослабляется, так что информация регистрируется с ошибками, а позднее ее даже невозможно принимать в приемной фазе Р,. - 4, ответное устройство начинает удаляться из эффективной области опросчика. Информация содержит при этом два ошибочных знака Х. В приемной фазе й, - 3 уже все принимаемые знаки являются ошибочными, так что счетчик 6 переключается на максимальную счетную ступень, Счетчик 11 остается однако в нулевом положении, поскольку элемент И 7 не получает от триггера 8 открывающего потенциала, этим самым новая информация А, В, Л, У не поступает дальше и поэтому блок проверки кодов 10 не формирует ошибочный сигнал. При этом нулевом положении счетчика 11 переключатель 16 передает коммутационный потенциал к элементу И 15, который формирует импульс для дальнейшего переключения к управляющему счетчику 17 всегда тогда, когда повторно при дальнейших обстоятельствах счетчик 6, находящийся при действии тактового импульса Л, в нулевом положении переключается на максимальную счетную ступень. Управляющий счетчик 17 при тактовом импульсе Л 2 теперь не переключается в свое нулевое положение, поскольку потенциал, снимаемый от счетчика 6 в максимальной счетной ступени запирает элемент И 14. Счетчик 6 попадает четыре раза на свою максимальную четвертую ступень, а именно во время приемных8фаз Р, - 3, Р, - 2, Л., - 1 и Р,. Управляющий счетчик благодаря этому переключается на четвертую счетную ступень, Если, например, третья счетная ступень соединена с выходом управляющего счетчика 17, то сигнал, снимаемый в конце приемной фазы Я,. - 1 от этой счетной ступени, вызывает переключение информации из накопителя 9 к устройству вывода данных.Кроме того, управляющий счетчик 17 можно так установить, что лишь при достижении более высокой ступени, чем третья, через его выход поступает сигнал. На практике значение ступени зависит от того, как часто информация при максимальной скорости движущегося через активную область опросчика ответного устройства циклически может быть передана. С другой стороны, ступень не может быть выбрана слишком низкой, так как при кратковременных помехах передача содержания промежуточного накопителя 9 может быть уже выдана, хотя информация с возможно ма. лыми ошибками еще не была принята. г 10 15 Я 25 Формула изобретения Устройство для автоматической выборкиинформации с обнаружением ошибок, содержащее накопители информации, входы котоз 0 рых подключены к входу устройства, блокипроверки кодов, блоки сравнения, элементы И и ИЛИ, счетчики ошибочных знаков, переключатель ошибочных знаков, входы которого соединены с выходами разрядов первого счетЗ 5 чика ошибочных знаков, управляющий счетчик, промежуточный накопитель, триггегр и датчик тактовых импульсов, отличающееся тем, что, с целью увеличения помехоустойчивости устройства и нахождения информации 40 с наименьшими ошибками, в нем выход последней ячейки первого накопителя информации и выход первой ячейки второго накопителя информации соединены со входами первого блока сравнения, выход которого подклю чен к первому входу элемента ИЛИ, второйвход которого через первый блок проверки кодов соединен со входом устройства, выход элемента ИЛИ соединен со входом первой ячейки второго накопителя информации и за пускающим входом второго счетчика ошибочных знаков, выход последней ячейки второго накопителя информации соединен с первым входом первого элемента И, второй вход которого соединен с выходом триггера и первым 55 входом второго элемента И, выход которогоподключен к входу начальной установки первого счетчика ошибочных знаков, выходы счетчиков ошибочных знаков соединены с соответствующими входами второго блока срав нения, выход которого соединен с установочным входом триггера, третий вход второго блока сравнения и первый вход с отрицанием третьего элемента И соединены со вторым выходом датчика тактовых импульсов, второй 05 вход третьего элемента И соединен с послед550997 10 и ним выходом второго счетчика ошибочных знаков и первым входом четвертого элемента И, второй вход которого соединен с выходом переключателя ошибочных знаков, а выход соединен с запускающим входом управляющего счетчика, вход начальной установки которого соединен с выходом третьего элемента И, выход управляющего счетчика соединен с выходом устройства, выход первого элемента И подключен к входу промежуточного накопителя и ко входу второго блока проверки кодов, выход которого подключен к запускающему входу первого счетчика ошибочных знаков, вход установки в начальное положение триггера соединен с первым выходом датчика тактовых импульсов, а вход начальной установки второго счетчика ошибочных знаков и второй вход второго элемента И соединены 5с третьим выходом датчика тактовых импульсов.Источники информации, принятые во внимание при экспертизе;1, Достижение в области телеметрии, под 10 ред, А, П. Мановцева и др. М., 1970 г., стр.203 в 2.2. Воздушно-космическая телеметрия, подред. К. Н. Трофимова, М., 1968 г стр. 199 - 206 (прототип)550997 ф1 ТДВ А 3"тВ ЮГ Р Ф 1,8,5 ДхЯхБх . " ЕДххх, х х х х Х оставител Техред И Кор дактор Н. Каы ая ор Л. аказ 605 18 Изд. М 292 Тирак 869 Государственного комитета Совета Аинистро по делам изобретений и открытий 13035, Москва, )К, Раушская наб., д. 4/5,ЕвЕ 1 Д 11 КДххДх Кузнецов андаШОва ПодписноССР

Смотреть

Заявка

1740251, 12.01.1972

БЕРНХАРД ХИЛЬДЕБРАНДТ

МПК / Метки

МПК: G08C 25/00

Метки: автоматической, выборки, информации, обнаружением, ошибок

Опубликовано: 15.03.1977

Код ссылки

<a href="https://patents.su/6-550997-ustrojjstvo-dlya-avtomaticheskojj-vyborki-informacii-s-obnaruzheniem-oshibok.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для автоматической выборки информации с обнаружением ошибок</a>

Похожие патенты