Устройство для отображения информации на матричном индикаторе
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(19) п ) 15 6 09 6 ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕВЕДОМСТВО СССР(72) В.Ю. Карпов,содержит два блока о и 4), блок управлени тактовых импульсов ( вания сигналов запи новибратор (11), де буферный регистр (13 щений (9), схему пр (12), четыре узла инди из которых содержит ний (18), блок разве ключей (22 и 20), мат и регистр индикаци 18 - 21-22 - 23, 11-8- 19 - 20 - 23, 3-16, 4- 10-15, 10-16, 10-17, 9-18. 6 ил,1 Ф 31одственное объединен Е.Е. Федорова и В,А. Мядетельство СССР 9 6 3828.О ДЛЯ ОТОБРАЖЕНИЯ А МАТРИЧ Н ОМ И НДИ(56) Авторское сви В 1783573, кл. 6 0 (54) УСТРОЙСТВ ИНФОРМАЦИИ Н КАТОРЕ(57) Использовани ка, система сбора ции, Сущность и е: вычислительная технии отображения информазобретения: устройство ПИСАНИЕ ИЗОБРЕТЕНИЯАВТОРСКОМУ СВИДЕТЕЛЬСТВУ перативной памяти(З я (7), два генератора 6 и 24), блок формироси (1 О), таймер (25), одшифратор записи (5), ), блок селекции обраерываний (8), триггер кации (14 - 17), каждый дешифратор обращертки (19), две группы ричный индикатор (23) и (21. 7 тЗ - 10 - 11-12- 7-4-9-6-7-5-18, 11- 16, 4-10, 3-9, 10-14, 9-14, 9-15. 9-16, 9-17,Изобретение относится к вычислительной технике и может быть использовано в автоматизированных системах отображения информации группового, коллективногои индивидуального пользования,Цель изобретения - повышение качества отображения за счет обеспечения модуляций яркости при невысоких аппаратныхзатратах.Введение режима управления широтно- импульсной модуляцией устройства достигается за счет одновибратора, схемы прерывания и режима работы таймера вблоке формирования сигналов записи регистров индикации, что позволяет обеспечивать модуляцию яркости программным 10 способом и приводит к меньшим аппаратным затратам.На фиг.1 приведена структурная схема предлагаемого устройства; на фиг,2 - функ циональная схема блока формирования сигналов записи/чтения; на Фиг.З - эпюры работы блока формирования сигналов записи/чтения; на фиг.4 - функциональная схема регистра индикации. 25Устройство для отображения информации на матричном индикаторе, представленное на фиг.1, содержит шину 1 внешних сигналов, входной буфер 2, первый 3 и второй 4 блоки памяти, дешифратор 5 записи, 30 генератор тактовых импульсов 6, блок управления 7, схему 8 прерываний, блок.9 селекции обращений, блок 10 формирования сигналов записи/чтения, одновибратор 11, триггер 12 цикла индикации, буферный ре гистр 13, четыре узла индикации 14 - 17, каждый из которых содержит дешифратор 18 обращений, блок развертки 19, первую группу ключей 20, регистр индикации 21, вторую группу ключей 22, газоразрядный 40 матричный индикатор 23.Блок Формирования сигналов записи 10, представленный на фиг,2, содержит генератор тактовых импульсов 24, программируемый таймер 25, одновибратор 11, 45 триггер 12 цикла индикации, блок постоян-ной памяти 26, реализующий функции дешифрации.На фиг.З показаны диаграммы 27-29 сигналов с выходов программируемого тай мера 25, диаграммы 30 и 31 - сигналов с выходов одновибратора 11 и триггера 12 цикла индикации соответственно и диаграммы 32-35 сигналов с выходов дешифратора 26, 55На фиг,4 приведен пример выполнения дешифратора 13 обращений, который управляет блоком регистров индикации 21, содержащим четыре укрупненных блока, включающий в себя регистры индикации 361-36 в, 371-37 в, 38 в 3, 391-398 соответственно,Быстродействие выбранного типа процессора (в данном случае КИ 1810 ВМ 86), входящего в блок 7 управления, позволяет осуществлять развертку и вывод данных на информационное поле 128 х 128 элементов отображения, т.е. на 4 узла индикации,На фиг,5 представлен пример выполнения схемы прерываний 8, Она состоит из ВЯ-триггера 40 и формирователя вектора прерываний, выполненного на усилителе- формирователе 41.На Фиг,б дано распределение адресного пространства ОЗУЗ 4,Устройство работает следующим образом.С шины 1 внешних сигналов через входной буфер 2 сигналы адресов, данных, управления поступают в блоки памяти 3 и 4, при этом данные записываются или в блок 3, или в блок 4 в зависимости от того, с каким блоком памяти работает блок управления 7, Если блок управления 7 обращается к блоку 3, то данные от внешнего устройства записываются в блок памяти.Переключение блока памяти 4 происходит при обращении к нему блока 7, другой блок памяти 3 при этом автоматически переключается на работу с внешним,устройством, Введение входного буфера 2 и двух блоков памяти 3 и 4 позволило вести прием данных от внешнего устройства в режиме прямого доступа к памяти, увеличить скорость ввода информации. При этом разгружается блок управления 7 для выполнения операций развертки знака по его ходу, записи информации в регистр индикации 21 для отображения информации на индикаторе 23. Это обеспечиваетустойчивое изображение, т.к. при развертке изображения на индикаторе 23 выводится подготовленная информация очередной страницы блоков памяти 3 или 4. Развертка изображения по его кодам происходит одновременно с процессом ввода информации,Операции чтения и записи блоком 7 осуществляются согласно типовым режимам работы выбранного типа процессора (КМ 18010 ВМ 86), Процедуры обмена между процессором и ПЗУ, входящими в блок 7, подключение ПЗУ к процессору, а также операции обмена данными между другими блоками устройства и блоком управления являются типовыми для выбранного типа процессора.Блок 9 селекции обращений осуществляет дешифрацию адреса обращения, обеспечивая совмещение процесса ввода данных в блок памяти и развертки изобра 183555535 40 45 50 55 жения, На вход блока 9 поступают сигналы с шин адреса и управления, э выходы связаны с входами разрешения блоков памяти 3 и 4, буферного регистра 13, узлов индикации 14 - 17, блока формирования сигналов записи/чтения 10, а также с входом готовности генератора 6 и выходом строба приема шины 1 внешних сигналов. При каждом обращении блока 7 к одному из блоков памяти 3(4) блок 9 формирует сигнал "Готовность", который является стробом приема для внешнего устройства и одновременно переводит входной буфер 2 в высокоимпедансное состояние, Как только цикл обращения блока управления 7 к блоку памяти 3 или 4 закончен, текущий блок памяти работает на запись информации через входной буфер 2 от внешнего устройства в режиме прямого доступа.При развертке изображения блок 7 считываеткод знака из области кодов текущего блока памяти 3 и 4, затем, используя содержимое знакового ПЗУ, входящего в состав блока 7, формирует данные, соответствующие состоянию элементов отображения матричного индикатора, и записывает их в область индикации текущего блока памяти 3(4) (фиг.6). Затем информация из этой второй области блока памяти 3(4) построчно выводится на матричный индикатор 23 следующим образом,Счетный импульс, поступающий с выхода одновибратора 11 на синхровход схемы прерываний 8 (фиг,5), устанавливает триггер прерываний, входящий в состав схемы 8, в состояние 0 = 1 и инициирует сигнал прерывания МТ, который поступает с выхода схемы 8 нэ соответствующий вход блока 7 управления, Ответный сигнал подтверждения прерывания "чТАот блока 7 разрешает прохождение вектора прерывания от схемы 8 на шину данных и устанавливает триггер прерываний схемы 8 в состояние 0=0,Обработка прерывания блоком 7 управления заключается в построчном выводе информации из области индикации (фиг.6) блока памяти 3(4) на матричный индикатор через буферный регистр 13 и блоки 21 узлов индикации 14-17 следующим образом. Для осуществления процесса записи данных (см. фиг.4) дешифратор 18 обращений блока 21, управляемый разрешающим сигналом от блока 9 селекции обращений, анализирует сигналы адреса записи АЗп 1, АЗп 2 от блока 10, а также сигналы Зп-Зп 2 управления записью регистров индикации от дешифратора 5 записи, полученные в результат з декодирования дешифратором 5 5 10 15 20 25 30 адреса записи с шины адреса, который поступает на его вход. Под управлением сигналов с выхода дешифратора 18 происходит занесение информации из буферного регистра 13 в регистр индикации 21 (регистры 361 - 398) каждого узла индикации 14 - 17. Эти данные проходят через вторую группу ключей 22 и индицируются в соответствующей строке информационного поля матричного индикатора 23. Выбором соответствующей строки индикатора управляет блок развертки 19 через первую группу ключей 20, На счетный вход блока развертки 19 поступает сигнал "СЧЕТ" с выхода одновибрэтора 11.Для обеспечения модуляций яркости в данном устройстве используется широтно- импульсная модуляция (ШИМ). Чтобы получить четыре уровня градации яркости. длительность индикации каждой строки матричного индикатора 23 делится на три интервала. Индикация в течение трех интервалов соответствует максимальному уровню яркости, минимальный уровень - отсутствие индикации, Длительность интервалов может быть неодинакова, она задается программно при начальной установке программируемого таймера 25 блока 10(см, фиг.2), В блоках 21 каждого узла индикации 14-17 регистры индикации 361 - 36 в, 371-37 в, 381-38 в, 391-398 организованы соответственно в четыре ряда, как это показано нэ фиг,4, Каждый ряд регистров хранит информацию о состоянии элементов отображения одной строки информационного поля индикатора 23 в течение одного интервала индикации.Наличие четырех рядов регистров 361-39 в при разбиении длительности индикации одной строки индикатора на три яркостных интервала позволяет совместить во времени процедуры записи данных в регистры 361 - 39 в и вывода их на матричный индикатор 23. Сигналы 27 и 28 (см. фиг.З) с выхода программируемого таймера 25 (см, фиг,2) поступают на одни входы блока памяти 26, а сигнал 29 - на запускающий вход одновибратора 11, причем длительности сигналов 27-29 с выходов таймера 25 определяют длительности интервалов индикации, Одновибратор 11 вырабатывает счетный импульс 30 для блока развертки 19 узлов индикации 14 - 17 и схемы прерываний 8 и управляет триггером 12 цикла индикации, выход которого связан с одним из входов блока постоянной памяти 26 блока 10, вь 1 рабаты вающего управляющие сигналы чтения ЧТ 1-ЧТ 4 регистров индикации (эпюры 32 - 35 на фиг.З) и адрес записи АЗп реги1835555 сиоиь фа ра- гисры стров индикации 361-39 в, Сигналы разрешения чтения ЧТ 1 - ЧТ 4 от блока памяти 26 блока 10 через дешифратор обращений 18 управляют передачей 64-битного слова с выходов одного из четырех рядов 36-39 регистров индикации 21 на вторую группу ключей 22 и далее на столбцы индикатора 23. Перечисленные сигналы управления чтением и записью регистров 361-39 в вырабатываются блоком 10 такйм образом, что передача 64 бит данных с выходов регистров одного иэ рядов 36-39 блока 21 на индикатор 23 в текущем интервале индикации происходит одновременно с последовательной записью информации по 16 бит в регистры того ряда, содержимое которого было выведено на индикатор 23 в предыдущем интервале индикации. Таким образом, достигаются наиболее оптимальные условия обмена данными между блоками памяти 3 и 4, блоком 7, блоком 10 и блоком регистров индикации 21, что позволяет расширить функциональные возможности устройства за счет обеспечения модуляций яркости элементов отображения матричного индикатора 23 при невысоких аппаратных затратах. Формула изобретения Устройство по авт. св. М 1783573, о т личающееся тем,что,сцельюповышения качества отображения за счет модуляции 5 яркости, блок формирования сигналов записи содержит генератор тактовых импульсов, таймер, одновибратор, триггер, блок постоянной памяти, выходы которого являются соответственно первым и вторым выходами 10 блока, первый адресный вход является первым адресным входом блока, а второй адресный вход подключен к первому выходу таймера, второй выход которого подключен к входу одновибратора, выход которого со единен с управляющим входом таймера,тактовым входом триггера и является тре .,- им выходом блока, прямой выход триггера подключен к третьему адресному входу блока постоянной памяти, а инверсный выход - 20 к информационному входу триггера, информационный вход таймера является информационным входом блока, входы управления записью и чтением таймера являются первым и вторым управляющими 25 входами блока, вход выборки таймера является третьим управляющим входом блока, адресный входтаймера является вторым адресным входом блока.. 1835555 ОЗУ пят АУ: ЮУ жажщгЮ Составитель Ю.КарповТехред М.Моргентал КорректоР В.Петраш едак аказ 2983 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при,ГКНТ СС 113035, Москва, Ж, Раушская наб., 4/5
СмотретьЗаявка
4824825, 14.05.1990
НАУЧНО-ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "ПЛАЗМА"
КАРПОВ ВЛАДИМИР ЮРЬЕВИЧ, ФЕДОРОВА ЕЛЕНА ЕВГЕНЬЕВНА, МЯСИН ВЛАДИМИР АЛЕКСАНДРОВИЧ
МПК / Метки
МПК: G09G 3/28
Метки: индикаторе, информации, матричном, отображения
Опубликовано: 23.08.1993
Код ссылки
<a href="https://patents.su/6-1835555-ustrojjstvo-dlya-otobrazheniya-informacii-na-matrichnom-indikatore.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для отображения информации на матричном индикаторе</a>
Предыдущий патент: Тренажер для контроля знаний по оперативной проктологии
Следующий патент: Способ определения величины фазового сдвига оптического носителя информации и устройство для его осуществления
Случайный патент: Способ преобразования температуры в частоту