Устройство для приема информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1550562
Автор: Фролов
Текст
.8)видетельство СССР 08 С 19/28, 1981ДЛЯ ПРИЕМА ИНФОРМАГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ ГКНТ СССР ЦИИ(57) Изобретение относится к электросвязи. Цель изобретения - повышение достоверности приема. Устройствсодержит приемник 1, селектор 2единиц, селектор 3 нулей, элементыИЛИ 4, 12, 13, элементы И 5, 10, 1415, элемент ИЛИ-НЕ 11, элемент НЕ 20регистры сдвига 6, 8, 16, триггеры7, 19, дешифратор 9, хронизатор 17,блок 18 проверки кадров и блок 21 управления. Устройство позволяет водить прием кодовых посылок (к ров), имеющих в начале и в конце маркерные комбинации. В поле данных этих кадров могут быть выявлены фик тивные нулевые биты (биты "прозрачности") для исключения комбинаций, подобных маркерной. Устройство непрерывно следит эа появлением указанных комбинаций. После выявления маркера в начале кадра начинается прием его рабочих данных. Эта часть данных в виде информационных слов переписывается в память ЭВМ с помощью соот ветствующих сигналов управления. При появлении битов "прозрачности" устройство исключает их из дальнейшей1550562 3обработки, Принимаемые данные подвергаются делению на образующий полином.Если полученный остаток от деления сравнится с проверочной последовательностью, поступающей вслец за данными, и в конце кадра обнаружится маркер, то на выходе устройства сформируется управляющий сигнал, По данному сигналу разрешается ЗБМ производить дальнейшую обработку принятой информации, 1 з:п. ф-лы,ил, Изобретение относится к электросвязи и может быть использовано на приемной строне в системах перецачи1 информации.1 )Цель изобретения - повышение достоверности приема информации.На фиг.1 приведена Функциональ, ная схема устройства; на Фиг.2 функциональная схема дешифратора; на Фиг.З - функциональная схема блока проверки кодов; на Фиг.4 - Функ циональная схема блока управления.Устройство содержит приемник 125 селектор 2 кодового признака единицы, селектор 3 .кодового признака нуля, первый элемент ИЛИ 4, второй элемент И 5, третий регистр 6 сдвига, второй триггер 7, первый регистр 8 сдвига, дешифратор 9, третий элемент И 10 элемент ИЛИ-НЕ 11, третий и второй элементы ИЛИ 12 и 13, первый элемент И 14, четвертый элемент И 15, второй регистр 16 сдвига, хронизатор 17, блок 18 проверки кодов, первый триггер 19, элемент НЕ 20, блок 2 1 управ,ления, второй выход 22 устройства, адресные выходы 23 устройства, информационные выходы 24 устройства, первый выход 25 устройства, первый, 40 второй и третий управляющие входы 26,1-26.3 устройства.Дешифратор 9 содержит (фиг.2) элемент И 27 и элементы И-НЕ 28 и 29.Блок 18 проверки коцов содержит (фиг.З) декодер 30 и элемент И 31.Блок 21 управления содержит (Фиг.4)первый элемент И 32, элемент ИЛИ 33,первый и второй счетчики 34 и 35ф 50второй элемент И 36, элемент И-НЕ 37и блок 38 ключей.Устройство работает следующим образом.В исходном состоянии все элементы памяти обнулены, на втором и третьем выходах,цешифратара 9 и на третьем выходе олока 21 присутствуют единичные сигналы. На всех остальных выходах и входах элементов устройства нулевые сигналы.Б устройстве в начале и в конце каждой из принимаемых .кодовых посылок (кадров) должны присутствовать Флаговые (маркерные) комбинации, состоящие согласно международному стандарту НЖС из двух нулей (по краям) и шести единиц между ними, Б поле данных кадров после любой последовательности из пяти единиц. должны быть нулевые биты (биты "прозрачности") . Эти биты необходимы для защиты от появления в поле данных кодовой последовательности, подобной маркерной.Единицы информации с выхода приемника 1 через селектор 2 поступают на информационный вхсд регистра 8 и первый вход дешифратора 9. Информация записывается в регистр 8 с помощью тактовых импульсов, поступающих на его синхронизирующий вход с третьего выхода хронизатора 17, содержащего в своем составе тактовый генератор и осуществляющего привязку1 1 111 и О информации, выделяемых на выходе элемента ИЛИ 4, к тактовым импульсам. Хронизатор 17 на каждый поступающий бит информации вырабатывает на своих выходах последовательно во времени тактовые импульсы. Регистр 8 вместе с дешифратором 9 непрерывно следит за маркерной комбинацией, сбоем в кодовой последовательности и "прозрачностью". Регистр 8 состоит из семи разрядных ячеек. После записи в него комбинации 1111110 и поступления второго нулевого бита Флаговой. последовательности происходит срабатывание элемента. И 27 дешифратора 9. На первом выходе этого дешифратора образуется единичный сигнал, который через элемент ИЛИ 13 снимает блокировку с второго входа элемента И 15. 1(роме того, снимается блокировка и с первого входа элемен1550562 та И 10. В результате тактовый импульс, образуемый на втором выходехронизатора 17, проходит через элементы И 10 и И 15. По переднему фрон 5ту этого тактового импульса происходит переключение триггера 7 в единичное состояние, а также подтверждаетсянулевое состояние регистра 16, блока18 и блока 21. После этого снимаются блокировки с первых входов элементов ИЛИ-НЕ .11 и И 14, на,выходе последнего образуется единичный сигнал,который после появления тактовогоимпульса на третьем выходе хронизатора 17 заносится в первый разряд регистра 16. По данному тактовому импульсу происходит сдвиг информации.и в регистре 8, вследствие чего свыхода дешифратора 9 снимается единичный сигнал, что свидетельствуетоб окончании маркерной последовательности. С этого момента времени блокируются элементы И 10 (по первомувходу) и И 15 (по второму входу), а 25элемент И 5 по инверсному входу подготавливается к работе,Регистр 16 предназначен для управления записью принимаемой информации в регистр 6. В этот регистрмаркерная последовательность и биты"прозрачности" не должны записыватья. Количество разрядов регистра 16должно быть равно количеству разрядов регистра, пропускающего черезсебя всю информацию и настроенногона определенные кодовые комбинации.После приема маркерной комбинациив регистр 8 начинает производиться1запись данных принимаемого кадра. Од новременно с продвижением битов;данных по указанному регистру происходит заполнение единицами и разрядов регистра 16. Поскольку количестно этих разрядов одинаковое, то 45к моменту занесения на место маркерной комбинации соответствующей частиданных на выходе регистра 16 образуется единичный сигнал. Блокировкас первого прямого входа элемента И 5 БО,снимается, после чего тактовые импульсы с первого выхода хронизатора17 начинают проходить через элементИ 5 на синхронизирующий вход регистра 6, на второй вход блока 21 и четвертый вход блока 18. В результатепроизводится запись информационных1слов данных в регистр 6, считываниеих с помощью блока 21 в ЭВИ, а также бпроверка данных на достоверность вблоке 18,Если в первых пяти разрядах регистра 8 окажутся единицы, то послеэтого должен поступить нулевой бит"прозрачности". В этом случае срабатывает элемент И-НЕ 29 дешифратора 9, на его выходе, а значит, и натретьем выходе дешифратора 9 единичный сигнал меняется на нулевой, чтоприводит к смене единичного сигналана нулевой и на выходе элемента И 14,Поскольку после этого на информацион. -ном входе регистра 16 будет присутствовать нулевой сигнал, по очередному тактовому импульсу первый разряд этого регистра обнулится. Поэтому же тактовому импульсу нулевойбит "прозрачности" занесется в регистр 8, вследствие чего на третьемвыходе дешифратора 9 восстановитсяснова разрешающий единичный сигнал.А это приведет к восстановлению единичного сигнала и на выходе элементаИ 14. По очередному тактовому импульсу первый разряд регистра 16 переключится в "1", а его второй разряд -в "0". Нулевой бит. "прозрачности" спомощью тактовых импульсов будет про двигаться по разрядам регистра 8 .Синхронно с продвижением этого битав регистре 8 будет продвигаться и "0"по разрядам регистра 16. Это приводит к одновременному появлению напоследнем выходе регистра 8 и выходерегистра 16 нулевых сигналов. В ре,зультате соотвтствующий тактовый импульс через элемент И 5 не проходити, таким образом, запись бита "прозрачности". в регистр 6 и декодер ЗОблока 18 запрещается. Если в регистре 8 окажется кодовая комбинация 1 11 110, а затем поступит единичный бит, то в дешнфраторе 9 срабатывает элемент И-НЕ 28На выходе этого элемента, а значит, и на втором выходе дешифратора 9 единичный сигнал меняется на нулевой. Это свидетельствует о том, что произошел сбой. На выходе элемента ИЛИНЕ 11 (по приходу на .его третий вход нулевого тактового импульса с выхода элемента НЕ 20) образуется единичный сигнал, который через элемент ИЛИ 12 сбрасывает триггер 7 в нулевое состояние. На выходе элемента ИЛИ 13 образуется единичный сигнал, вслед 1550562Ствие чего тактовый импульс с выхода хрониэатора 17 проходит через элемент И 15 и производит обнуление ре,"истра 16, а также обнуление декодера 30 в блоке 18 и счетчиков 34 и 35 в блоке 21. Таким образом, в этом Случае принятая информация не засчитывается и устройство переходит в рем поиска маркерной последователь 10 ости непринятого кадра.Количество разрядов регистра 8пределяется длиной слов, которые переписываются в память ЭВМ с помоью сигналов управления блока 21. Ко 15чество битов в словах подсчитываетя счетчиком 34 в блоке 21. При дотижении в нем формата слова происхоит срабатывание элемента И 36, На ыходе этого элемента, а значит, и а выходе 22 устройства образуется20 диничный сигнал запроса, который сигализирует ЭВМ о наличии информацииданном устройстве, Количество за,1 росов, а следовательно, и количество слон принимаемого кадра подсчиты-; ается счетчиком 35. ЭВМ в ответ на диничный сигнал запроса выдает на ход 26.3 устройства управляющий сигал.Это сигнал через элемент ИЛИ 33 брасывает счетчик 34 в нулевое состояние, что вызывает пропаданиеединичного сигнала запроса на выходе 2 устройства, Кроме того, управляюЩий сигнал с входа 26.3 производит считывание адресного кода со счетчи 1 а 35 через блок 38 ключей на выхоДы 23 устройства. По этому адресному коду производится запись в память ЭВМ соответствующего информационного слова, В дальнейшем обработка Информационных слов кадра происходит аналогично описанному. При выдаче Последнего информационного слова, кадра в память ЭВМ происходит срабатывание элемента И-НЕ 37 на выходе которого формируется нулевой сигнал, Последний осуществляет блокировку прохождения тактовых импульсов через элемент И 32 на С"вход счетчика 34. В результате биты проверочной после довательности, поступающие на вход устройства после приема информационИой части кадра, не подсчитываются 1 четчиком 34. Поэтому принятая проверочная последовательность регистром 5 сдвига 6 не переписывается в память ЭВМ, так как в этом случае блок 21 не вырабатывает соответствующих управляющих сигналов. Нулевой сигналс выхода элемента И-НЕ 37 поступает также и на блок 18 опроса его работы,Блок 18 осуществляет проверкупринимаемых кадров на соответствиециклическому коду, с помощью которого они кодируются на передающей стороне. Эта проверка производится с помрщью декодера 30, обнаруживающегоошибки, и элемента И 31. Декодер 30производит деление информации на образующий полином и сравнивает полученный остаток от деления с остатком, который поступает на него после прохождения информационных разрядов, Сравнение осуществляется с помощью управляющего нулевого сигнала,4проходящего на один иэ его входов свыхода элемента И-НЕ 37 блока 21. Если в принимаемом кадре ошибок нет,то после: приема проверочной последовательности на выходе декодера30 образуется единичный сигнал, который поступает на первый вход элемента И 31. В это время на первомвыходе дешифратора 9 формируется каки в начале кадра единичный сигнал,свидетельствующий о приеме в концекадра маркерной последовательности.Этот единичный сигнал поступает наэлемент И 31 в блоке 18. В результате по приходу тактового импульсас первого выхода хронизатора 17 натретий вход элемента И 31 происходитего срабатывание. На выходе этогоэлемента, а значит, и на выходце блока18 образуется единичный сигнал, который переключает триггер 19 в едияичное состояние. На выходе последнего, а следовательно, и на выходе25 устройства формируется единичныйуправляющий сигнал, который разрешает ЭВМ производить дальнейшую обработку принятой из данного устройства информации. Так как после приема закрывающего маркера на втором входе элемента И 15 образуется единичный сигнал, то через него пройдет соответствующий тактовый импульс, Последний обнуляет регистр 16, а также сбрасывает в нулевое состояние элементы памяти в блоках 18 и 21. Затем на вход 26.1 поступает единичный импульсный сигнал, который обнуляет триггер 19 и регистр 8, а через элемент ИЛИ 12 сбрасывает в нулевое со" стояние триггер 7. Устройство прнходит в исходное состояние. В случае выявления ошибок блоком 18 формирования управляющего единичного сигнала на выходе 25 устройства не произойдет, В этом случае принятая искаженная информация не засчитывается.Формула изобретения1. Устройство для приема информации, содержащее приемник, вход которого является информационным входом устройства, выход приемника подключен к входу селектора кодового признака нуля и селектора кодового признака единицы, выход которого соединен с информационным входом первого регистра сдвига и первым входом первого элемента ИЛИ, первый триггер, установочный вход которого является первым управляющим входом устройства, выход селектора кодового признака нуля подключен к второму входу 25 первого элемента ИЛИ, о т л и ч а ющ е е с я тем, что, с целью повышения достоверности приема информации, в него введены дешифратор, элементы И, второй триггер, элемент ИЛИ-НЕ, З 0 элемент НЕ, блок проверки кодов, блок управления, второй и третий элементы ИЛИ, второй и третий регистры сдвига и хронизатор, вход которого соединен с выходом первого элемента ИЛИ, вы 35 ход селектора кодового признака единицы подключен к управляющему входу дешифратора, выходы первого регистра сдвига соединены с соответствующими входами дешифратора, первый выход которого подключен к инверсным входам первого и второго элементов И, первым входам третьего элемента И, второго элемента ИЛИ и блока проверки кодовф выход кор подключен к так- .45 товому входу. первого триггера, выход которого является первым выходом устрйоства, первый выход хронизатора соединен с первым входом четвертого элемента И и вторым входом третьего50 элемента И, выход которого соединен с входом второго триггера, прямой выход которого подключен к информационному входу первого триггера и первому входу первого элемента И, выход которого соединен с информа 55 ционным входом второго регистрасдвига, . выход которого подключен к первому входу второго элемента И,выход которого подключен к первымуправляющим входам третьего регистра сдвига, блока управления и блока проверки кодов, второй выход хронизатора соединен с вторыми входамивторого элемента И, блока проверкикодов и через элемент НЕ с первымвходом элемента ИЛИ-НЕ, инверсныйвыход которого соединен с первымвходом третьего элемента ИЛИ, выходкоторого подключен к установочномувходу второго триггера, инверсныйвыход которого соединен с вторымивходами элемента ИЛИ-НЕ и второгоэлемента ИЛИ, выход которого подключен к второму входу четвертогоэлемента И, второй выход дешифраторасоединен с вторым входом первогоэлемента И, третий выход дешифратораподключен к третьим входам элемента ИЛИ-НЕ и первого элемента И, выходчетвертого элемента И соединен с входом второго регистра сдвига, вторым.входом блока управления и третьимвходом блока проверки кодов, выходпоследнего разряда первого регистрасдвига соединен с входом третьего регистра сдвига и четвертым входом блока проверки кодов, второй управляющий вход которого соединен с первым выходом блока управления, третийвыход хронизатора подключен к тактовым входам первого и второго регистров сдвига, вход первого регистрасдвига объединен с вторым входом третьего элемента ИЛИ и является вторымуправляющим входом устройства, третий вход блока управления являетсятретьим управляющим входом устройства, выходы группы третьего регистрасдвига и блока управления являютсясоответственно информационными иадресными выходами устройства, второй выход блока управления являетсявторым выходом устройства,2. Устройство по п. 1, о т л и ч аю щ е е с я тем, что блок управления содержит элементы И, элемент ИЛИ, элемент И-НЕ, блок ключей и счетчики, выходы первого элемента И и элемента ИЛИ соединены соответственно со счетным и установочным входами первого счетчика, выходы которого подключены к соответствующим входам второго элемента И, выход которого подключен к счетному входу второго счетчика и является вторым выходом.оставитель З.НизамутдиноРедактор А.Лежнина Техред А.Кравчук орректор М,Макс е Заказ 276, Тираж 440 П НИИПИ Государственного комитета по изобретениям и от113035, Москва, Ж, Раушская наб.,писноерытиям при ГКНТ С4/5 ьскнй комбинат "Патент", г. Ужгород, ул. Гагарина, 10 роизводственно-изда блока, выходы второго счетчика соединены с соответствующими входамигруппы блока ключей и элемента И-НЕ,инверсный выход которого подключенк первому входу первого элемента Ии является первым выходом блока,второй вход первого элемента И является первым входом блока, первый вход элемента ИЛИ соединен с управляющимвходом блока ключей и является третьим входом блока, второй вход элемента ИЛИ соединен с установочнымвходом второго счетчика и являетсявторым входом блока, выходы блокаключей являются выходами группы бло. -ка.
СмотретьЗаявка
4440847, 14.06.1988
ПРЕДПРИЯТИЕ ПЯ М-5156
ФРОЛОВ НИКОЛАЙ НИКИТОВИЧ
МПК / Метки
МПК: G08C 19/28
Метки: информации, приема
Опубликовано: 15.03.1990
Код ссылки
<a href="https://patents.su/6-1550562-ustrojjstvo-dlya-priema-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для приема информации</a>
Предыдущий патент: Устройство для сбора и регистрации данных
Следующий патент: Способ вызова объектов и устройство для его осуществления
Случайный патент: Устройство для психофизиологических исследований