Устройство для приема сигналов начальной синхронизации

Номер патента: 1427585

Авторы: Балябин, Денежкин, Родькин, Романов

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХ СПУБЛИК 9) 04 Ь 7/04 сумр 10,юл. У 36В.А,Романо(088,8)идетельство04 Ь 7/04,Синхронизацдискретных972, с.200,СССР 985. сообще системах пер ний. М.: Свя 11.(54) УСТРОИС НАЧАДЬНОЙ СИ (57) Изобрет связи. Цель помехоустойч начальной си рис ИГНАЛРИЕМА ВО ДЛЯ ХРО НИЗА ние отн зобрете вости п техник ьпдение сится к ия - понема си нал ции. Ус 2 и 3 В. хрониы И игг содержит элФиг,ГОСУДАРСТВЕННЪЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЪТИ ОПИСАНИЕ ИЗОБР А ВТОРСКОМУ СВИДЕТЕЛЬСТВ(56) Авторское свР 1225035, кл. НМартынов Е.М,едачизь, 1 4 управления, сумматор 5 по модулюдва, эл-ты ИЛИ 6, 7 и 8, блок 9маторов по модулю два, дещифратосдвигающие регистры 11 и 13, эл-тзапрета 12, счетчик 14 импульсов,формирователь 15 сигнала окончанияанализа заданного числа зачетных отрезков синхросигнала, формирователь16 управляющих сигналов и датчик 22сигналов окончания анализа зачетныхотрезков синхросигнала. Цель достигается путем предотвращения ложногоформирования сигнала "Фазовый пуск"с помощью введенных эл-та ИЛИ 8, регистра 13, счетчика 14, формирователя 15 и 16 и датчика 22. Устр-во поп.п. 2, 3 и 4 отличается выполнениемформирователей 15 и 16 и датчика 22,3 з.п. ф-лы, 2 ил, 1427585Изобретение относится к техникесвязи и может быть использовано дляпомехоустойчивого выделения синхросигналов и сигналов фазового пускааппаратуры двоичной информации.Цель изобретения - повышение помехоустойчивости приема сигналов начальной синхронизации,На фиг,1 представлена структурнаяэлектрическая схема устройства дляприема сигналов начальной синхронизации; на фиг,2 - временные диаграммысигналов, поясняющие работу устройства. 15Устройство для приема сигналов начальнойсинхронизации содержит первый, второй и третий элементы И 1 2и 3, КЯ-триггер 4 управления, сумматор 5 по модулю два, первый, второйи дополнительный элементы ИЛИ 6, 7и 8, блок 9 с сумматоров по модулюдва, дешифратор 10, сдвигающий регистр 11, элемент 12 запрета, дополнительный сдвигающий регистр 13 25счетчик 14 импульсов, Формирователь15 сигнала окончания анализа заданного числа зачетных отрезков синхросигнала, выполненный в виде счетчикаимпульсов, формирователь 16 управляющих сигналов, в состав которого входят опорный генератор 17, Р-триггер18, счетчик 19 импульсов, дешифратор20 и элемент ИЛИ 21, и датчик 22 сигналов окончания анализа зачетных отрезков синхросигнала, в состав которого входят счетчик 23 импульсов иэлемент ИЛИ 24,Устройство для приема сигналовначальной синхронизации работает следующим образом,При включении устройства КБ-триггер 4 управления устанавливается висходное состояние, при этом потенциалом уровня "1" с его инверсного выхода,(фиг.2 в) обеспечивается поступление принимаемых символов синхросигнала через первый элемент И 1 и первый элемент ИЛИ 6 на 0-вход сдвигающего регистра 11. По значениям сигналов разрядов сдвигающего регистра 11 50блоком 9 сумматоров вырабатываютсясимволы местного синхросигнала, которые сравниваются со значениями символов принимаемого синхросигнала в сумматоре 5 по модулю два. Затем производится последовательная запись результатов сравнения каждого символапринимаемого и местного синхросигнала(фиг.2 д) в отдельные разряды дополнительного сдвигающего регистра 13 ипоследующего анализа записанной вэтот регистр последовательности путемопределения числа совпадающих симво-,лов принимаемого и местного синхросигналов на интервале зачетного отрезка, Осуществляется такой анализ накаждом тактовом интервале принимаемого синхросигнала за счет продвижениязаписанных в дополнительный сдвигающий регистр 13 сигналов (фиг.2 и) соскоростью выше скорости поступлениясимволов принимаемого синхросигналаи подсчета счетчиком 14 импульсовимпульсов продвижения, на которые вразрядах дополнительного сдвигающегорегистра 13 существуют сигналы совпадения символов местного и принимаемого синхросигналов, При достижениипорогового значения числа совпаденийсимволов синхросигналов формируетсясигнал на К-выходе счетчика 14 импульсов и анализ продолжается дальше,Указанное пороговое значение числа совпадений символов синхросигналов устанавливается из соображений обеспеченияприема с требуемой помехоустойчивостьюсинхросигнала. Если при дальнейшеманализе оказывается, что число совпадающих символов выше порога и равночислу символов зачетного отрезка, тоустройство переключается в режим автономного генерирования местногосинхросигнала за счет переключенияР-входа сдвигающего регистра 11 отвхода, устройства на выход блока 9сумматоров по модулю два. Сигнал переключения поступает с И-го выходасчетчика 14 импульсов (фиг.2 к) наБ-вход КБ-триггера 4 управления черездополнительный элемент ИЛИ 8. Длиназачетного отрезка устанавливаетсяиз соображений обеспечения требуемойзащиты от ложных наборов синхросигнала. По окончании периода генерирования местного синхросигнала дешифратор10 формирует сигнал (Фиг.2 л), которыйчерез третий элемент И 3 поступаетна выход "Фазовый пуск" устройства(фиг.2 м), Если при анализе оказывается, что число совпадающих символоввыше порога, но меньше числа символовзачетного отрезка, то осуществляетсяанализ на последующих тактах принимаемого синхросигнала. Сигналы с Р-выхода счетчика 14 импульсов в этомслучае подсчитываются счетчиком 23как минимум в число элементов, составляющих зачетный отрезок. В результате дополнительный сдвигающий регистр 13 за время, равное такту, производит одну запись и число сдвигов, равное числу элементов зачетного отрезка. В начале каждого тактового интервала на основном выходе дешифратора 20 формируется сигнал (Фиг.2 ж), который устанавливает счетчик 14 импульсов по К-входу в нулевое состояние и включает по Р/Б-входу дополнительный сдвигающий регистр 13 в режим параллельной записи сигнала, поступающего с сумматора 5 по модулю два (фиг,2 д) на 0-вход дополнительного сдвигающего регистра 13.Сигналы на выходах дешифратора 20 формируются за счет дешифрации состояний разрядов счетчика 19 импульсов и поэтому длятся кратковременно, а именно в течение периода вспомо"гательной последовательно:ти импульсов, снимаемой с младшего разряда счетчика 19 импульсов По прохождении числа импульсов вспомогательной последовательности, равного числу элементов зачетного отрезка, дешифратор 20 формирует на вспомогательном выходе сигнал (Фиг,2 з), который устанавливает по К-входу Р-триггер 18 в исходное состояние, тем самвм завершая цикл работы устройства для данного такта синхросигнала. При продвижении сигналов на выходе последнего разряда сдвигающего регистра 13 существуют сигналы,разрешаюшне по У-входу счетчика 14 импульсов счет импульсов продвижения при соответствии элементов принимаемого и местного синхросигнала и запрещающие счет при отсутствии указанного сост" ветствия. Если синхросигнал принимается без ошибок, то за длительность зачетного отрезка происходит переполнение счетчика 14 импульсов и форми" рование сигнала на его Х-выходе. По этому сигналу осуществляется установка КБ-триггера 4 управления по Б"входу через элемент ИЛИ 8. При этом запрещается прохождение сигналов с сигнального входа устройства через первый элемент И 1 и разрешается прохождение сигналов с выхода блока 9 сумматоров по модулю два через вто-, рой элемент И 2 и первый элемент ИЛИ б на Э-вход сдвигающего регистра 11. Благодаря такому подключению сдвигаю 3 1427585 импульсов, объем которого устанавливается на единицу больше разницы между числом символов зачетного отрезка и установленным пороговым значением числа совпадений символов синхросигналов, что обеспечивает переход в автономный режим генерирования местного синхросигнала по сигналу с Н-го выхода счетчика 14 импульсов (Фиг,2 к) 10 при получении совпадений синхросигналов на длительности зачетного отрезка, Переполнение счетчика 23 импульсов свидетельствует о совпадении местного и принимаемого синхросигналов на интервале, достаточном для приема с требуемой помехоустойчивостью синхросигнала, но малом для того, чтобы с требуемой вероятностью считать, что данный факт произошел из-за приема синхросигнала, а не из-за действия помех. Поэтому осуще" ствляется переход к анализу на каждом такте следующего интервала принимаемого синхросигнала за счет установки в нулевое состояние по К-входу дополнительного сдвигающего регистра 13 сигналов с выхода формирователя 15 сигнала через второй элемент ИЛИ 7. Число интервалов синхросигнала анаФ30 лизируемых на каждом такте по пороговому значению числа совпадений символов синхросигнала устанавливается объемом счетчика импульсов Формирователя 15 сигнала из соображений обеспечения требуемой защиты от ложного 35 приема фазового пуска.При приеме синхросигпала на каждом его такте (символе) (фиг,2 а) Э-триггер 18 устанавливается в "1" за счет подачи сигнала "1" с инверсного вы хода КБ-триггера 4 управления (Фиг.2 в) на его Э-вход и тактового сигнала на С-вход П-триггера 18. При этом снимается потенциал (фиг.2 г) с К-входа счетчика 19 импульсов, который начинает счет импульсов, поступающих с выхода опорного генератора 17(фиг.26) . На выходе младшего разряда счетчика 19 импульсов вырабатывается вспомогательная последовательность 50 импульсов (фиг.2 е), которая используется для записи и продвижения сигналов дополнительного сдвигающего регистра 13 и работы счетчика 14 импульсов, Частота следования импуль сов этой последовательности устанавливается вьппе тактовой частоты на тактовом входе устройства (фиг.2 а)5 14275щий регистр 11 совместно с блоком 9сумматоров по модулю два образуют автономный генератор синхросигнала, работающий по тактовым сигналам устройства, Дешифратор 10 настраивается на5комбинацию, соответствующую окончаниюсинхросигнала (Фиг,2 л), что обеспечи:вает своевременное Формирование сигнала на выходе "Фазовый пуск" устрой 1 О.ства (фиг.2 м) .Если синхросигнал принимается сошибками, которые приводят к появлению сигналов рассогласования на выходе сумматора 5 по модулю два на допустимом числе элементов зачетногоотрезка, то за время приема синхросигнала происходит переполнениесчетчика 23 импульсов. Сигналы с выхода счетчика 23 импульсов через элемент ИЛИ 7 стирают в сдвигающем регистре 13 ранее накопленную информацию по его Й-входу, устанавливаютсчетчик 23 импульсов через элементИЛИ 24 в нулевое состояние по й-входу 25и подсчитываются счетчиком импульсовформирователя 15 импульсовПри приеме установленного числа интерваловсинхросигнала аналогичным образом происходит переполнение счетчика импульсов Формирователя 15 импульсов,сигнал переполнения с выхода которогочерез элемент ИЛИ 8 осуществляетпереключение КБ-триггера 4 управления. При этом сигнал уровня "1" снимается с П-входа П-триггера 18 и темсамым производится его установка висходное состояние, что влечет засобой остановку работы счетчика 19импульсов по его К-входу (Фиг.2 г).Остановка работы счетчика 19 импульсов прекращает проведение анализасигналов с выхода сумматора 5 по модулю два за счет снятия вспомогательной последовательности импульсов сС "входов сдвигающего регистра 1345 и счетчика 14 импульсов.Сдвигающий регистр 11 и блок 9 сумматоров по модулю два осуществляют автономное формирование синхросигнала. Поскольку перед переходом в 50автономный режим формирования синхросигнала сдвигающий регистр 11 заполняется элементами принимаемого синхросигнала, то после переключения автономное формирование местного 55 синхросигнала происходит синхронно с принимаемым, что обеспечивает синхронное появление сигнала "Фазовый 85 6пуск с сигналом конца передачи синхросигнала передающей стороны.При отсутствии приема синхросигнала сдвигающий (регистр 11 обнулен) элемент 12 запрета на каждом такте производит Формирование сигнала, который обнуляет дополнительный сдвигающий регистр 13, предотвращая тем самым ложное формирование сигнала Фазового пуска. Формула изобретения 1. Устройство для приема сигналов начальной синхронизации, содержащее сумматор по модулю два, первый вход которого объединен с первым входом первого элемента И и является сигнальным входом устройства, второй вход сумматора по модулю два объединен с первым входом второго элемента И и подключен к выходу блока сумматоров по модулю два, входы которого объединены с соответствующими входами дешифратора и элемента запрета и подключены к соответствующим выходам сдвигающего регистра, к сигнальному входу которого подключены через первый элемент ИЛИ выходы первого и второго элементов И, к вторым входам которого подключены соответственно инверсный и прямой выходы КЯ-триггера управления, К-вход которого объединен с первым входом третьего элемента И и подключен к выходу дешифратора, к второму входу третьего элемента И подключен прямой выход КЯ-триггера управления, а выход элемента запрета подключен к первому входу второго элемента ИЛИ, причем тактовый вход сдвигающего регистра объединен с управляющим входом элемента запрета и является тактовым входом устройства, о т л и ч а ю - щ е е с я тем, что, с целью повышения помехоустойчивости приема сигналов начальной синхронизации, введены счетчик импульсов, формирователь управляющих сигналов, датчик сигналов окончания анализа зачетных отрезков синхросигнала, формирователь сигнала окончания анализа заданного числа зачетных отрезков синхросигнала, дополнительный сдвигающий регистр и дополнительный элемент ИЛИ, при этом к установочному К-входу дополнительного сдвигающего регистра подключен выход второго элемента ИЛИ, к второмувходу которого и к входу формирователя сигнала окончания анализа заданно"го числа зачетных отрезков синхросиг"нала подключен выход датчика сигналовокончания анализа зачетных отрезковсинхросигнала, к входу которого подключен выход счетчика импульсов,Ч-вход которого объединен с 1-входоми выходом дополнительного сдвигающего регистра тактовый С-вход которогообъединен с соответствующим входомсчетчика импульсов и подключен к выходу формирователя управляющих импульсов, сигнальный вход которогоподключен к инверсному выходу КЯтриггера управления, к Б-входу которого подключен выход дополнительногоэлемента ИЛИ, к первому и второмувходам которого подключены соответственно выход формирователя сигналаокончания анализа заданного числа зачетных отрезков синхросигнала и дополнительный выход счетчика импульсов, к установочному К-входу которогоподключен установочный выход формирователя управляющих сигналов, дополнительный выход которого подключен квходу управления вводом дополнительного сдвигающего регистра, кВ-входупараллельного ввода которого подключен выход сумматора по модулю два,причем тактовый вход формирователяуправляющих сигналов объединен с соответствующим входом сдвигающего регистра, а установочные входы формирователя управляющих сигналов, датчикасигналов окончания анализа зачетныхотрезков синхросигнала и формирователя сигнала окончания анализа заданного числа зачетных отрезков синхросигнала объединены и подключены к выходу дешифратора,2. Устройство по п.1, о т л ич а ю щ е е с я тем, что формирователь управляющих сигналов выполнен 5в виде последовательно соединенныхопорного генератора, счетчика импульсов, дешифратора и элемента ИЛИ, атакже О-триггера, инверсный выходкоторого подключен к установочномуК-входу счетчика импульсов, а к Квходу 0-триггера подключен дополнительный выход дешифратора, причемЭ-вход и С-вход Р-триггера являютсясоответственно сигнальным и тактовымвходами, а выход дешифратора,.выходэлемента ИЛИ и выход первого разрядасчетчика импульсов - соответственновыходом, установочным выходом и до,полнительным выходом формирователяуправляющих сигналов,3. Устройство по п,1; о т л ич а ю щ е е с я тем, что датчик сигналов окончания анализа зачетных отрезков выполнен в виде последователь 25 но соединенных элемента ИЛИ и счетчика импульсов, при этом первый входэлемента ИЛИ объединен с выходомсчетчика импульсов и является выходом, а С-вход счетчика и второй входэлемента ИЛИ являются соответственновходом и установочным входом датчикаокончания анализа зачетных .отрезковсинхросигнала,4. Устройство по п.1, о т л и -ч а ю щ е е с я тем, что формироваЗ тель сигнала. окончания анализа заданного числа зачетных отрезков синхросигнала выполнен в виде счетчика,С-вход и К-вход которого являются соответственно входом и установочнымвходом, а выход счетчика - выходомформирователя сигнала окончания анализа заданного числа зачетных отрезков синхросигнала.(роиз еское предприятие, г, Ужгород, ул, Проектная твенно-полиг Тираж 660 И Государственного комитет делам изобретений и откры Москва, 3(-35, Раушская наб

Смотреть

Заявка

4148349, 17.11.1986

ПРЕДПРИЯТИЕ ПЯ Р-6120

РОДЬКИН ИВАН ИВАНОВИЧ, РОМАНОВ ВИКТОР АНАТОЛЬЕВИЧ, БАЛЯБИН ВЛАДИМИР ИВАНОВИЧ, ДЕНЕЖКИН СЕРГЕЙ ВАСИЛЬЕВИЧ

МПК / Метки

МПК: H04L 7/04

Метки: начальной, приема, сигналов, синхронизации

Опубликовано: 30.09.1988

Код ссылки

<a href="https://patents.su/6-1427585-ustrojjstvo-dlya-priema-signalov-nachalnojj-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для приема сигналов начальной синхронизации</a>

Похожие патенты