Устройство для передачи сигналов синхронизации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(51) 4 Н 04 1, 7/10 ОПИСАНИЕ ИЗОБРЕТЕНИЯ " ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(56) Авторское свидетельство СССРУ 896783, кл. Н 64 Е 7/10, 1980.Авторское свидетельство СССРУ 1123 113, кл. Н 04 1. 7/10, 1983.(54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ СИГНАЛОВ СИНХРОНИЗАЦИИ(57) Изобретение относится к технике передачи дискретной информациии может быть использовано в аппаратуре сеансной связи для формированиясигналов "Начало сообщения", "Цикловая синхронизация (С)" и "Конец передачи сообщения". Расширяются функциональные возможности путем обеспечения передачи сигналов цикловойС и окончания передачи. Устройствосодержит и-разрядный регистр сдвига1, сумматор по модулю два 2, дешифратор 3 нулевого состояний и-разрядного регистра сдвига, дешифратор 4с",п нала окончания передачи сигналапобитовой С, дешифратор 5 сигналаокончания основного рекуррентногоцикла, блок 6 установки адресныхусловий. НЯ-триггер (Т) 7 переключения сигналов начальной С, НБ-Т 8управления передачей, 4 элементаИ 9, 10, 11, 12, два элемента ИЛИ13, 15, 0-Т 14. Цель достигаетсявведением блока 21 установки началь.ных условий дополнительного ренбург1 рентного цикла, мультиплексора 23, КБ-Т 16 переключения начальных условий рекуррентного цикла, делителя частоты 22, 0-Т 18 окончания переда 241508чи сигналов С, 5-го элемента И3-го элемента ИЛИ 19, дешифратора7 сигнала окончания дополнительногорекуррентного цикла. 1 ил.Изобретение относится к технике передачи дискретной информации и может быть использовано в аппаратуре сеансной связи для формирования сигналов "Начало сообщения", "Цикло вая синхронизация" и "Конец передачи сообщения .Цель изобретения - расширение функциональных возможностей путем обеспечения передачи сигналов цикло-вой синхронизации и окончания передачи.На чертеже представлена структурная электрическая схема устройства для передачи сигналов синхро-низации. Устройство для передачи сигналовсинхронизации содержит и-разрядныйрегистр 1 сдвига, сумматор 2 по моду Олю два, дешифратор 3 нулевого состояния и-разрядного регистра сдвига,дешифратор 4 сигнала окончания передачи сигнала побитовой синхронизации,дешифратор 5 сигнала окончания основного рекуррентного цикла, блок 6 установки адресных условий, КБ -триггер 7переключения сигналов начальной синхронизации, КБ -триггер 8 управленияпередачей, первый-четвертый элементы И 9-12, первый элемент ИЛИ 13,Э-триггер 14, второй элемент ИЛИ 15,КБ-триггер 16 переключения начальных условий рекуррентного цикла, дешифратор 17 сигнала окончания35дополнительного рекуррентного цикла,13-триггер 18 окончания передачи сигналов синхронизации, третий элементИЛИ 19, пятый элемент И 20, блок21 установки начальных условий дополнительного рекуррентного цикла,делитель 22 частоты, мультиплексор23,Устройство для передачи сигналовсинхронизации работает следующим об 45разом. В исходном состоянии КБ-триггеры7 8 и 16 переключения сигналов начальной синхронизации, управления передачей и переключения начальных условий рекуррентного цикла соответственно а также П-триггер 18 окончания передачи сигналов синхронизациинаходятся в нулевом состоянии, чтообеспечивает наличие сигнала на выходе четвертого элемента И 12, который через второй элемент ИХЯ 15удерживает в исходном состоянии и-разрядный регистр 1 сдвига и Р-триггер14 по К-входам, и наличие сигналана инверсном выходе П-триггера 8, который удерживает в исходном состоянииделитель 22 частоты по К-входу и поддерживает сигнал четвертого элементаИ 12 на дополнительном входе второгоэлемента ИЛИ 15.При поступлении сигнала на вход"Пуск" устройства КБ-триггеры 7, 8и 16 и 0-триггер 18 устанавливаютсяпо Б-входам в единичное состояние,тем самым разрешая работу п-разрядногорегистра 1 сдвига, 0-триггера 14, переключая каналы мультиплексора 23на блок 6 установки адресных условийи разрешая работу делителя 22 частоты, при этом за счет подачи сигналас прямого выхода КБ-триггера 7 напервый вход. второго элемента И 10обеспечивается связь Р-входа Б-триггера 14 со своим инверсным выходомчерез первый элемент ИЛИ 13 и второйэлемент И 10,Переключение КБ-триггеров 7 и 8 вециничное состояние приводит к снятиюсигнала на выходе четвертого элемента И 12, к запрету поступления тактовых импульсов через пятый элемент И20 на тактовый С-вход делителя22 частоты. П-триггер 14 начинаетработать в режиме деления частоты тактовых импульсов на два, тем самымобеспечивая формирование на выходе3 124.1 устройства сигнала начальной синхронизации в виде точек.По первому тактовому импульсу после сигнала Пуск" в и-разрядный регистр 1 сдвига осуществляется за 5 пись адресных условий путем подачи сигнала с выхода дешифратора 3 нулевого состояния п-разрядного регистра 1 сдвига через блок 6 установки ад" ресных условий, каналы й мультиплек сора 23 на соответствующие Р-входы разрядов п-разрядного регистра 1 сдвига и тактового импульса на С-вход и-разрядного регистра 1 сдвига. По остальным тактовым импульсам осуществляется формирование рекуррентной комбинации в соответствии с установленными через сумматор 2 по модулю два обратными связями выходов разрядов п-разрядного регис 20 тра 1 сдвига с Р-входом 1-го разряда регистра 1 сдвига. При этом сигнал на выходе дешифратора 3 исключается, так как состояние и-разрядного регистра 1 сдвига на каждом такте отлично от нулевого.Дешифратор 4 сигнала окончания передачи сигнала побитовой синхронизации формирует сигнал при образовании на выходах разрядов и-разрядно 30 го регистра 1 сдвига рекуррентной комбинации, соответствующей оконча. - нию времени передачи сигнала побитовой синхронизации в виде вырабатываемых Р-триггером 14 точек. Техническая реализация дешифратора 4 сводится З 5 к построению логической схемы, Формирующей выходной сигнал только при единственном сочетании входных сигналов. Сигнал с выхода дешифратора 4 поступает на К-вход КБ-триггера 7 О переключения сигнала начальной синхронизации и второй вход третьего элемента И 11, при этом происходит установка в исходное состояние КБ- триггера.7, и-разрядного регистра 1 сдвига и Р-триггера 14, Регистр 1 сдвига и Р-триггер 14 устанавливаются в исходное состояние за счет образования сигнала на входе третьего элемента И 11 и второго элемента ИЛИ 50 15. Установка КБ-триггера 7 вызывает отключение Р-входа Р-триггера 14 от собственного инверсного выхода за счет снятия сигнала с первого входа второго элемента И 10, соединенного 55 с, прямым выходом КБ-триггера 7, и подключение его к выходу п-го разряда регистра 1 сдвига за счет подачи 508 4сигнала с инверсного выхода КБ-триггера 7 на первый вход первого элемента И 9. С поступлением очередного тактоного импульса начинается процесс формирования рекуррентной комбинациис начальных условий, которые вводятся описанным выше способом с блока 6установки адресных условий, Сигналыразрядов рекуррентной комбинации поступают на Р-вход Р-триггера 14 и далее под действием тактовых импульсов,поступающих на тактовый С-вход Р-триг-. гера 14, на .выход устройства. Процесс формирования рекуррентной комбинации длится до появления на выходах разрядов и-разрядного регистра 1 сдвига конечной комбинации, при которой дешифратор 5 сигнала окончания основного рекуррентного цикла формирует сигнал, который поступает на К-вход КБ-триггера 8 управления передачей. Установка КБ-триггера 8 по К- входу приводит к установке в исходное состояние и-разрядного регистра 1 сдвига и Р в тригге 14 за счет формирования сигнала иа выходе четвертого элемента И 12 и подачи его на К-входы и-разрядного регистра 1 сдвига и Р-триггера 14. Процесс передачи сигнала начальной синхронизации на этом заканчивается.Сигнал с выхода четвертого элемента И 12 обеспечивает прохождение, тактовыхимпульсов на,тактовый,С-вход делителя 22 частоты через пятый элемент И 20. Делитель 22 частоты начинает процесс деления тактовой частоты. Во время этого процесса производится цикл передачи информации от источника сообщений, для чего Р-триггер 14 удерживается в нулевом состоянии. Коэффициентом деления делителя 22 частоты задается длительность циклов передачи информации, которая выбирается из соображения допустимости рассинхронизации между приемным и передающим устройствами синхронизации либо из соображения деления сообщений на циклы. В качестве делителя 22 частоты может быть использованамикросхема делителя с переменным коэффициентом деления. Весь цикл деления частоты делителем 22 частоты на выходе устройства отсутствуют сигналы за счет удержания по К-входу Р-триггера 14, что обеспечивает передачу информации в цикле. Моментом окончания цикла является появление на выходе делителя 22 частоты сигна 1241508ла, оторый через третий элемент ИЛИ 19 устанавливает в единичное состояние КБ-триггер 8 управления передачей. При установке КБ-триггера 8 в единичное состояние разрешается работа и-разрядного регистра 1 сдвига и П- триггера 14, так как при этом снимается сигнал с их К-входов за счет снятия сигнала с выхода четвертого элемента И 12. При этом на 0-вход П-триггера 14 поступают сигналы с выхода последнего разряда и-разрядного регистра 1 сдвига, так как КБ-триггер 7 остается в нулевом состоянии. Подача тактовых сигналов на делитель 22 частоты прекращаетя ввиду снятия сигнала с пятого элемента И 20. Спервым же тактовым импульсом послеперевода КБ-триггера 8 в единичноесостояние происходит запись адресныхначальных условий в и-разрядный ре-гистр 1 сдвига. Процесс записи адресных начальных условий протекаетаналогично описанному, 25По тактовым импульсам, поступающимпосле записи, происходит процесс формирования разрядов адресной рекуррентной комбинации на выходе устройства. Указанная комбинация на прием 30ном конце используется,цля выделенияграниц циклов передачи информациии восстановления синхронизации приее утрате. Процесс формированияразрядов рекуррентной комбинации длится до тех пор, пока не сформируется на выходах и-разряднага регистра 1 сдвига комбинация, соответствующая окончанию основного рекуррентнс- . го цикла. В момент появления на выЯ ходах разрядов и-разрядного регистра1 сдвига сигналов, соответствующих окончанию основнога рекуррентного цикла, появляется сигнал на выходе цешифратора 5 сигнала окоччания основного рекуррентного цикла. Этот сигнал устанавливает КБ-триггер 8 в нулевое состояние по К-входу, что приводит к формированию нового цикла пеРедачи информации и последующему формированию очередной комбинации пик"О лавой синхронизации описанным спас оам. Процессы чередования формирова-. ния циклон передачи информации и сиг - напав цикловой синхронизации цродогжаются до поступления на вход Ко нец передачи" устройства сигнала, Сигнал с входа "Конец передачи" устройства устанавливает в нулевое состаяние по К-входу КБ-триггер 1 б переключения начальных условий рекуррентнсго цикла, При этом происходит переключение каналов мультиплексора 23, за счет смены сигналов на его управлякщих входах, соединенньх с выходами КБ-триггера 1 б. На выходы мультиплексора 23 подаются сигналы с входных 1 каналов, соединенных с выходами блока 21 установки начальных условий дополнительного рекуррентного цикла. Одновременно происходитподача нулевого сигнала на 0-вход0-триггера 18 окончания передачи спрямо 1 с выхода КБ-триг ера 16,Поступление сигнала на вход "Конецпередачи возможно только в цлклахпередачи информации так как этотсигнал формируется источником сообщения. Поэтому после этого сигнала в устройстве формируется сигнал на выходе делителя 22 частоты,по которому происходит установка КБтриггера 8 в единичное состояниечерез третий элемент ИЛИ 19.УстановкаКБ-триггера 8 приводит к началу передачи рекуррентной комбинации с начальными условиями, введенными в иоазрядный регистр 1 сдви 1 а с блока 21у" тансвки начальных условий дополнителы ога рекуррентнога цикла. Процессввоца начальных условий с блока 21протекает аналогично процессу вводаначальных условий с блока б, изложенному выше, но через каналы ", мультилексара 23. Формирование рекуррентной комбинации окончания передачипроизвод .;тся да тех пор, пока не появится сигнал на выходе дешифратора17. Сигналом с выхода дешифратара 17производится установка 0-триггера 18з нулевое состояние эа счет записинулевой информации с П-входа по тактовому С-входу Установка ь нулевоесостояние Р-триггера 18 обеспечиваетперевод у"тройства в начальное состояние, так как к установленным в нулевое состсяние КБ-триггерам 7,8 и 1 бдобавляются установленные в нулевоесостояние П-триггеры 1 ч и 18, делитель 22 частоты и и-разряднь,"й регистрсдьига, Следующий сеанс передачии; формации, начинающийся сигналом"Пуск протекает по изложенномувьш:е порядку - посылка сигнала начальной синхронизации в виде последовательности "точек" и адресной рекурревтнай комбинации формирование ин 124 1508тервала для цикла передачи информации, посылка сигнала цикловой синхронизации в виде той же адресной рекуррентной комбинации, формирование интервала для очередного цикла передачи информации, посылка очередного сигнала цикловой синхронизации и и.д. и посылка сигнала окончания передачи информации в виде рекуррентной комбинации, отличной по начальным условиям от комбинации, используемой для начальной и цикловой синхронизации.Формула изобретенияУстройство для передачи сигналов синхронизации, содержащее и-разрядный регистр сдвига, выходы разрядов которого подключены к входам дешифратора нулевого состояния и-разрядного регистра сдвига, дешифратора сигнала окончания передачи сигнала побитовой синхронизации, дешифратора сигнала окончания основного рекуррентного цикла и сумматора по модулю два, выход которого подключен к Р-входу первого разряда п-разрядного регистра сдвига, С-вход которого объединен с тактовым С-входом Р-триггера и тактовым входом устройства, а также30 первый, второй, третий и четвертый элементы И, первый и второй элементы ИЛИ, КБ-триггер управления передачей и КБ-триггер переключения сигналов начальной синхронизации, Б-вход которого является входом . Пуск" устройства, а прямой выход КБ-триггера переключения сигналов начальной синхронизации подключен к первым входам второго и третьего элементов И, причем к второму входу третьего элемента И и К-вхо-фо ду КБ-триггера переключения сигналов начальной синхронизации подключен выход дешифратора сигнала окончания передачи сигнала побитовой синхронизации, а выходы дешифратора нулевого 45 состояния п-разрядного регистра сдви-. га и дешифратора сигнала окончания основного рекуррентного цикла подключены соответственно к входу блока установки адресных условий и К-входу 50 КБ-триггера управления передачей, инверсный выход которого подключен к первому входу четвертого элемента И, к второму входу которого и первому входу первого элемента И подклю чен инверсный выход КБ-триггера переключения сигналов начальной синхронизации, при этом выход последнего разряда п-разрядного регистра сдвига подключен к второму входу первого элемента И, выход которого, а также выход второго элемента И через первый элемент ИЛИ подключены к Р-входу Р-триггера, прямой выход которого является выходом устройства, а инверсный выход Р-триггера подключен к второму входу второго элемента И, причем выходы третьего ичетвертого элементов И через второйэлемент ИЛИ подключен к К-входу Р-триггера и К-входу г;разрядного регистра сдвига, о т л и ч а ю щ ее с я тем, что, с целью расширения функциональных возможностей путем обеспечения передачи сигналов цикловой синхронизации и окончания передачи, в него введены блок установкиначальных условий дополнительногорекуррентного цикла, мультиплексор,КБ-триггер переключения начальныхусловий рекуррентного цикла, делительчастоты, Р-триггер окончания передачисигналов синхронизации, пятый элемент И, третий элемент ИЛИ и дешифратор сигнала окончания дополнительного рекуррентного цикла, выход которого покдлючен к тактовому С-входу Р-триггера, окончания передачи сигналов синхронизации, Б-вход которого объединен с входом "Пуск устройства, Б-входом КБ-триггера переключения начальных условий рекуррентного цикла и первым входом третьего элемента ИЛИ, выход которого подключен к Б- входу КБ-триггера управления передачей, при этом вход блока установки начальных условий дополнительного рекуррентного цикла объединен с входом блока установки адресных условий, выходы которого, а также выходы блока установки начальных условий дополнительного рекурргнтного цикла подключены к соответствующим входам каналов мультиплексора, выходы каналов которого подключены к Р-входам всех разрядов, кроме первого, и-разрядного регистра сдвига, выходы разрядов которого подключены к входам дешифратора сигнала окончания дополнительного рекуррентного цикла, а к входам управления мультиплексора подключены прямой и инверсный выходы КБ-триггера переключения начальных условий рекуррентного цикла, К-вход которого является входом "Конец передачи устройства, причем прямой выход КБ-триггера переключения начальныхСоставитель ГЛерантовичТехред Л.Олейник Корректор В.Бутяга Редактор Л.Веселовская Заказ 3615/57 Тираж 624 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5Производственно-полиграфическое предприятие, г,ужгород, ул.Проектная,4 9 1241 условий рекуррентного цихла подключен к 0-входу О-триггера окончания передачи сигналов синхронизации, выход которого поключен к дополнительному входу второго элемента ИЛИ и Е-входу делителя частоты, выход которого подключен к второму входу третьего эле 508 10мента ИЛИ, а к тактовому С-входу делителя частоты подключен выход пятого элемента И, первый и второй вход которого объединены соответственно с тактовым входом устройства вторым входом второго элемента ИЛИ.
СмотретьЗаявка
3842858, 11.01.1985
ПРЕДПРИЯТИЕ ПЯ Р-6120
РОДЬКИН ИВАН ИВАНОВИЧ, РОМАНОВ ВИКТОР АНАТОЛЬЕВИЧ, ДАЦЕНКО ВИЛЕН ПЕТРОВИЧ
МПК / Метки
МПК: H04L 7/10
Метки: передачи, сигналов, синхронизации
Опубликовано: 30.06.1986
Код ссылки
<a href="https://patents.su/6-1241508-ustrojjstvo-dlya-peredachi-signalov-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для передачи сигналов синхронизации</a>
Предыдущий патент: Фазоимпульсный дискриминатор
Следующий патент: Автоматическая телеграфная станция системы коммутации каналов
Случайный патент: Устройство для аэрации среды к ферментерам