Дешифратор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСВНЛТСТЕШНРЕСПУБЛИК 1 7 А е а за) Н 03 К 13 247 С 06 Р 5 02 ОПИСАНИЕ ИЗОБРЕТЕНИЯ / " Н С ВТОСС НОВУ СВ НВВТВЪСТВ У ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРГЮ ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬГГИЙ(56) .1. Авторское свидетельство СССР В 773615, кл. С 06 Р 5/02, 25.10.80,2. Авторское свидетельство СССР В 728123, кл. С 06 Р 5/02, 15.04.80 (прототип).(54)(57) ДЕШИФРАТОР, содержащий семь троичных логических элементов, первые складывающие входы первого, второго и четвертого троичных.логических элементов соединены с первой входной шиной, первый вычитающнй вход первого троичного логического элемента соединен со второй входной шиной, а первые вычнтающие входы второго и четвертого троичных логических элементов соединены с третьей входной шиной, о т л и ч а ю щ и й с я тем, что, с целью повышения быстродействия, введен восьмой троичный логический элемент, первый вычитающий вход которого соединен со вторым вычитающим входом четвертого и первыми вычитающнми входами шестого и седьмого троичных логических элементов и тактовой шиной, второй его вычитающий вход - с первыми вычитающими входами третьего и пятого,-вторым вычитающим входом седьмого и первым складывающим входом шестого троичных логических элементов и первой входной шиной, первый его складывающий вход - со вторыми вычитающими входами второго, пятого и шестого, первыми складывающими входами третьего и седьмого н вторым складывающим входом четвер"того троичных логических элементов и второй входной шиной, а второй его складывающий вход - со вторыми вычитающими входами первого и третьего, первым складывающим входом пятого р и вторыми складывающими входами шестого и седьмого троичных логических элементов и третьей входной шиной.1119Изобретение относится к импульсной технике и автоматике и можетбыть использовано при построении устройств переработки дискретной информациие5Известен дешифратор троичного кода1,0, 1 в двоичный код на троичных элементах, производящий преобразованиевходной информации за две фазы тактавого питания Г 1 3.16Недостатком этого дешифратора является низкое быстродействие.Наиболее близким к предлагаемомуявляется дешифратор, содержащийсемь троичных логических элементов,первые складывающие входы первого,второго и четвертого троичнцх логических элементов соединены с первой входной шиной, первый вычитающий входпервого троичного логического элечента соединен со второй входнойагиной, а первые вычитающие входывторого и четвертого троичнцх логических элементов соединены с третьейвходной шиной, а выходы первого,второго и четвертого троичнцх логических элементов соединены с соответствующимн входами остальных 2 3.Однако этот дешифратор такжеимеет низкое быстродействие, так какпреобразование кода происходит эаЗОдве фазы тактового питания.Цель изобретения - повышение быстродействия.Указанная цель достигается тем,что в дешифратор, содержащий семь Итроичнцх логических элементов, пер"вьа складь 1 вающие входы первого, второго и четвертого троичных логических элементов соедененыс первой входиойшииой, первыйвцчитающнй вход пер- ф 0вого троичного логического элементасоединен со второй входной шиной, апервые вычитающие входы второго ичетвертого троичных логических элементов соединены с третьей входной ффшиной, введен восьмой троичный логический элемент, первый вычитающийвход которого соединен со .вторым вь-читающим входом четвертого и первымивцчитающими входами шестого и седь- эпмого троичных логических элементов итактовой шиной, второй его вычитающий вход - с первыми вычитающими входами третьего и пятого, вторым вычи"такщим входом седьмого и первью скла дцвающим входом шестого троичных. логических элементов и первой входнойвиной, первый его складывающий вход 167 1со вторыми вычнтающими входами второго, пятого и шестого, первыми скла" дывающими входами третьего и седьмого и вторым складывающим входом четвертого троичных логических элементов и второй входной шиной, а второй его складывающий вход - со вторыми вычитающими входами первого н третьего, первым складывающнм входом пятого н вторыми складывающими входами шестого н седьмого троичных логических элементов н третьей входной шиной.На фиг. 1 представлена структурнаясхема дешифратора; на фиг. 2 - временные диаграммы с условными обозначениями.Дешифратор содержит троичные логи" ческне элементы 1"8, входные шины (вводы) 9-11, тактовую шину 12, выходные шины (выходы) 13 - 20. Каждый троичный логический элемент выполняет троичные операции, описываемые в табл. 1. Указанные операции образуют Функционально полную систему логических функций и могут быть реализованы на основе ферритовых логических элементов или на магнитных логических ячейках.Первая входная шина 9 соединена с первыми складывающими входами элементов 1,2,4 и 6, первыми вычитающи- ми входами элементов 3 н 5 и вто-. рыми вычитающими входами элементов 7 и 8. Вторая входная шина 10 соединена с первым вычитающим входом элемента 1, вторыми вцчитающими входами элементов 2, 5 и 6, первыми складывающнми входами элементов 37 и 8 и вторым складывающим входом элемента 4. Третья входная шина 11 соединена с первыми вычитающюи входами элементов 2 и 4, вторыми вычитающими входами элементов 1 и 3, первым складывающнм входом элемента 5 н вторыми складывающнми входами элементов 6, 7 и 8. Тактовая шина 2 соединена с первыми вы-. чнтающими входами элементов 6, 7 и 8 и вторым вычитающнм входом элемента 4 Выходю элементов 1 - 8 соединены соответственно с выходными шинами 3 - 20.На фиг. 2 обозначено: 21,22 и 23 - время-импульсные диаграммы соответст" венно первой, второй и третьей фаз тактового питания; 24, 25 и 26 - время-импульсные диаграммы соответственно сигналов на шинах 9, 10 и 11;, 27-34 - время-импульсные диаграммыТаблица 1 Выход Вход Вычитающий С кл адыв ающий Г 2 0 О 0+1 +1 0 ычитающииход 0 3 1119 сигналов соответственно иа выходахтроичных логических элементов 1-8Дешифратор работает следующим образом.На входные шины 9-11 дешифратора5 подаются кодовые комбинации в двоичной форме (по шине 9 с весом 2 , по шине 10-2 , по шине 11-2 ф), при этом на одной из вькодных шин 13-20 дешифратора (на выходах элементов 1-8) 1 б появляется сигнал положительной полярности, однозначно соответствующий входной комбинации сигналов. При подаче двоичного кода на шину 9 "1" представляется сигналом положительной полярности, а "0" - сигналом отрицательной полярности. При подаче двоичного кода на шины 10 и 11 - "1" представляется сигналом положительной полярности, а "Оф - отсутствием сигнала.Система тактового питания дешифратора - трехфазная, при этом входная кодовая комбинация сигналов на шины 9-11 элементов 1-8 поступает через 25 три Фазы (один такт) передачи инфор. - мации по элементам устройства (Фиг.2). Тактовым импульсом второй фазы считы,вается информация с элементов 1-8.1 Сигналы поступают на шины 9-12 элементов 1-8 во время тактового импульса первой фазы, причем на тактовую шину 12 поступают сигналы с тактовой частотой и при отсутствии информации на первых и вторых складывающих и вторых вычитающих входах . элемен 35 тов 6-8 и первом, втором складывающих и первом вычитающем входах элемента 4, они будут являться генераторами сигналов отрицательной поляр-ности,Информация с двухзначных входов 167 49-11 преобраэуетсяв информацию на двухзначных выходах 13-20 согласно табл. 2, причем "1"представляетсясигналом положительной полярноати,а "0" - сигналом отрицательной полярности при отсутствии сигнала.Функционирование дешифратора всоответствии с входной комбинацией(000) осуществляется следующим образом (Фиг. 1 и 2).Тактовым импульсом .первой фазыпервого такта согласно логике работыэлемента (табл. 1) отрицательныйсигнап с входной шиной 9 дешифраторапередается на первый складывающййвход элемента 1 и второй вычитающийвход элемента 8 и записывается в них"+1" и "-1" соответственно, а такжеположительный сигнал с тактовой шины 12 передается на второй вычитающий вход элемента 4 и первые вычитающие входы элементов 6 - 8 и записывается в них "-1". Тактовым импульсом второй фазы положительный сигналс выхода элемента 1 передается на выходную шину 13, образуя сигнал, однозначно соответствующий входной комбинации (000).Аналогично в соответствии с фиг.1и 2 (табл. 2) происходят преобразования последующих входных комбинаций. еИспользование предлагаемого дешифратора обеспечивает повышение быстродействия в два раза, так как преобразование входной информации в этом дешифраторе происходит за одну фазутактового питания, а в прототипеза две фазы тактового питания. Это также дает воэможность использования данного дешифратора в системах с двухфазным тактовым питанием. условное обозначение элемента+1 Таблица 2 Комбинация навходных шинах Комбинация на выходных шинах Л20 19 18 О1119167О. ИИПУЬСЫ щРИРаЭНЯа ОСЯОЧНцка ИияаНИЯ й Я/Ось Лучись -1 Гчцщицщц р Ьг 2 оставитель О. Ревинский едактор С. Тимохина Техред Т.Дубин ректор О. Лугова Заказ 7471 Проектная, 4"Патен филиал Ужгород,моичие ЕИ 7 ЫАуиие 44 Тираж 86 ВНИИПИ Государственн по делам изобретен 13035, Москва, Ж, Подписиго комитета СССРй и открытийаушская наб д. 4/5
СмотретьЗаявка
3610872, 24.06.1983
ПРЕДПРИЯТИЕ ПЯ В-2969
ШАРОВАТОВ СЕРГЕЙ ИВАНОВИЧ, СТЕЦЕНКО ГЕОРГИЙ ИВАНОВИЧ
МПК / Метки
МПК: H03K 13/247
Метки: дешифратор
Опубликовано: 15.10.1984
Код ссылки
<a href="https://patents.su/6-1119167-deshifrator.html" target="_blank" rel="follow" title="База патентов СССР">Дешифратор</a>
Предыдущий патент: Устройство выделения моментов экстремумов сигнала
Следующий патент: Сенсорный переключатель
Случайный патент: Якорь дискового моментного двигателя постоянного тока