Дискретный адаптивный дельта-модулятор

Номер патента: 972661

Автор: Лютов

ZIP архив

Текст

) ДИСКРЕТНЫЙ АДАПТИВНЫЙ ДЕЛЬТА-МОДУЛЯТОР едачи Целью из ение точнобретения являести.ная цель достигаство, содержащеепервый и второйпульсов выход кходом делителя чдом дешипратора тся по тся .темпервыйключи,торо гостоты иинйор" Поставле что в устро элемент НЕ,генератор и соединен с с первым. вхИзобретение относится к циюровой технике и может быть использованопри проектировании устройств перинформации.Известно устройство, содержащее5последовательно соединенные генератор импульсов, триггер, к другому входу которого подключен блок вычитания,счетчик, блок адаптации11,Недостатком этого устройства является его низкая точность.Известно устройство, содержащ епервый элемент НЕ, первый и второйключи, генератор импульсов, выход которого соединен с входом делителячастоты и с первым входом дешифратора, информационные входы которого соединены с информационными входамиблока управления и с выходами ревергоси вно го счет чи ка, входы которо госоединены с выходами блока управления,первый и второй входи которого соединены с выходами первого триггера,а третий вход соединен с первым выхо дом делителя частоты и с первым входом первого триггера, второй вход ко торого подключен к выходу вычитателя первый вход которого соединен с вино входного сигнала, а второй соединен с выходом интегратора второй вход дешифратора соединен с вторым выхода делителя частоты и с первыми входами трех элементов И, вторые входы которых соединены с выходами дешифратора а выходы соединены с входами первого сумматора2.Недостатком известного устройства является низкая точность.97266мационные входы которого соединены с информационными входами блока управления и с выходами реверсивного счетчика, входы которого соединены с выходами блока управления, первый и второй входы которого соединены с выходами первого триггера, а третий вход соединен с первым выходом делителя частоты и с первым входом первого триггера, второй вход которого подключен к выходу вычитателя, первый вход которого соединен с шиной входного сигнала, а второй соединен с выходом интегратора, второй вход дешифратора соединен с вторым выходом делителя частоты и с первыми входами трех элементов И, вторые входы которых соеди нены с выходами дешифратора, а выходы соединены с входами первого сумматора, введены второй и третий элементы НЕ, четыре дополнительных элемента И, два элемента ИЛИ; второй триггер, второй сумматор и формирователь двуполярного напряжения, причем первые входы всех дополнительных элементов И соединены с первым выходом делителя час. тоты, вторые входы первого и второго дополнительных элементов И соединены с вторым выходом делителя частоты непосредственно, а вторые входы третьего и четвертого дополнительных элементов И - через второй элемент НЕ, третьи входы первого и четвертого дополнительных элементов И соединены с первым выходом первого триггера,второй выход которого соединен с третьими входами второго и третьего дополнительных элементов И,выходы первого и третьего дополнительных элементов И соединены с входами первого элемента ИЛИ, выход которого соединен с первым входом второго триггера, второй вход которого соединен с выходом второго элемента ИЛИ, выходы которого соединены с выходами второго и четвертого элементов И, выходы второго триггера соеди- ф 5 нены соответственно с управляющими входами первого и второго ключей, выходы которых соединены с входами второго сумматора, выход которого соеди" нен с первым входом формирователя дву ЗО полярного напряжения непосредственно, а с вторым - через третий элемент НЕ, выход первого сумматора соединен с входом первого ключа непосредственно, а второго ключа через первый эле мент НЕ, вход интегратора соединен с выходом формирователя двуполярного напряжения. 1 фНа чертеже представлена блок-схема дискретного адаптивного дельта-модулятора.Дискретный адаптивный дельта-модулятор содержит генератор 1 импульсов, выход которого соединен с входом делителя 2 частоты и с первым входом де. шифратора 3, информационные входы которого соединены с инйормационными входами блока 4 управления и с выхода ми реверсивного счетчика 5, входы которого соединены с выходами блока 4 управления, первый и второй входы которого соединены с выходами триггера 6, а третий вход соединен с первым выходом делителя 2 частоты и с первымвходом триггера 6, второй вход которо. го подключен к выходу вычитателя 7 первый вход которого соединен с шиной Й входного сигнала, а второй соединен с выходом интегратора 9.Второй вход дешифратора 3 соединен с вторым выходом делителя 2 частоты и с первыми входами элементов И 10-12, вторые входы которых соединены с выходами дешифратора 3,. а выходы соеди,нены с входами сумматора 13, первые входы элементов И 14- 17 соединены с первым выходом делителя 2 частоты,вторые входы элементов И 14 и 15 соединены с вторым выходом делителя 2 непосредственно, а вторые входы элементов И 16 и 17 - через элемент НЕ 18.Третьи входы элементов 14 и 17 соединены с первым выходом триггера 6, второй выход которого соединен с третьими входами элементов И 15 и 16, выходы элементов И 14 и 16 соединены с входами элементов ИЛИ 19, выход которого соединен с первым входом триггера 20, второй вход которого соединен с выходом элемента ИЛИ 21, входы которого соединены с выходами элементов И 15 и 17, выходы триггера 20 соединены соответственно с управляющими входами ключей 22 и 23, выходы которых соединены с входами сумматора 24,выход которого соединен с первым вхо" дом формирователя 25 двуполярного напряжения непосредственно, а с вторым через элемент НЕ 26,Выход сумматора 13 соединен с входом ключа 22 непосредственно, а ключа 23 - через элемент НЕ 27, вход интегратора 9 соединен с выходом,формирователя 25.Устройство работает следующим образом.И з выходного сигнала генератора 1импульсов делителем 2 частоты Формируются короткие импульсы тактовойчастоты, в момент поступления которыхна триггер 6 записывается дискретное фсостояние вычитателя 7, входными сигналами которого являются входной аналоговый сигнал Х(й) и сигнал аппроксимации Х"(й). В блоке 4 управленияпо выходным сигналам триггера 6 и ко 1 Оротким тактовым импульсам Формируются импульсы сложения и вычитания дляуправления работой реверсивного счетчика 5, причем импульсы вычитанияФормируются в момент изменения выход 15ного сигнала триггера 6, а импульсысложения - в момент поступления тактового импульса, если выходной сигналтриггера 6 не изменяется.Выходные сигналы реверсивного счет 2 фчика 5 подаются на входы дешиФратора 3 и на входы блока 4 управления,определяющего минимальное и максимальное состояния реверсивного счетчика 5,по которым затем Формируются соотетственно, сигнал запрета вычитаия и сигнал запрета сложения реверсивного счетчика 5ЛещиФратор 3 анализирует состояние реверсивного счетчика 5 и,в, за- зф висимости от этого состояния, при по. мощи выходного сигнала генератора импульсов и вспомогательной импульсной последовательности, поступающейс дополнительного выхода делителя 2 частоты, Формирует импульсы адаптации, длительного которых равна длительности импульсов вспомогательной импульсной последовательности.Из вспомогательной импульсной по- , следовательности, частота следования импульсов которой должна быть в (и+ +0,5), где и - целоеположительное ,число, раз больие тактовой частоты, элементами 10-13 Формируется путем исключения импульсов адаптации адаптивная импульсная последовательность.Через элемент НЕ 27 на вход ключа 23 поступает инверсная адаптивная импульсная последовательность а на вход ключа 22 прямая, в любой момент времени включен один из ключей 22, 23, вследствие чего на выход сумма-, тора 24 поступает или инверсная, или прямая адаптивная импульсная послеИ довательность.Формирователь 25 двухполярного напряжения представляет собой операционный усилитель, на инвертирующийЪ вход которого поступает сигнал прямо с выхода сумматора 24, а на неинвертирующий вход через элемент НЕ 26. Из двухполярного сигнала адаптивной импульсной последовательности в интеграторе 9 Формируется сигнал аппроксимации1 лючи 22 и 23 управляются сигналом, который дюрмируется по выходным сигналам триггера 6, тактовым импульсам и вспомогательной импульсной последовательности следующим образом.В моменты появления тактовых им" пульсов, поступающих на входы элементов 14-17, оценивается полярность циФрового выходного сигнала и вспомогательной импульсной последовательности, прямые и инверсные сигналы которых поступают не другие входы элементов 14-17. Выходные сигналы элементов 14 и 16 поступают на элемент 19, на выходе которого получаем короткие импульсы в случае несовпадения полярностей оцениваемых сигналов в момент появления тактового импульса, а в слу" чае совпадения - на выходе элемента 21 на входы которого поступают выходные сигналы элементов 15 и 17, получаем короткие импульсы. Импульсные последовательности поступающие с выходов элементов 19 и 21 на вход триггера 20, управляют работой последнего.На выходе триггера 20 получаем переключающий сигнал, который и управляет работой ключей 23 и 22,В предлагаемом устройстве сигнал аппроксимации в период между двумя тактовыми импульсами Формируется путем интегрирования набора положительных и отрицательных импульсов, общее количество которых при неизменном уровне входного сигнала равно нечет" ному числу. Это происходит потому, что при неизменном уровне входного сигнала происходит изменение состояния триггера.6. после каждого тактового импульса, вследствие чего импульсы адаптации на выходе дешиФратора 3 от" сутствуют и сигнал аппроксимации пред" ставляет собой интегрированные импульсы двухполярной вспомогательной импульсной последовательности, прямой или инверсной в зависимости от выходного сигнала триггера 20, что позволяет значительно повысить точность модуляции.Дискретный адаптивный дельте-модулятор, содержащий первый элемент НЕ, первый и второй ключи, генератор им-пульсов, выход которого соединен с вхо. дом делителя частоты и с первым входом дешифратора, информационные входы которого соединены с информационными входами блока управления и с выходамиреверсивного счетчика, входы которого соединены с выходами блока управления, первый и второй входы которого соединены с выходами первого триггера, а третий вход соединен с первым выходом ф делителя частоты и с первым входом первого триггера, второй вход которого подключен к выходу вычитателя, первый, вход которого соединен с шиной входного сигнала,а второй соединен с выхо дом интегратора, второй вход дешифра-, тора соединен с вторым выходом делителя частоты и с первыми входами трех элементов И, вторые входы которых соединены с выходами дешифратора, а вы- ф ходы соединены с входами первого сумматора, о т л и ч а ю щ и й с я тем, что, с целью повышения точности, в него введены второй и третий элементы НЕ, четыре дополнительных эле- ЗО мента И, два элемента ИЛИ, втсФой триггер, второй сумматор и Формирователь двуполярного напряжения, причем первые входы всех дополнительных элементов И соединены с первым выходом н делителя частоты, вторые входы первого и второго дополнительных элемен 1 овсоединены с вторым выходом делителя частоты непосредственно, авторые входы третьего и четвертого .дополнительных элементов И - черезвторой элемент НЕ, третьи входы первого и четвертого дополнительных элементов И соединены с первым выходомпервого триггера, второй выход которого соединен с третьими входами вто"рого и третьего дополнительных элементов И, выходы первого и третьегодополнительных элементов И соединеныс входами первого элемента ИЛИ, выходкоторого соединен с первым входом второго триггера, второй вход которогосоединен с выходом второго элемента ИЛИ, входы которого соединены свыходами второго и четвертого элементов И, выходы второго триггера соединены соответственно с управляющимивходами первого,и второго ключей, выходы которых соединены с входами второго сумматора, выход которого соединен с первым входом Формирователя двуполярного напряжения непосредственно,а с вторым - через третий элемент НЕ,выход первого сумматора соединен свходом первого ключа непосредственно,а второго ключа через первый элемент НЕ,вход интегратора соединен с выходомФормирователя двуполярного напряжения. И сто чни ки и нформ ацни,принятые во внимание при экспертизе 1. Авторское свидетельство СССР й 499663, кл. Н 03 К 13/22, 08.04.7 В,2. Авторское свидетельство СССР й 64164 В, кл. Н 03 К 13/22, 07.02.77ь ндор Оилиал ППП "Патент актор А. Н ВСоставиТехреджв шж ю евТираж ЧИИПИ Государстпо делам изоб3 11 осква Жновэлов Корректор Г. РешетникПодписноенного комитета СССРетений и открытийшская набд 8 "Йг. Ужгород, ул. Проектная; ч

Смотреть

Заявка

3273588, 13.04.1981

заявитель

ЛЮТОВ СТАНИСЛАВ ДМИТРИЕВИЧ

МПК / Метки

МПК: H03K 13/22

Метки: адаптивный, дельта-модулятор, дискретный

Опубликовано: 07.11.1982

Код ссылки

<a href="https://patents.su/5-972661-diskretnyjj-adaptivnyjj-delta-modulyator.html" target="_blank" rel="follow" title="База патентов СССР">Дискретный адаптивный дельта-модулятор</a>

Похожие патенты